一种高分辨率的Cameralink信号采集设备的制作方法

文档序号:7778778阅读:428来源:国知局
一种高分辨率的Cameralink信号采集设备的制作方法
【专利摘要】本发明属于视频采集装置,涉及一种基于高速CPU和FPGA的高分辨率的Camera?Link信号采集设备。本发明主要是将从Camera?Link源输出的Camera?Link信号通过CPCI后出线传输到Camera?Link处理芯片,将其转换为RGB信号,然后通过FPGA对其设置分辨率和时序等,转存入SDRAM后通过中央处理芯片传输到主机供存盘、上层显示或者进一步处理。发明主要特点:采用标准3U?CPCI总线接口,支持的采集输入源的像素时钟小与50MHz,图像分辨率648*488@110Hz或者4008*5344@1Hz,有效数据位不超过16位,源数据为16位时有效位低位对齐,源数据位8位有效时,采集到的数据为低8位有效,其余高位自动补零。采集速率高达20Mbyte/s,支持WIN98/2000/XP等操作系统。
【专利说明】—种局分辨率的Cameral ink信号采集设备
【技术领域】
[0001]本发明属于一种视频采集装置,具体涉及一种基于高速CPU和FPGA的高分辨率的Camera Link信号采集设备。
【背景技术】
[0002]Camera Link标准是由国家半导体实验室提出的一种Camera Link技术标准发展而来的,该接口具有开放式的接口协议,使得不同厂家既能保持产品的差异性,又能互相兼容。它在传统LVDS传输数据的基础上又加载了并转串发送器和串转并接收器,可在并行组合的单项链路、串行链路和点对点链路上,利用SER/DES (串行化/解串行化)技术以高达4.8Gb/s的速度发送数据。Camera Link是工业高速串口数据和连接协议,它是世界数码相机供应商和图像采集公司在2000年10联合推出,旨在为数码相机和PC机间的高速、高精度数字传输提供一种标准链接。目前市面上对采集高分辨率的Camera Link信号的设备还不够完备和成熟,本发明就是基于FPGA和高速CPU的一种高分辨率的Camera Link信号采集设备。

【发明内容】

[0003]本发明即是在上述背景的基础上,提供一种新型的视频采集设备,为高分辨率的Camera Link信号的采集提供一种选择。本发明采用标准3U CPCI接口,可对图像帧率
IIOHz、分辨率为648*488和图像帧率IHz、分辨率为4008*5344标准的CameraLink Base图像数据进行采集。
[0004]本发明的实现方法,是通过以下步骤完成的:
[0005](I)通过后出线连接Camera Link视频信号源;
[0006](2 )将采集板插入标准3UCPCI插槽内,与主机连接;
[0007](3)安装驱动;
[0008](4)运行控制端程序,对视频信号进行分辨率参数设置、采集、显示等操作;
[0009]本发明主要工作原理及流程是:将从Camera Link源输出的Camera Link信号通过CPCI后出线传输到Camera Link处理芯片,将其转换为RGB信号,然后通过FPGA对其设置分辨率和时序等,转存入SDRAM后通过中央处理芯片传输到主机供存盘、上层显示或者进一步处理。
[0010]本发明的主要特点是:采用标准3U CPCI接口,支持的采集输入源的像素时钟小与50MHz,采集速率高达20Mbyte/s,图像分辨率648*48801 IOHz或者4008*5344@1Ηζ,有效数据位不超过16位,源数据为16位时有效位低位对齐,源数据位8位有效时,采集到的数据为低8位有效,其余高位自动补零。
【专利附图】

【附图说明】
[0011]图1为本发明的结构示意图。【具体实施方式】
[0012]本发明的实现方法,是通过以下步骤完成的:
[0013](I)通过后出线连接Camera Link视频信号源;
[0014](2)将采集板插入标准3U CPCI插槽内,与主机连接;
[0015](3)安装驱动;
[0016](4)运行控制端程序,对视频信号进行分辨率参数设置、采集、显示等操作;
[0017]主要是将从Camera Link源输出的Camera Link信号通过CPCI后出线传输到Camera Link处理芯片,将其转换为RGB信号,然后通过FPGA对其设置分辨率和时序等,转存入SDRAM后通过中央处理芯片传输到主机供存盘、上层显示或者进一步处理。
【权利要求】
1.本发明采用标准3U CPCI接口,可对图像帧率110Hz、分辨率为648*488和图像帧率IHz、分辨率为4008*5344标准的CameraLink Base图像数据进行米集。Camera Link信号通过CPCI后出线(J2)传输到Camera Link处理芯片(U5),将其转换为RGB信号,然后通过FPGA (U2)对其设置分辨率和时序等,转存入SDRAM后(U3、U4)通过中央处理芯片(Ul)传输到主机供存盘、上层显示或者进一步处理。 本发明的主要特点是:采用标准3U CPCI接口,支持的采集输入源的像素时钟小与50MHz,采集速率高达20Mbyte/s,图像分辨率648*48801 IOHz或者4008*5344@1Ηζ,有效数据位不超过16位,源数据为16位时有效位低位对齐,源数据位8位有效时,采集到的数据为低8位有效,其余高位自动补零。
【文档编号】H04N5/232GK103780875SQ201310638729
【公开日】2014年5月7日 申请日期:2013年11月29日 优先权日:2013年11月29日
【发明者】关晶晶, 高宇杰 申请人:信航(天津)科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1