一种开机复位电路及电视机的制作方法

文档序号:7556428阅读:169来源:国知局
专利名称:一种开机复位电路及电视机的制作方法
技术领域
本实用新型属于电子领域,尤其涉及一种开机复位电路及电视机。
背景技术
随着科技的发展,电视已全面走向智能化,目前智能电视机都会用到存储芯片(一般具有增强区、防删除、防拷贝、隐藏区等功能),它的供电直接取自系统的工作电源,在电视机正常开机或待机开机的过程中,存储芯片都可能会出现与主芯片不能正常通讯的情况,导致系统无法启动,这会对产品的稳定性及消费者的体验性造成极大的伤害,故现有技术需要改进。

实用新型内容本实用新型的目的在于提供一种开机复位电路,旨在解决现有电视系统开启后主芯片与存储芯片通讯异常的问题。为了解决上述技术问题,本实用新型采用以下方案予以实现:一种开机复位电路,包括主芯片、存储芯片,所述开机复位电路还包括与所述主芯片的第一输出端连接的控制电路,与所述主芯片的第二输出端连接的延时电路,以及输入端与所述延时电路输出端连接、输出端与所述控制电路的第二输入端连接的开关电路,所述控制电路的输出端与所述存储芯片的供电端连接。进一步地,所述主芯片的第一输出端和第二输出端均为所述主芯片内部具有上拉电阻的I/O 口。进一步地,所述延时电路包括第一电阻和第一电容;其中所述第一电阻的一端与所述主芯片的第二输出端连接、另一端与所述第一电容的第一端连接,所述第一电容的第二端接地。进一步地,所述开关电路包括第二电阻和三极管;其中第二电阻的第一端与所述第一电容的第一端连接、第二端与所述三极管的基极连接,所述三极管的发射极接地、集电极即为所述开关电路的输出端。进一步地,所述控制电路包括MOS管、第三电阻、第四电阻、第五电阻、第二电容、第三电容及系统工作电源;其中第三电阻的第一端与所述主芯片的第一输出端连接、第二端通过所述第五电阻与所述MOS管的栅极连接,所述第三电阻的第二端还分别与所述第四电阻的第一端、所述三极管的集电极连接;所述系统工作电源分别与所述第二电容的第一端、第四电阻的第二端及MOS管的源极连接,所述第二电容的第二端接地,所述MOS管的漏极即为所述控制电路的输出端;所述第三电容的第一端与所述MOS管的漏极连接、第二端接地。进一步地,所述三极管为NPN型三极管。进一步地,所述MOS管为P沟道MOS管。本实用新型的另一目的还提供了具有上述开机复位电路的电视机。[0012]本实用新型采用的开机复位电路,通过采用主芯片控制其内部具有上拉电阻的两个I/o 口输出电平的变化,使主芯片在完成复位前确保存储芯片已完成掉电重启,解决主芯片与存储芯片之间的通讯异常问题,从而保证了系统正常启动;该开机复位电路可靠性高、结构简单、成本极低,具有较大的应用价值和市场前景。

图1是本实用新型实施例提供的开机复位电路的原理框图;图2是本实用新型实施例提供的开机复位电路图;图3是本实用新型实施例提供的开机复位电路各关键节点电压波形图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,
以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。图1示出了本实用新型实施例提供的开机复位电路的原理框图,详述如下:该开机复位电路,包括主芯片10、存储芯片30,所述开机复位电路还包括与所述主芯片的第一输出端连接的控制电路,与所述主芯片的第二输出端连接的延时电路,以及输入端与所述延时电路22的输出端连接、输出端与所述控制电路21的第二输入端连接的开关电路23,所述控制电路23的输出端与所述存储芯片30的供电端连接。图2示出了本实用新型实施例提供的开机复位电路图,详述如下:延时电路21包括第一电阻Rl和第一电容Cl ;其中所述第一电阻Rl的一端与所述主芯片10的第二输出端GP102连接、另一端与所述第一电容Cl的第一端连接,所述第一电容Cl的第二端接地。开关电路22包括第二电阻R2和三极管Ql ;其中所述第二电阻R2的第一端与所述第一电容Cl的第一端连接、第二端与所述三极管Ql的基极连接,所述三极管Ql的发射极接地、集电极即为所述开关电路23的输出端,其中所述三极管Ql为NPN型三极管。控制电路23包括MOS管Q2、第三电阻R3、第四电阻R4、第五电阻R5、第二电容C2、第三电容C3及系统工作电源Vin ;其中第三电阻R3的第一端与所述主芯片10的第一输出端GPIOl连接、第二端通过所述第五电阻R5与所述MOS管Q2的栅极连接,所述第三电阻R3的第二端还分别与所述第四电阻R4的第一端、所述三极管Ql的集电极连接;所述系统工作电源Vin分别与所述第二电容C2的第一端、第四电阻R4的第二端及MOS管Q2的源极连接,所述第二电容C2的第二端接地,所述MOS管Q2的漏极即为所述控制电路23的输出端,与存储芯片30的供电端连接;所述第三电容C3的第一端与所述MOS管Q2的漏极连接、第二端接地;其中所述MOS管Q2为P沟道MOS管。如图2所示,在本实用新型实施例中,所述主芯片10的第一输出端GPIOl和第二输出端GP102均为所述主芯片10内部具有上拉电阻的I/O 口,当正常工作时,第一输出端GPIOl与第二输出端GP102均输出低电平;当上电通讯异常时,第一输出端GPIOl与第二输出端GP102均输出高电平。在本实用新型实施例中,所述系统工作电源Vin为系统正常工作提供的3.3V电源,所述开机复位电路工作原理如下:在系统上电正常工作时,所述系统工作电源Vin为高电平,所述主芯片10的第一输出端GPIOl与第二输出端GP102均为低电平,则三极管Ql截止;由于所述第四电阻R4的阻值远大于第三电阻R3的阻值,经过第四电阻R4与第三电阻R3分压后,MOS管Q2的源极与栅极的电位差足够使得其导通,则所述控制电路23的输出端输出高电平,为存储芯片30提供工作电压。图3示出了本实用新型实施例提供的开机复位电路各关键节点电压波形图,当系统上电出现通讯异常时,所述主芯片10的第一输出端GPIOl与第二输出端GP102均为高电平,由于延时电路21的存在,VCC2通过第一电阻Rl对第一电容Cl进行充电,所以三极管Ql的基极电压不会立刻上升到其导通所需的电压,而是有一个延时Tl ;其中所述延时Tl可以通过调节第一电阻Rl及第一电容Cl的参数来实现。在时间段Tl内,所述三极管Ql截止,而同时所述主芯片10的第一输出端GPIOl保持为高电平,则MOS管Q2的源极与栅极没有电位差,此时所述MOS管Q2不导通,存储芯片30的供电断开;随着对第一电容Cl充电的进行,所述三极管Ql的基极电压不断升高,当经过时间Tl后,基极电压大于导通电压,三极管Ql导通,则MOS管Q2的栅极电压被拉低,从而MOS管Q2的源极与栅极就有了电位差,此时MOS管Q2导通,所述控制电路23的输出端输出高电平,存储芯片30恢复供电,完成复位。如图3所示,再经过时间T2之后,主芯片10完成复位并控制第一输出端GP101、第二输出端GP102输出低电平,由于第二输出端GP102输出低电平,则所述三极管Ql截止;同时第一输出端GPIOl也为低电平,系统工作电源Vin经过第四电阻R4与第三电阻R3的分压,MOS管Q2的源极与栅极存在电位差,则MOS管Q2将一直保持导通状态,从而也保证了存储芯片30供电正常,从而保证主芯片10与存储芯片30之间正常通讯,系统正常工作。本实用新型采用的开机复位电路,通过采用主芯片控制其内部具有上拉电阻的两个I/o 口输出电平的变化,使主芯片在完成复位前确保存储芯片已完成掉电重启,解决主芯片与存储芯片之间的通讯异常问题,从而保证了系统正常启动;该开机复位电路可靠性高、结构简单、成本极低,具有较大的应用价值和市场前景。以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
权利要求1.一种开机复位电路,包括主芯片、存储芯片,其特征在于,所述开机复位电路还包括与所述主芯片的第一输出端连接的控制电路,与所述主芯片的第二输出端连接的延时电路,以及输入端与所述延时电路输出端连接、输出端与所述控制电路的第二输入端连接的开关电路,所述控制电路的输出端与所述存储芯片的供电端连接。
2.根据权利要求1所述的开机复位电路,其特征在于,所述主芯片的第一输出端和第二输出端均为所述主芯片内部具有上拉电阻的I/O 口。
3.根据权利要求1所述的开机复位电路,其特征在于,所述延时电路包括第一电阻和第一电容;其中所述第一电阻的一端与所述主芯片的第二输出端连接、另一端与所述第一电容的第一端连接,所述第一电容的第二端接地。
4.根据权利要求1所述的开机复位电路,其特征在于,所述开关电路包括第二电阻和三极管;其中第二电阻的第一端与所述第一电容的第一端连接、第二端与所述三极管的基极连接,所述三极管的发射极接地、集电极即为所述开关电路的输出端。
5.根据权利要求1所述的开机复位电路,其特征在于,所述控制电路包括MOS管、第三电阻、第四电阻、第五电阻、第二电容、第三电容及系统工作电源;其中第三电阻的第一端与所述主芯片的第一输出端连接、第二端通过所述第五电阻与所述MOS管的栅极连接,所述第三电阻的第二端还分别与所述第四电阻的第一端、所述三极管的集电极连接;所述系统工作电源分别与所述第二电容的第一端、第四电阻的第二端及MOS管的源极连接,所述第二电容的第二端接地,所述MOS管的漏极即为所述控制电路的输出端;所述第三电容的第一端与所述MOS管的漏极连接、第二端接地。
6.根据权利要求4所述的开机复位电路,其特征在于,所述三极管为NPN型三极管。
7.根据权利要求5所述的开机复位电路,其特征在于,所述MOS管为P沟道MOS管。
8.—种电视机,其特征在于,所述电视机包含权利要求1-7中任一项所述的开机复位电路。
专利摘要本实用新型适用于电子领域,提供了一种开机复位电路及电视机,包括主芯片、存储芯片,与所述主芯片的第一输出端连接的控制电路,与所述主芯片的第二输出端连接的延时电路,以及输入端与所述延时电路输出端连接、输出端与所述控制电路第二输入端连接的开关电路,所述控制电路的输出端与所述存储芯片的供电端连接。本实用新型采用的开机复位电路,通过采用主芯片控制其内部具有上拉电阻的两个I/O口输出电平的变化,使主芯片在完成复位前确保存储芯片已完成掉电重启,解决主芯片与存储芯片之间的通讯异常问题,从而保证了系统正常启动。
文档编号H04N5/44GK203027363SQ20132000674
公开日2013年6月26日 申请日期2013年1月7日 优先权日2013年1月7日
发明者付伟 申请人:深圳创维-Rgb电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1