全数字域的广播电视激励器的制造方法

文档序号:7787231阅读:238来源:国知局
全数字域的广播电视激励器的制造方法
【专利摘要】本实用新型涉及全数字域的广播电视激励器,涉及广播发射【技术领域】。本实用新型包括依次连接的现场可编程门阵列FPGA、高速数字模拟转换器DAC和滤波放大器。其结构特点是,所述现场可编程门阵列FPGA中包括依次连接的输入码流处理单元、基带编码单元、预校正单元和上变频单元,软核单元对上述各单元分别进行控制。供电模块对各器件供电,存储模块和接口模块分别与现场可编程门阵列FPGA相互连接,时钟模块输出到高速数字模拟转换器DAC。本实用新型具有电路结构简单、集成度高、分离器件少、整体电路体积小、生产调试简单的特点,克服了固有杂散,全数字域正交上变频确保了输出射频信号质量高。
【专利说明】全数字域的广播电视激励器
【技术领域】
[0001]本实用新型涉及广播发射【技术领域】,特别是全数字域的广播电视激励器。
【背景技术】
[0002]在现有的数字广播激励器中,基带信号的上变频一直采用专用的正交变频芯片,这种方式会导致输出信号存在边带和本振泄露。所以在生产过程中,需要根据电路的实测情况,将变频过程中基带1、Q两路幅度和相位不平衡量输入校正软件,通过补偿的方式使输出射频RF小信号达到要求的指标。
[0003]现有技术中,直接利用正交变频芯片实现上变频,那么基带1、Q两路信号经过数模DA变换后,分别经过一个抗混叠滤波器,然后接到变频芯片上。若期望输出信号不存在边带和本振泄漏,则需要两路滤波器的电路布局和走线完全一致,而滤波器件的参数完全一致,在实际电路中很难做到。因此需要预加直流和相位不平衡补偿,从而抵消电路中的不一致带来的边带和本振泄漏。在现有的数字广播激励器中,调制板工作的系统时钟,以及变频板用于校正的电路的工作时钟,以及控制电路的工作时钟虽然频率很低,但是其高次谐波仍然会辐射及耦合到输出射频信号上,表现出杂散。上述这些问题在现有的数字广播激励器中采用调整直流和群时延的方式,以及合同能源管理EMC设计加以解决,虽能起到一定的作用,但效果不够理想。
[0004]在现有的数字广播激励器中,编码调制、本振、控制电路以及用于预校正的处理电路,分别在不同的印刷电路板PCB上完成,然后再组装到一起。集成度低,分离器件较多,给装配和调试带来诸多不便。尤其是上述提到的杂散问题,在分离电路中很难彻底解决。

【发明内容】

[0005]针对上述现有技术中存在的不足,本实用新型的目的是提供一种全数字域的广播电视激励器。它具有电路结构简单、集成度高、分离器件少、整体电路体积小、生产调试简单的特点,克服了固有杂散,全数字域正交上变频确保了输出射频信号质量高。
[0006]为了达到上述发明目的,本实用新型的技术方案以如下方式实现:
[0007]全数字域的广播电视激励器,它包括依次连接的现场可编程门阵列FPGA、高速数字模拟转换器DAC和滤波放大器。其结构特点是,所述现场可编程门阵列FPGA中包括依次连接的输入码流处理单元、基带编码单元、预校正单元和上变频单元,软核单元对上述各单元分别进行控制。供电模块对各器件供电,存储模块和接口模块分别与现场可编程门阵列FPGA相互连接,时钟模块输出到高速数字模拟转换器DAC。
[0008]本实用新型由于采用了上述结构,采用现场可编程门阵列FPGA实现广播激励器的上变频,然后由高速数字模拟转换器DAC转换到模拟域。本实用新型能够将编码调制、本振、控制电路以及用于预校正的处理电路有效地整合到一起,杜绝现有技术中分离电路里RF输出存在以数字芯片工作时钟倍数的固有杂散。同时,本实用新型不需要在生产过程中针对边带和本振泄露问题进行调试。[0009]下面结合附图和【具体实施方式】对本实用新型做进一步说明。
【专利附图】

【附图说明】
[0010]图1为本实用新型结构示意图;
[0011]图2为本实用新型实施例中低压差分信号LVDS并串转换复用示意图;
[0012]图3为本实用新型实施例中多相调制结构示意图;
[0013]图4为本实用新型实施例中内插结构图;
[0014]图5为本实用新型实施例中内插信号频谱变化
[0015]图6至图8为本实用新型RF指标测试结果。
【具体实施方式】
[0016]参看图1,本实用新型全数字域的广播电视激励器包括依次连接的现场可编程门阵列FPGAl、高速数字模拟转换器DAC2和滤波放大器3。现场可编程门阵列FPGAl中包括依次连接的输入码流处理单元1.1、基带编码单元1.2、预校正单元1.3和上变频单元1.4,软核单元1.5对上述各单元分别进行控制。供电模块4对各器件供电,存储模块5和接口模块6分别与现场可编程门阵列FPGAl相互连接,时钟模块7输出到高速数字模拟转换器DAC2。
[0017]本实用新型采用单颗现场可编程门阵列FPGAl实现输入码流处理、基带编码、功放预校正和正交变频,并用现场可编程门阵列FPGAl内的软核单元1.5实现整个系统的控制。本实用新型采用高速数字模拟转换器DAC2芯片完成数模转换,现场可编程门阵列FPGAl和以并行低压差分信号LVDS的连接方式传递数据,将数字域射频RF信号转换到模拟域。现场可编程门阵列FPGAl的工作时钟由高速数字模拟转换器DAC2芯片提供,是由外部锁相回路PLL倍频得到的时钟再四分频得到。
[0018]本实用新型的工作原理为:
[0019]本实用新型充分利用多相调制技术克服现场可编程门阵列FPGAl器件处理频率不够的问题。这种实现包含三个部分:一是将原始基带信号上采样到现场可编程门阵列FPGAl可处理的时钟频率。二是利用多相滤波技术对信号进行内插操作,多相滤波的原理是数字信号内插之后,都要经过滤波,可以把滤波系数分解,N倍(一般是2的幂)内插可以用1g2N级来实现,这样滤波器的计算还保持插值之前的时钟频率。三是内插后的多路信号乘以载波,最后利用LVDS串化处理将最终输出的采样速率提高到上GHz。
[0020]上述实现中,数字控制振荡器NCO载波的生成结构很关键,要设计好不同通道的NCO初始相位。假设f;ut是载波频率,fNC0是NCO采样频率,fDAC是DAC采样率,N是子通道数,Θ表示载波频率在fDA。频带内归一化频率因子。
[0021]
【权利要求】
1.全数字域的广播电视激励器,它包括依次连接的现场可编程门阵列FPGA (I)、高速数字模拟转换器DAC (2)和滤波放大器(3),其特征在于,所述现场可编程门阵列FPGA (I)中包括依次连接的输入码流处理单元(1.1)、基带编码单元(1.2)、预校正单元(1.3)和上变频单元(1.4),软核单元(1.5)对上述各单元分别进行控制;供电模块(4)对各器件供电,存储模块(5)和接口模块(6)分别与现场可编程门阵列FPGA (I)相互连接,时钟模块(7)输出到高速数字模拟转换器DAC (2)。
【文档编号】H04N5/38GK203590325SQ201320643543
【公开日】2014年5月7日 申请日期:2013年10月18日 优先权日:2013年10月18日
【发明者】唐柳 申请人:北京同方吉兆科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1