一种新型光纤交换电路的制作方法

文档序号:7824824阅读:123来源:国知局
一种新型光纤交换电路的制作方法
【专利摘要】本实用新型涉及一种新型光纤交换电路,包括作为处理器的OMAP芯片,且该OMAP芯片通过GPMC总线与FPGA芯片相连,该FPGA芯片通过高速串行总线与8个光电模块相连;所述光电模块通过光纤分别连接控制设备和短波发射机。本实用新型设计合理,结构简单,通过采用新型的OMAP、FPGA芯片和高速光电模块,可以实现多路控制和发射通道的交换功能,能够增强数据传输的抗干扰性能,并且提高软件开发的可移植性。
【专利说明】一种新型光纤交换电路
【技术领域】
[0001]本实用新型涉及一种短波发射系统的电路,尤其是一种光纤交换电路。
【背景技术】
[0002]目前,在已有的一些短波发射系统中,控制装备和发射机之间常采用音频线缆连接,抗干扰能力较差;并且一般只能实现一对一的控制,控制数量较少。如果能使用光纤来替代音频线,则将极大的提高抗干扰能力,并可实现对多路发射通道的控制管理,提高控制效率。因此,开发一种适用于多路通道的光纤交换多路,将使实现上述目标成为可能。

【发明内容】

[0003]本实用新型的目的是提供一种适用于短波发射系统的光纤交换多路,使其具有较高的抗干扰能力,并可实现对多路发射通道的控制管理。
[0004]本实用新型的技术方案是:
[0005]一种新型光纤交换电路,包括作为处理器的OMAP芯片,且该OMAP芯片通过GPMC总线与FPGA芯片相连,所述FPGA芯片通过高速串行总线与8个光电模块相连;所述光电模块通过SC接口光跳线与光纤相连,所述光纤分别连接到相关控制设备和短波发射机。
[0006]所述OMAP芯片还同时连接MMC卡、以太网接口芯片、串口控制芯片、USB接口芯片和视频接口芯片。
[0007]所述FPGA芯片的程序存储于EPCS16芯片中。
[0008]所述每个光电模块供电电压为+3.3V,并以LVDS差分电平信号与FPGA芯片进行数
据交互。
[0009]所述高速差分线之间设置有隔离用的接地过孔,且由两根差分线组成的差分对之间具10倍以上的差分对间距,以减少线间串扰。
[0010]所述FPGA还连接有功分器和晶振源,该晶振源通过功分器产生四路外部时钟信号和FPGA时钟信号。
[0011]本实用新型的有益效果:
[0012]本实用新型设计合理,结构简单,通过采用新型的OMAP、FPGA芯片和高速光电模块,可以实现多路控制和发射通道的交换功能,能够增强数据传输的抗干扰性能,并且提高软件开发的可移植性。
【专利附图】

【附图说明】
[0013]图1是本实用新型的示意图。
[0014]图2是本实用新型之光电模块的示意图。
[0015]图3是本实用新型的数据处理流程示意图。
【具体实施方式】[0016]下面结合附图和实施例对本实用新型作进一步的说明。
[0017]本实用新型包括作为处理器的OMAP芯片,且该OMAP芯片通过GPMC总线与FPGA芯片相连,该FPGA芯片通过高速串行总线与8个光电模块相连;所述光电模块通过SC接口光跳线与光纤相连,光纤分别连接到相关控制设备和短波发射机,使光电模块与外部实现数据交互。
[0018]所述OMAP芯片还同时连接MMC卡、以太网接口芯片、串口控制芯片、USB接口芯片和视频接口芯片,并分别通过以太网接口芯片连接到以太网,通过串口控制芯片连接到多路发射通道串口,通过USB接口芯片连接USB,以及通过视频接口芯片连接视频。
[0019]所述FPGA芯片的程序存储于EPCS16芯片中。
[0020]所述每个光电模块供电电压为+3.3V,并通过高速差分线与FPGA芯片进行数据交互。
[0021]所述高速差分线之间设置有隔离用的接地过孔,且由两根差分线组成的差分对之间具10倍以上的差分对间距,以减少线间串扰。
[0022]所述FPGA还连接有功分器,功分器连接晶振源。该晶振源通过功分器实现多路时钟信号的分配,然后分别提供给FPGA和外部四路的时钟信号。
[0023]实施例1,在该电路中采用OMAP 3530作为模块中的核心处理芯片,该芯片采用OMAP ? 3架构,内含ARM Cortex_A8内核和TMS320C64x系列的DSP处理器,完全软件兼容ARM9和C64x,有利于平台移植,并且采用TI的SmartRef Iex技术实现低功耗。采用FPGA处理高速差分信号,FPGA选用Altera公司的Cyclone II FPGA,运算速度快,支持高速差分数据处理。以太网接口芯片选用LAN9220-ABZJ,串口芯片选用MAX232芯片,USB芯片选用USB3320C芯片,视频接口芯片选用ADV7125KSTZ140。该电路示意图如图1所示。
[0024]OMAP芯片运行Windows CE操作系统,从MMC卡中读入主控程序,通过以太网总线读入外部控制命令,同时又将状态信息回传给以太网总线;该电路具有RS422控制接口,可以控制多路发射通道串口,并提供USB、视频等接口。OMAP芯片与FPGA通过GPMC总线进行通信。FPGA通过高速串行总线与8个光电模块相连,使其光电模块之间进行信号交互,并对信号进行逻辑控制和滤波处理。同时,光电模块通过SC接口光跳线与光纤连接,使光电模块与控制设备或发射机之间通过光纤进行光信号交互。FPGA程序存储在EPCS16芯片中,处理程序使用Quartus II编译生成。
[0025]如图2所示,每个光电模块是+3.3V供电,通过四根LVDS差分电平信号与FPGA进行数据交互。同时,光电模块通过单模光纤,将光信号传输给控制设备或发射机。
[0026]考虑到高速数据走线的抗干扰问题,在电路的高速差分线之间,放置隔离用的接地过孔。差分线尽可能地短、走直线、减少布线中的过孔数,差分对内的信号线间距尽量保持一致,避免差分对布线太长,出现太多的拐弯。差分对与差分对之间保证10倍以上的差分对间距,以减少线间串扰。FPGA实现八路差分信号(四路控制和四路发射)的解析和复用,程序在Quartus II 7.2的软件开发环境中实现,具体流程如图3所示。
[0027]本实用新型未涉及部分均与现有技术相同或可采用现有技术加以实现。
【权利要求】
1.一种新型光纤交换电路,其特征是该交换电路包括作为处理器的OMAP芯片,且该OMAP芯片通过GPMC总线与FPGA芯片相连,所述FPGA芯片通过高速串行总线与8个光电模块相连;所述光电模块通过SC接口光跳线与光纤相连,所述光纤分别连接到相关控制设备和短波发射机。
2.根据权利要求1所述新型光纤交换电路,其特征是所述OMAP芯片还同时连接MMC卡、以太网接口芯片、串口控制芯片、USB接口芯片和视频接口芯片。
3.根据权利要求1所述新型光纤交换电路,其特征是所述FPGA芯片的程序存储于EPCS16芯片中。
4.根据权利要求1所述新型光纤交换电路,其特征是所述每个光电模块供电电压为+3.3V,并以LVDS差分电平信号与FPGA芯片进行数据交互。
5.根据权利要求4所述新型光纤交换电路,其特征是所述高速差分线之间设置有隔离用的接地过孔,且由两根差分线组成的差分对之间具10倍以上的差分对间距,以减少线间串扰。
6.根据权利要求1所述新型光纤交换电路,其特征是所述FPGA还连接有功分器和晶振源,该晶振源通过功分器产生四路外部时钟信号和FPGA时钟信号。
【文档编号】H04Q11/00GK203691407SQ201420007077
【公开日】2014年7月2日 申请日期:2014年1月7日 优先权日:2014年1月7日
【发明者】俞春华, 李晓文, 刘林, 郑凯, 明蕾 申请人:熊猫电子集团有限公司, 南京熊猫汉达科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1