一种自动均衡的数字电视接收解码器的制造方法

文档序号:7829487阅读:190来源:国知局
一种自动均衡的数字电视接收解码器的制造方法
【专利摘要】本实用新型公开了一种自动均衡的数字电视接收解码器,包括变压器、自动均衡电路和信号处理FPGA模块。变压器实现接收端的信号由单端信号转换为差分信号;自动均衡电路检测接收到的信号幅度,与信号标准幅度对比,根据对比结果自动进行均衡补偿;信号处理FPGA模块对信号进行去抖动,PCR校正,串转并处理形成TS流进行输出。所述的变压器与自动均衡电路通过ASI接口连接,自动均衡电路与信号处理FPGA模块通过ASI接口连接。本实用新型的一种自动均衡的数字电视接收解码器具有传输距离远、信号均衡性好、信号衰减低的特点。
【专利说明】-种自动均衡的数字电视接收解码器

【技术领域】
[0001] 本实用新型涉及解码器,具体是指一种自动均衡的数字电视接收解码器。

【背景技术】
[0002] ASI接口作为MPGE TS数据传输的标准接口,在广播电视系统中,得到广泛应用。 目前市场上的数字电视解码器,ASI接口电路多采用非均衡设计,ASI接收距离只有100米 左右,超过100米信号将会衰减过大导致接收不稳定。在实际应用中,ASI接口的信号发送 设备与接收设备往往距离比较远。布线距离往往超过1〇〇米,给客户实际组网造成了一定 的困扰。如此情况下,为了实现远距离组网,用户不得不另外购买均衡设备,增加组网成本。 在高速TS传输系统中,对长距离传输可靠性和时序一致性要求极高,普通接收解码器难 以实现低衰减传输。 实用新型内容
[0003] 本实用新型的目的是提供一种自动均衡的数字电视接收解码器,实现信号的自动 均衡输出,具有传输距离远、信号均衡性好、信号衰减低的特点。
[0004] 本实用新型可以通过以下技术方案来实现:
[0005] 本实用新型公开了一种自动均衡的数字电视接收解码器,包括变压器、自动均衡 电路和信号处理FPGA模块。变压器实现接收端的信号由单端信号转换为差分信号;自动均 衡电路检测接收到的信号幅度,与信号标准幅度对比,根据对比结果自动进行均衡补偿;信 号处理FPGA模块对信号进行去抖动、PCR校正、串转并处理形成TS流进行输出。所述的变 压器与自动均衡电路通过ASI接口连接,自动均衡电路与信号处理FPGA模块通过ASI接口 连接。变压器的引入,实现了单端信号向差分信号的转换,可以有效识别信号的细微差异变 化,信号均衡处理的精度大大提高;自动均衡电路通过与标准信号比对的方法进行差值补 偿,统一了均衡处理的标准,实现了自动均衡;信号处理FPGA模块的去抖动、PCR校正处理 和串转并处理的引入,有效地克服了远距离传输的干扰,使信号长距离传输的衰减大大减 弱。
[0006] 优选地,所述的自动均衡电路包括输入均衡放大器、信号幅度检测模块、均衡模块 和输出均衡放大器,输入均衡放大器与所述的变压器连接,接收差分信号;输入均衡放大器 与信号幅度检测模块连接,由信号幅度检测模块连接进行信号标准幅度比对;信号幅度检 测模块同时与均衡模块、输出均衡放大器连接,信号标准幅度比对符合的数据直接传输进 入输出均衡放大器,信号标准幅度比对不符合的差分信号由均衡模块进行均衡补偿使之匹 配信号标准幅度;均衡模块与输出均衡放大器连接,把补偿后的信号传输至输出均衡放大 器。
[0007] 优选地,所述的信号处理FPGA模块包括去抖动模块、PCR校正模块和串转并模块, 所述的去抖动模块与PCR校正模块连接,实现输入信号的去抖动处理后传输给PCR校正模 块进行校正处理;所述的PCR校正模块与串转并模块连接,把PCR校正后的信号输入串转并 模块进行转换处理输出。FPGA作为专用集成电路(ASIC)领域中的一种半定制电路,解决了 定制电路的不足,同时具有原有可编程器件门电路数有限的缺点,可以根据需要集成不同 的功能模块。
[0008] 优选地,所述的信号处理FPGA模块输出信号的连接件包括解码芯片、IP转换器和 ASI 接口。
[0009] 本实用新型一种自动均衡的数字电视接收解码器,与现有的数字电视机顶盒相 t匕,具有如下的有益效果:
[0010] 第一、传输距离远,变压器和ASI自动均衡模块共同作用,对传输信号进行差分均 衡处理,有效排除了长距离传输的干扰;
[0011] 第二、信号均衡性好,ASI自动均衡电路采用标准信号幅度比对和差值补偿的方 法,标准统一,信号均衡质量得到保障;
[0012] 第三、信号衰减弱,信号处理FPGA模块的去抖动、PCR校正处理和串转并处理的引 入,有效地克服了远距离传输的干扰。

【专利附图】

【附图说明】
[0013] 附图1为本实用新型一种自动均衡的数字电视接收解码器的原理框图。

【具体实施方式】
[0014] 为了使本【技术领域】的人员更好地理解本实用新型的技术方案,下面结合实施例及 附图对本实用新型产品作进一步详细的说明。
[0015] 如图1所示,一种自动均衡的数字电视接收解码器,包括变压器、自动均衡电路和 信号处理FPGA模块。变压器实现接收端的信号由单端信号转换为差分信号;自动均衡电路 检测接收到的信号幅度,与信号标准幅度对比,根据对比结果自动进行均衡补偿;信号处理 FPGA模块对信号进行去抖动,PCR校正,串转并处理形成TS流进行输出。所述的变压器与 自动均衡电路通过ASI接口连接,自动均衡电路与信号处理FPGA模块通过ASI接口连接。 变压器的引入,接收BCN INPUE接口输入的信号,实现了单端信号向差分信号的转换,可以 有效识别信号的细微差异变化,信号均衡处理的精度大大提高;自动均衡电路通过与标准 信号比对的方法进行差值补偿,统一了均衡处理的标准,实现了自动均衡。
[0016] 如图1所示,所述的自动均衡电路包括输入均衡放大器、信号幅度检测模块、均衡 模块和输出均衡放大器,输入均衡放大器与所述的变压器连接,接收差分信号;输入均衡放 大器与信号幅度检测模块连接,由信号幅度检测模块连接进行信号标准幅度比对;信号幅 度检测模块同时与均衡模块、输出均衡放大器连接,信号标准幅度比对符合的数据直接传 输进入输出均衡放大器,信号标准幅度比对不符合的差分信号由均衡模块进行均衡补偿使 之匹配信号标准幅度;均衡模块与输出均衡放大器连接,把补偿后的信号传输至输出均衡 放大器。
[0017] 如图1所示,述的信号处理FPGA模块包括去抖动模块、PCR校正模块和串转并模 块,所述的去抖动模块与PCR校正模块连接,实现输入信号的去抖动处理后传输给PCR校正 模块进行校正处理;所述的PCR校正模块与串转并模块连接,把PCR校正后的信号输入串转 并模块进行转换处理输出。信号处理FPGA模块的去抖动、PCR校正处理和串转并处理的引 入,有效地克服了远距离传输的干扰,使信号长距离传输的衰减大大减弱。
[0018] 如图1所示,所述的信号处理FPGA模块输出信号的连接件包括解码芯片、IP转换 器和ASI接口。
[0019] 以上所述,仅为本实用新型的较佳实施例而已,并非对本实用新型作任何形式上 的限制;凡本行业的普通技术人员均可按说明书附图所示和以上所述而顺畅地实施本实用 新型;但是,凡熟悉本专业的技术人员在不脱离本实用新型技术方案范围内,可利用以上所 揭示的技术内容而作出的些许更动、修饰与演变的等同变化,均为本实用新型的等效实施 例;同时,凡依据本实用新型的实质技术对以上实施例所作的任何等同变化的更动、修饰与 演变等,均仍属于本实用新型的技术方案的保护范围之内。
【权利要求】
1. 一种自动均衡的数字电视接收解码器,其特征在于包括: 变压器,实现接收端的信号由单端信号转换为差分信号; 自动均衡电路,检测接收到的信号幅度,与信号标准幅度对比,根据对比结果自动进行 均衡补偿; 信号处理FPGA模块,对信号进行去抖动,PCR校正,串转并处理形成TS流进行输出; 所述的变压器与自动均衡电路通过ASI接口连接,自动均衡电路与信号处理FPGA模块 通过ASI接口连接。
2. 根据权利要求1所述的自动均衡的数字电视接收解码器,其特征在于:所述的自动 均衡电路包括输入均衡放大器、信号幅度检测模块、均衡模块和输出均衡放大器,输入均衡 放大器与所述的变压器连接,接收差分信号;输入均衡放大器与信号幅度检测模块连接,由 信号幅度检测模块连接进行信号标准幅度比对;信号幅度检测模块同时与均衡模块、输出 均衡放大器连接,信号标准幅度比对符合的数据直接传输进入输出均衡放大器,信号标准 幅度比对不符合的差分信号由均衡模块进行均衡补偿使之匹配信号标准幅度;均衡模块与 输出均衡放大器连接,把补偿后的信号传输至输出均衡放大器。
3. 根据权利要求1或2所述的自动均衡的数字电视接收解码器,其特征在于:所述的 信号处理FPGA模块包括去抖动模块、PCR校正模块和串转并模块,所述的去抖动模块与PCR 校正模块连接,实现输入信号的去抖动处理后传输给PCR校正模块进行校正处理;所述的 PCR校正模块与串转并模块连接,把PCR校正后的信号输入串转并模块进行转换处理输出。
4. 根据权利要求1或2所述的自动均衡的数字电视接收解码器,其特征在于:所述的 信号处理FPGA模块输出信号的连接件包括解码芯片、IP转换器和ASI接口。
【文档编号】H04N21/426GK203896467SQ201420350121
【公开日】2014年10月22日 申请日期:2014年6月29日 优先权日:2014年6月29日
【发明者】邹伟华, 周钦光 申请人:惠州市伟乐科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1