一种低带宽低延时多路视频传输系统的制作方法

文档序号:34641557发布日期:2023-06-29 17:03阅读:40来源:国知局
一种低带宽低延时多路视频传输系统的制作方法

本技术涉及视频传输,尤其涉及一种低带宽低延时多路视频传输系统。


背景技术:

1、随着网络技术的不断进步,人们对高清视频的需求越来越强烈,这远远超过了网络带宽和存储空间等相关技术的发展速度。另外越来越多的应用需要高清低延时的视频图像传输,尤其是在5g网络已经到来的时代,低延时、高清视频传输已经成为各行各业的追求目标。

2、随着现有的无人机、vr等新兴领域,以及传统的汽车电子、影视拍摄等领域。对低延时、低带宽、多路视频传输的需求一直是有增无减。目前传统方案大部分采用的是模拟视频传输,因为模拟视频数据量小,能够适用于低延时低带宽的应用需求。但是在高清视频发展越来越迅速的时代,模拟视频已经越来越让人难以接受,其视频质量太差。

3、因此,现有技术存在缺陷,需要改进。


技术实现思路

1、本实用新型要解决是技术问题是:提供一种低带宽低延时多路视频传输系统,在保证多路高清视频质量的前提下,可以达到低延时、低复杂度、低带宽的要求。同时该硬件系统可以针对带宽的大小以及多路视频中,对每路视频的需求不同进行灵活配置。

2、本实用新型的技术方案如下:提供一种低带宽低延时多路视频传输系统,包括:发射端,与所述发射端连接的第一服务器,接收端,与所述接收端连接的第二服务器,基站;所述第一服务器通过基站与所述第二服务器连接。

3、所述发射端包括:ahd接口的摄像头,mipi接口的摄像头,与所述ahd接口的摄像头连接的tp2825转换芯片,与所述mipi接口的摄像头连接的tc358748xbg转换芯片,与所述tp2825转换芯片、tc358748xbg转换芯片连接的发射fpga芯片,分别与所述发射fpga芯片连接的发射phy芯片、发射ddr3芯片;所述第一服务器与所述发射phy芯片连接。

4、所述接收端包括:与所述第二服务器连接的接收phy芯片,与所述接收phy芯片连接的接收fpga芯片,分别与所述接收fpga芯片连接的ite66121芯片、接收ddr3芯片,与所述ite66121芯片连接的显示屏。

5、进一步地,所述ahd接口的摄像头为3个,所述mipi接口的摄像头为1个;所述tp2825转换芯片为三个,三个所述tp2825转换芯片分别与1个ahd接口的摄像头连接,所述tc358748xbg转换芯片为一个;所述发射fpga芯片为两个,每个所述发射fpga芯片与两个tp2825转换芯片连接,两个所述发射fpga芯片相互连接,所述发射phy芯片与一个发射fpga芯片连接。

6、进一步地,所述接收fpga芯片为两个,两个所述接收fpga芯片相互连接,所述接收phy芯片与一个接收fpga芯片连接;所述ite66121芯片为4个,每个所述接收fpga芯片与两个ite66121芯片连接,每个所述ite66121芯片连接一个显示屏。

7、进一步地,全部所述芯片均包含有i2c configure模块。

8、进一步地,所述发射fpga芯片、接收fpga芯片的型号均为:xc7k480t,所述接收phy芯片、发射phy芯片的型号均为88e1111。

9、采用上述方案,本实用新型提供一种低带宽低延时多路视频传输系统,为了改善视频质量,传输高清视频。本系统首先将高分辨率图像下采样成低分辨率图像,然后再进行编码,这样在发射fpga芯片编码时的负担就很大程度上减少了。并且本系统采用全帧内编码,一方面控了时延,另一方面也控制了错误蔓延。其次本系统采用网络传输协议为udp协议,时延低,保证可很多场景的时延要求。



技术特征:

1.一种低带宽低延时多路视频传输系统,其特征在于,包括:发射端,与所述发射端连接的第一服务器,接收端,与所述接收端连接的第二服务器,基站;所述第一服务器通过基站与所述第二服务器连接;

2.根据权利要求1所述的一种低带宽低延时多路视频传输系统,其特征在于,所述ahd接口的摄像头为3个,所述mipi接口的摄像头为1个;所述tp2825转换芯片为三个,三个所述tp2825转换芯片分别与1个ahd接口的摄像头连接,所述tc358748xbg转换芯片为一个;所述发射fpga芯片为两个,每个所述发射fpga芯片与两个tp2825转换芯片连接,两个所述发射fpga芯片相互连接,所述发射phy芯片与一个发射fpga芯片连接。

3.根据权利要求1所述的一种低带宽低延时多路视频传输系统,其特征在于,所述接收fpga芯片为两个,两个所述接收fpga芯片相互连接,所述接收phy芯片与一个接收fpga芯片连接;所述ite66121芯片为4个,每个所述接收fpga芯片与两个ite66121芯片连接,每个所述ite66121芯片连接一个显示屏。

4.根据权利要求1所述的一种低带宽低延时多路视频传输系统,其特征在于,全部所述芯片均包含有i2c configure模块。

5.根据权利要求1所述的一种低带宽低延时多路视频传输系统,其特征在于,所述发射fpga芯片、接收fpga芯片的型号均为:xc7k480t,所述接收phy芯片、发射phy芯片的型号均为88e1111。


技术总结
本技术公开一种低带宽低延时多路视频传输系统,包括:发射端,与所述发射端连接的第一服务器,接收端,与所述接收端连接的第二服务器,基站;所述第一服务器通过基站与所述第二服务器连接。本技术通过将高分辨率图像下采样成低分辨率图像,然后再进行编码,这样在发射FPGA芯片编码时的负担就很大程度上减少了。并且本系统采用全帧内编码,一方面控了时延,另一方面也控制了错误蔓延。其次本系统采用网络传输协议为UDP协议,时延低,保证可很多场景的时延要求。

技术研发人员:陈悦骁,李焕青,周彩章
受保护的技术使用者:深圳市迪威码半导体有限公司
技术研发日:20230327
技术公布日:2024/1/12
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1