图象的放大、缩小电路的制作方法

文档序号:7586607阅读:340来源:国知局
专利名称:图象的放大、缩小电路的制作方法
技术领域
本发明涉及图象的放大/缩小电路,它用于把数字图象中的纵横比4∶3的标准画面在例如PDP(等离子显示板)中的纵横比16∶9的宽画面的显示板上放大显示,或者反之缩小标准画面,进而局部放大,缩小显示等。
近年,纵横比为16∶9的宽屏幕电视装置和使用了PDP的图象显示装置增加。为了使纵横比4∶3的图象源在纵横比16∶9的图象显示装置中全部显示(全模式显示),必须设置把原本的图象源在水平方向拉伸的图象放大处理电路。
以往的图象放大处理电路,把显示画面分为多个区域,对每个区域指定放大率和缩小率,使得越在水平两端的区域其倍率越比中央区域的倍率大,以拉伸处理输入图象数据等。
另外,要求根据使用目的放大,或者缩小显示画面的特定区域的倍率。
但是,在每一区域指定放大率和缩小率的以往例子中,存在在各区域中的边界部分的图象的连续性不平滑有不协调感的问题。还存在根据使用目的自由地设定显示画面的特定区域的倍率困难的问题。
本发明的第1目的在于,通过对每1位以及/或者每1行改变放大率或者缩小率,解决以往那种由于对每个区域指定放大率和缩小率时的在各区域中的边界部分上产生图象的连续性不平滑有不协调感的问题,可以提供平滑变化没有不协调感的图象。
本发明的第2目的在于,通过不仅在水平方向上进行放大/缩小处理,而且在垂直方向上也进行放大缩小处理,得到更平滑变化的图象。
本发明的第3目的在于,得到可以根据使用目的放大/缩小显示画面的特定的倍率,还可以在中途改变放大/缩小的倍率的装置。
本发明,预先给予在每1阶段放大或者缩小用的放大/缩小步骤(step)值,在显示画面的基准点中的放大或者缩小的初始值,例如在中央从放大向缩小或者从缩小向放大改变的中央检测信号,对每1位以及/或者每1行算出放大/缩小的倍率,送到放大/缩小处理部分,进行放大/缩小处理。在放大/缩小处理部分中,通过用本发明的电路给予放大或者缩小的倍率就可以进行任意的放大/缩小处理。
在放大/缩小的倍率中,通过给予上限值和下限值限制过度的放大和缩小。
如果采用本发明,还可以任意设定放大/缩小的拐点,即,可以只在水平方向上实施放大/缩小处理;在水平方向和垂直方向上实施放大/缩小处理;在中途改变放大/缩小的倍率;给予放大初始系数和缩小初始系数使放大缩小更平滑。
进而更详细地说,本发明的图象放大/缩小电路的特征在于在在放大/缩小处理部分46中放大以及/或者缩小输入到数据输入端子10的数字图象信号后输出的图象放大/缩小处理部分中,包括第1选择器30,选择从放大/缩小步幅值输入端子12输入的被预先设定的放大/缩小步幅值的加算值和减算值之一;第1D型触发器电路36,在预先设定的放大或者缩小的初始值上加减该第1选择器30的输出后输出;第2选择器40,选择基于该第1D型触发器电路36的输出的放大/缩小值的加算值和减算值之一;第2D型触发电路44,在预先设定的初始倍率信号上加减用该第2选择器40选择的输出后输出到上述放大/缩小处理部分46。
在上述那样的构成中,在图象的左端,从第2D型触发电路44中,首先,已输入的初始倍率信号输出到放大/缩小处理部分46,用该值放大处理第1点的影象数据后输出。
在点号2,初始值输入到第1D型触发器电路36。在中央检测信号未被输出期间,在第2选择器40中,选择在乘法电路38中乘算后的输出,在加法电路42中加算,倍率信号输出到放大/缩小处理部分46,用该值放大处理影象信号后输出。
以下,同样地逐渐减少放大率,在显示画面的中央,为最小的缩小率。
如果中央检测信号输入第1选择器30和第2选择器40,则放大缩小步幅值变为“+”。因此,在第1选择器30中,选择+一侧,另外,还可以在第2选择器40中选择“+”一侧。因而,随着点号码的增加放大率被加算从而上升,在达到图象的最右端时,从第2D型触发电路44,向放大/缩小处理部分46输出最大的倍率信号,用该值放大处理影象信号后输出。


图1是本发明的图象放大/缩小电路的实施例1的方框图。
图2是展示图1中的另一例子的方框图。
图3是展示图1中的各部分的输出值的说明图。
图4是在图1以及图2中的水平方向上处理的倍率特性曲线图。
图5是用于在本发明的实施例2的水平方向上处理的方框图。
图6是用于在本发明的实施例2的垂直方向上处理的方框图。
图7是在图6的垂直方向上处理时的倍率特性曲线图。
图8展示实施例2的各部分的输出值,(a)是展示图5的水平方向处理方框图的各部分的输出值的说明图,(b)是展示图6中的垂直方向处理方框图的各部分的输出值的说明图。
图9是本发明的实施例3的方框图。
图10是图9中的方框图的各部分的输出值的说明图。
图11是在图9的水平方向上处理时的倍率特性曲线图。
图12是展示本发明的实施例4的方框图。
图13是展示本发明的实施例5的方框图。
图14是在图13中被设定的显示画面的拐点的说明图。
图15是在图13的水平方向上处理时的倍率特性曲线图。
图16是图13中的方框图的各部分的输出值的说明图。
图17是图13的另一例子中的在水平方向上处理时的倍率特性曲线图。
图18是展示图13的另一例子中的方框图的各部分的输出值的说明图。
实施例1(图1、图2、图3和图4)本发明的实施例1,如图4的特性图所示,倍率在显示画面的中央部分最低,向着两端部分放大倍率平滑地变化。其具体的电路如图1所示。进而,在本实施例1中,以显示画面的水平方向的点数是78为例说明。
在图1中,12是放大/缩小步幅值输入端子,作为放大/缩小步幅值,例如输入0.00390625(=1/256);14是输入端子,它是在显示画面的基准点中的放大或者缩小的初始值的输入端子;16是中央检测信号输入端子,用于例如在中央从放大到缩小或者从缩小到放大的变更时进行中央检测信号的输入;18是在显示画面的基准点中的放大或者缩小的初始倍率信号的输入端子;20是例如与1点同步的时钟脉冲信号的输入端子。
32是在减算倍率的情况下在来自放大/缩小步幅值输入端子12的放大/缩小步幅值上乘以-1的乘法电路。30是第1选择器,它用来自中央检测信号输入端子16的信号在加算时选择来自放大/缩小步幅值输入端子12的倍率的+值和在减算时选择来自乘法电路32的-值,在图4特性图的情况下,从中央到左侧,在图3的39点之前选择来自乘法器32的减算值,在从40点到右侧,选择来自放大/缩小步幅值输入端子12的加算值。
上述第1选择器30,经过加法电路34被连接在第1D型触发电路36上。该第1D型触发电路36,与来自时钟脉冲信号输入端子20的与点同步的时钟脉冲信号的时刻一致,在加法电路34中从来自初始值输入端子14的预先被设定的初始值中顺序减算或者加算放大缩小步幅值,计算如图3所示的减算值或者加算值后输出。
该第1D型触发电路36,进一步直接被连接在第2选择器40上以及经过乘法电路38被连接在第2选择器40上,从用来自中央检测信号输出端子16的信号在加算时选择来自第1D型触发电路36的输出的+值,和在减算时选择来自乘法电路38的-值的第2选择器40中输出如图3所示的值,直接或者经过加法电路42有选择地被送到第2D触发电路44。在该第2D型触发电路44中,还输入来自初始倍率信号输入端子18的初始倍率信号,加算或者减算来自第2选择器40的值,从该第2D型触发电路44和来自时钟脉冲信号输入端子20的点同步的时钟脉冲信号的时刻一致地输出放大或者缩小倍率。
第2D型触发电路44,被连接在放大/缩小处理部分46上,根据第2D型触发电路44的倍率放大或者缩小处理来自数据输入端子10的影象信号后从数据输出端子22输出。
在放大/缩小步幅值输入端子12中,作为放大/缩小步幅值A,例如如图4所示,在中央设定为比输入影象稍小(例如0.8),作为向两端平滑地放大每一点的值,例如,设定0.00390625(=1/256)。
在初始值输入端子14上,作为初始值B,例如,设定0.14453125(0.003906×37)。
中央检测信号输入端子16,在检测出图4中的中央的点号码39时输出中央检测信号,控制在第1选择器30和第2选择器40中选择加算或者减算。
在初始倍率信号输入端子18中,作为初始倍率D,例如,设定3.54609375(详细如下)。
在上述初始值输入端子14中的初始值B,和在初始倍率信号输入端子18中的初始倍率D,如以下那样设置。
在图4中,如果把中央的点号码39的初始倍率(D39,以下同样)作为0.8,顺序在每一点向左进行移动,则D39=0.80000000D38=D39+B39=0.8+0=0.8D37=D38+B38=0.8+1×A=0.80390625D36=D37+B37=D37+2×A=0.81171875…………D2=D3+B3=D3+(38-2)×A=3.40156250D1=D2+B2=D2+(38-1)×A=3.54609375
在图4中,从中央(点号码40)的D40顺序在每一点向右侧进行移动的情况也一样,这些数值,如图3所示。
下面说明如上述那样构成的图象的放大/缩小电路的放大/缩小处理动作。
在图4的点号码为1的点上(图象的左端),从第2D型触发电路44,作为从初始倍率信号输入端子18输入的初始倍率信号C,向放大/缩小处理部分46输出3.54609375,用该值放大处理来自数据输入端子10的第1点的图象数据后从数据输出端子22输出。
在点号码为2的点上,作为从初始输入端子14输入的初始值B,0.14453125输入到第1D型触发电路36。从中央检测信号输入端子16未输入中央检测信号期间,在第2选择器40中,选择在乘法电路38中乘-1后的输出-0.14453125进行输出,在加法电路42中在3.54609375上加算-0.14453125,作为倍率信号C向放大/缩小处理部分46输出3.4015625,用该值放大处理来自数据输入端子10的第2点的数据后从数据输出端子22输出。
以下,同样地逐渐减少放大率,在点号码为28的点上,变为C=1.01484375倍的放大,在点号码为29的点上,转为C=0.97578125倍的缩小。进而,在点号码38、39中,变为C=0.8的最小缩小倍率。
如果变为点号码39、40,则从中央检测信号输入端子16向第1选择器30和第2选择器40输入中央检测信号,放大/缩小步幅值变为+。因此,在第1选择器30中,选择+一侧,另外,在第2选择器40中也可以选择+一侧。因而,随着点号码的增加放大率如图3以及图4所示被加算而上升,在达到点78这一图象的最右端时,从第2D型触发电路44向放大/缩小处理部分46输出C=3.54609375,用该值放大处理来自数据输入端子10的第87点的数据后从数据输出端子22输出。
在图1的电路中,如图3以及图4所示,在图象左右两端部分附近,最大放大率C是3.54609375,在中央部分附近为0.8。
但是,如图2所示,在第2D型触发电路44和放大/缩小处理部分46之间,也可以插入倍率上限/下限设定部分48,设定上限值和下限值,限制不超过一定值以上或者一定值以下。
例如,作为上限值如果从上/下限值输入端子24的上限值输入端子24a输入2.5,则在倍率上限/下限设定部分48的上限值比较器48a中,即使第2D型触发电路44的输出变为2.5以上也被抑制在2.5,另外,作为下限值如果从下限值输入端子24b输入1.0,则即使在倍率上限/下限设定部分48的下限值比较器48b中第2D型触发电路44的输出变为1.0以下也被抑制在1.0。其结果,如图4的虚线的特性图所示,从点号码1到8号,和从第71到78号,被抑制在2.5,另外,从点号码29到点号码50被抑制在1.0。
在上述第1实施例中,说明了画面水平方向是78点的情况。但因为根据画面的大小和种类不同点数不同,所以放大/缩小步幅值也据此为不同的值。例如,在画面的水平方向是780点和10倍时,放大/缩小步幅值设定为上述实施例的1/10的0.00390625等。
在上述实施例1中,设置成左右两端的放大率最大,中央部分的放大率小,但反之,也可以设置成左右两端的放大率最小,中央部分的放大率为最大,另外,还可以设置成放大率最小,或者最大的位置偏离中央位置。
实施例2(图5、图6、图7和图8)本发明的实施例2,在水平方向中,和上述实施例1一样,使放大/缩小的倍率在每一点上平滑地改变,但是进而在垂直方向上,也使放大/缩小倍率在每一点上平滑地变化,其具体的电路构成如图5以及图6所示。
图5是用于在水平方向上,使放大/缩小倍率在每一点上平滑地变化的电路,数据输入端子10、放大/缩小步幅值输入端子12H、初始值输入端子14H、中央检测信号输入端子16H、初始倍率信号输入端子18H、时钟脉冲信号输入端子20H、数据输出端子22H、上/下限值输入端子24H、第1选择器30H、乘法电路32H、加法电路34H、第1D型触发电路36H、乘法电路38H、第2选择器40H、加法电路42H、第2D型触发电路44H、放大/缩小处理部分46H、倍率上限/下限设定部分48H,分别和上述实施例1所示的图1以及图2相同。
采用如上述那样构成的水平方向的图象的放大/缩小电路的水平方向的放大/缩小处理动作,因为和上述实施例1相同所以简单地说明。
用于该水平方向的放大/缩小处理的各种设定值,在设定画面的水平方向是78点的情况下,如图8(a)所示,放大/缩小步幅值设置成0.003906,初始值设置成0.144531。初始倍率设置成3.546094。相对于在上述实施例1中,如图3所示,表示到小数点以下8位,不同的是在该实施例2中,如图8(a)(b)所示,表示到小数点以下6位,但实际上两者是一样的。
因而,在本实施例2中的水平方向的放大/缩小处理动作,和图1的情况下完全相同,另外,相对各点的倍率也和实施例1的情况下的图4的特性图相同。
在图5中,在第2D型触发电路44H和放大/缩小处理部分46H之间,有关插入倍率上限/下限设定部分48H的动作,也和实施例1的情况一样。
图6是用于在垂直方向上使放大/缩小倍率在每一行上平滑地变化的电路。数据输入端子10、放大/缩小步幅值输入端子12V、初始值输入端子14V、中央检测信号输入端子16V、初始倍率信号输入端子18V、时钟脉冲信号输入端子20V、数据输出端子22V、上/下限值输入端子24V、第1选择器30V、乘法电路32V、加法电路34V、第1D型触发电路36V、乘法电路38V、第2选择器40V、加法电路42V、第2D型触发电路44V、放大/缩小处理部分46V、倍率上限/下限设定部分48V,分别和上述实施例1所示的图1以及图2基本相同,但各种设定值的不同后述。
下面说明采用如上述那样构成的垂直方向的图象的放大/缩小电路的垂直方向的放大/缩小处理动作。
用于该垂直方向的放大/缩小处理的各种的设定值,在画面的垂直方向是78行的情况下,如图8(b)所示,放大/缩小步幅值设置为0.003906,初始值设定为0,初始倍率设定为0.8。
在实施例2中的垂直方向的放大/缩小处理动作,水平和垂直方向有所不同,但基本上和实施例1相同,另外,相对各行的倍率,如图7的实线所示,最上位的第1行和最下位的第78行是0.8倍,中央的第39、40行为3.546094倍的抛物线。
另外,垂直方向的放大/缩小处理用的各种设定值,在和图8(a)所示的情况设定为同一值时,即在放大/缩小步幅值设定为0.003906,初始值设定为0.144531,初始倍率设定为3.546094时,相对各行的倍率,如图7的虚线所示,最上位的第1行和最下位的第78行,是3.546094倍,中央的第39行、40行成为0.8倍的抛物线。
通过同时进行采用图5所示电路的如图4所示那样的水平方向的放大/缩小处理、图7的实线或者虚线所示的垂直方向的放大/缩小处理,就可以更平滑地映出容易看出的影象。
在图5以及图6的电路中,如图4以及图7所示,最大放大率C是3.54609375,在中央部分附近为0.8。
但是,如图5以及图6的双点划线所示,在第2D型触发电路44H和放大/缩小处理部分46H之间,插入倍率上限/下限设定部分48H,并且,在第2D型触发电路44V和放大/缩小处理部分46V之间,插入倍率上限/下限设定部分48V,由此,也可以设定上限值和下限值使得不超过一定值以上或者一定值以下。
在上述实施例2中,说明了画面的水平方向是78点,垂直方向是78行的情况,但因为画面的大小和种类不同点数和行数不同,所以放大/缩小步幅值也基于它们而为不同的值。
实施例3(图9、图10和图17)。
本发明的实施例3的目的在于通过在被设定的中途改变在同一画面中的放大/缩小步幅值,得到无过度放大和缩小,更平滑的影象。
进而,更详细地说,在实施例1中的图4以及实施例2中的图7中,因为把放大时和缩小时的步幅值设定为一定值,所以当从中心开始逐渐增大放大率的情况下,只能按照第一次定义的一定的比例增减。因此,周边部分和中心部分,变为超过当初期待的放大率和缩小率。在此,设定上限值和下限值限制了成为不协调的倍率。
但是,这也存在在边界部分上有平滑度欠缺的若干问题。
因而,在本发明中,分别用的电路构成缩小倍率和放大的倍率,设置成在倍率不满足一定值(例如1)时,选择缩小倍率的电路,在倍率超过一定值(例如1)时,选择放大倍率的电路,具体的电路构成如图9所示。
在该图9中,50是缩小电路部分,51是放大电路部分,这些缩小电路部分50和放大电路部分51,用第3选择器28,在来自倍率信号输入端子60的倍率检测信号不足一定值(例如1)时,选择缩小电路部分50,当倍率超过一定值(例如1)时,选择放大电路部分51。
上述缩小电路部分50,在具有缩小步幅值输入端子52、缩小初始值输入端子54、缩小用中央检测信号输入端子56、缩小初始系数输入端子58、缩小时钟脉冲信号输入端子20这些端子的同时,具备第1选择器30R、乘法电路32R、加法电路34R、第1D型触发电路36R、乘法电路38R、第2选择器40R、加法电路42R、第2D型触发电路44R以及根据需要具备倍率下限设定部分48R。这些电路构成,和上述图1中的构成基本相同。
上述放大电路部分51,在具有放大步幅值输入端子53、放大初始值输入端子55、放大用中央检测信号输入端子57、放大初始系数输入端子59、时钟脉冲信号输入端子20这些端子的同时,具备第1选择器30E、乘法电路32E、加法电路34E、第1D型触发电路36E、乘法电路38E、第2选择器40E、加法电路42E、第2D型触发电路44E以及根据需要配置倍率下限设定部分48E。这些电路构成,和上述图1中的构成基本相同。
说明本发明的实施例3中的图9所示的图象的放大/缩小电路中的放大/缩小处理动作。
在缩小电路部分50中,输入端子52的缩小步幅值设定为0.25,输入端子54的缩小初始值设定为0,输入端子58的缩小初始系数设定为179(在作为缩小初始倍数表示的情况下是179/256=0.699219)。
另外,在放大电路部分51中,输入端子53的放大步幅值设定为6,输入端子55的放大初始值设定为3,输入端子59的放大初始系数设定为256(在作为缩小初始倍数显示的情况下是256/256=1)。
图11是画面为64点情况下的从中央向右侧看(32点)时的倍率特性线图,在第1选择器30R中,输入输入端子52的缩小步幅值0.25,从第1D型触发电路36R,如图10所示,输出顺序加算后的0、0.25、0.5、0.75、……,从第2选择器40R开始,因为是增加方向所以输出+0、+0.25、+0.5、+0.75、……,从第2D型触发电路44R开始,如图10所示,输出加算了179的缩小系数179、179.25、179.5、179.75、……。再有,该系数,如图10所示,可以采用省略小数点以下的补正后的系数。
来自该第2D型触发电路44R的输出在达到256之前,因为是缩小系数,所以在第3选择器28中,选择在缩小电路部分50中的第2D型触发电路44R的输出。
如果,就这样选择来自缩小电路50的输出时,如果超过点号码26,则如图11的虚线所示,在放大一侧,变为超过当初期待的过度放大率的抛物线。
在此,如果来自第2D型触发电路44R的输出达到256,因为,来自倍率信号输入端子60的倍率信号变为1,所以在第3选择器28中,从缩小电路部分50切换到放大电路部分51。
如上所述,在放大电路部分51中,因为输入端子53的放大步幅值是6,输入端子55的放大初始值是3,输入端子59的放大初始系数是256(在作为缩小初始倍数显示的情况下是256/256=1),所以从第1选择器30E,输出输入端子53的放大步幅值6,从第1D型触发电路36E,输出顺序加算后的3、9、15、21、……,从第2选择器40E输出-3、-9、-15、-21、……,从第2D型触发电路44E,输出从256中减算后的放大系数253、247、241、235、……(该系数也采用省略小数点以下补正后的系数)。
从第2D型触发电路44R,输出省略小数点以下的系数179、179、179、179、180。因为缩小系数=缩小倍数×256,所以在放大/缩小处理部分46中,缩小系数179=缩小倍率0.6992,缩小系数180=缩小倍率0.7031、……。
另外,来自第2D型触发电路44E的输出,也输出省略了小数点以下的系数253、247、241、235、……。因为放大系数=256/放大倍率,所以在放大/缩小处理部分46中,放大系数253=放大倍率1.0119、放大系数247=放大倍率1.0364、……。
其结果,从点号码26向右侧,当倍率超过1的情况下,如图11的实线所示,变为放大倍率平缓的曲线,成为没有不协调感的图象。
在图9所示的电路中,在缩小倍率和放大倍率依然表示过度的值时,在第3选择器28和放大/缩小处理部分46之间插入倍率上限/下限设定部分48,或者在第2D型触发电路44R和第3选择器28之间插入倍率下限设定部分48R的同时,在第2D型触发电路44E和第3选择器28之间插入倍率上限设定部分48E。
具体地说,在图11中,当把缩小倍率的下限值设定为0.8时,通过从下限值输入端子24b给予相当于下限值0.8的缩小系数240.8,就可以不使第2D型触发电路44R的缩小系数降到很低。同样,在把放大倍率的上限值设定为1.5时,由于从上限值输入端子24a给予与上限值1.5相当的放大系数170.7,因而可以使第2D型触发电路44E的放大系数不至过高。
再有,和实施例2一样,倍率上限/下限设定部分48、倍率下限设定部分48R、倍率上限设定部分48E,分别由上下限比较器、下限值比较器、上限值比较器构成。
实施例4(图12)在本发明的实施例3中,设置成只补正水平方向,但在实施例4中,设置成除了水平方向之外还同时进行垂直方向的补正。
在图12中,10是数据输入端子,在该数据输入端子10和数据输出端子22之间顺序串联插入水平放大/缩小处理部分16和垂直放大/缩小处理部分62。
上述水平放大/缩小处理部分61,由和上述图9所示的实施例3相同的电路构成,但只用放大/缩小处理部分46进行水平方向的放大/缩小处理。
由该水平放大/缩小处理部分61进行的水平方向的放大/缩小处理动作,没有和实施例3不同之处,和图11一样,把特定的倍率信号作为界限切换缩小和放大,另外,还可以用上限值和下限值加以限制。
另外,上述垂直放大/缩小处理部分62,由和上述图9所示的实施例3同样的电路构成,而不同之处在于,时钟脉冲信号输入端子20,输入和行同步的信号,另外,放大/缩小处理部分46进行垂直方向的放大/缩小处理。
采用该垂直放大/缩小处理部分62的垂直方向的放大/缩小处理动作,是把在实施例3中的1点置换为1行,基本动作一致,得到和把图11所示的轴转动90度同样的倍率特性线图。
这样,通过同时进行如图11所示的水平方向的放大/缩小处理、把该图11转动90度的垂直方向的放大缩小处理,就可以映出更平滑的容易看清的影象。
实施例5(图13、图14、图15、图16和图17)在本发明的实施例1、2、3和4中,放大/缩小倍数的变化系数,随着向画面中央的推进单纯按2维曲线减少,随着向两端部分的推进单纯地按2维曲线增加,反之,随着向画面中央的推进单纯地按2维曲线增加,随着向两端的推进单纯地按2维曲线减少,因此,存在画面的周边部分或者中心部分被过度放大等问题。
在本发明的实施例5中,在预先设定放大/缩小步幅值、初始值以及初始倍率的同时,把拐点在数处设定为任意值,对每一点进行放大/缩小倍率的运算,使得变化更加平滑。该运算结果,被送到放大/缩小处理部分,进行已输入的影象信号的放大/处理。该放大/缩小处理部分,是通过给予放大倍率或者缩小倍率,可以进行任意的放大/缩小处理的电路。另外,由于在该放大/缩小处理部分之前设置倍率的上限值/下限值的设定部分,因而也可以进行放大倍率和缩小倍率的限制。
展示本发明的实施例5的图13的方框图,基本上是和图1相同的电路,其构成部分的特征在于,在中央检测信号输入端子16和第1选择器30之间装入正负判定信号发生部分25,在该正负判定信号发生部分25中设定了第1拐点设置信号输入端子26。
在这种构成中,如图14所示,在显示画面的左半的中心设定第1拐点,另外,在右半的中心设定第2拐点。而后,如此选择放大/缩小步幅值,使得在以这些第1拐点、中心点、第2拐点划分的区域1中是+,在区域2中是-,在区域3中是+,在区域4中是-。再有,分别把输入端子12的放大/缩小步幅值,例如设定为0.00390625,把输入端子14的初始值设定为0.00390625,把输入端子16的初始倍率设定为2.61875。
在设定上述那样的值时的第1选择器30、第1D型触发电路36、第2选择器40以及第2D型触发电路44的输出值,如图16所示。
在该图16和展示倍率特性线的图15中,在从第1点到第21点的区域1中,从输入端子12中选择直接的放大/缩小步幅值,处于作为第1D型触发电路36的输出的变化系数逐渐增加的+方向上。在此如果从输入端子26输入第1拐点设定信号,则在从第22点到第42点的区域2中,选择从输入端子12经过乘法电路32的放大/缩小步幅值,处于作为第2D型触发电路36的输出的变化系数逐渐减少的-方向上。
如果到达第42点变化系数变为0,则从输入端子16向正负判定信号发生部分25输入中央检测信号,在从第43点到第63点的区域3中,从输入端子12选择直接的放大/缩小步幅值,处于作为第1D型触发电路36的输出的变化系数逐渐增加的+方向上。在此如果从第2拐点设定信号输入端子27再次输入拐点设定信号,则在从第64点到第84点的区域中,处于作为从输入端子12经过乘法电路32的第1触发电路36的输出的变化系数逐渐减少的-方向上。
在图13中,在第2D型触发电路44和放大/缩小处理部分46之间插入倍率上限/下限设定部分48,如果上限值设定为2.5,下限值设定为1.0,则如图16以及图15所示,在第2D型触发电路44的输出超过2.5的第1点至第8点,和第77点到84点,被限制在2.5,另外,在第2D型触发电路44的输出不足1.0的第36点至第49点,被限制在1.0。
在上述实施例中,是在第21点和第63点处设定拐点。但并不限于此,可以任意设定。例如,在图15中,在第1拐点设定信号输入端子26中把最初的拐点设定在虚线的位置上,在第2拐点设定信号输入端子27中把另一拐点设定在虚线的位置上。这样,倍数的特性也如虚线那样。
这种情况下也可以通过设定上限值和下限值加以限制。
在本发明的实施例5中,虽然只进行了水平方向的补正,但除了水平方向之外还可以同时进行垂直方向的补正。
这种情况下,图13中的时钟脉冲信号输入端子20,输入与行同步的信号,另外,放大/缩小处理部分46,进行垂直方向的放大/缩小处理。
这种情况下的垂直方向的放大/缩小处理动作,是把实施例5中的1点置换为1行,动作基本相同,是和把图15的轴转动90度同样的倍率特性曲线图。
这样,由于可以同时进行图15所示的水平方向的放大/缩小处理、把图15转动90度的垂直方向的放大/缩小处理,因而可以映出更平滑的容易看清的影象。
在上述图15以及图16所示的实施例中,是随着向两端的推进使放大倍率增大,但本发明并不限于此,如图17以及图18所示,也可以是两端的倍率大致接近1,随着向中央的推进使放大倍率增大。
这种情况下,如图17所示,在显示画面的左侧设定第1拐点,另外,在右侧设定第2拐点。而后,如此选择放大/缩小步幅值,使得在由这些第1拐点、中心点、第2拐点划分的区域1中为+,在区域2中为-,在区域3中为+,在区域4中为-。再有,分别把输入端子12的放大/缩小步幅值,例如设定为0.00390625,把输入端子14的初始值设定为0.00390625,把输入端子16的初始倍率设定为0.9。
在设定上述那样的值时的第1选择器30、第1D型触发电路36、第2选择器40以及第2D型触发电路44的输出值,如图16所示。
在该图18和展示倍率特性线的图17中,在从第1点到第21点的区域1中,处于作为第1D型触发电路36的输出的变化系数逐渐增加的+方向上。在此如果从输入端子26输入拐点设定信号,则在从第22点到第42点的区域2中,处于作为第2D型触发电路36的输出的变化系数逐渐减少的-方向上。
如果到达第42点变化系数变为0,则从中央检测输入端子16向正负判定信号发生部分25输入中央检测信号,在从第43点到第63点的区域3中,处于作为第1D型触发电路36的输出的变化系数逐渐增加的+方向上。在此如果从第2拐点设定信号输入端子27再次输入拐点设定信号,则在从第64点到第84点的区域中,处于作为第1D型触发电路36的输出的变化系数逐渐减少的-方向上。
在图13中,在第2D型触发电路44和放大/缩小处理部分46之间插入倍率上限/下限设定部分48,如果上限值设定为2.5,下限值设定为1.0,则如图18以及图17所示,在第2D型触发电路44的输出不足1.0的第1点至第7点,和第78点到84点,被限制在1.0,另外,在第2D型触发电路44的输出超过2.5的第35点至第50点,被限制在1.0。
采用本发明的图象的放大/缩小电路,是适用于用纵横比16∶9的宽画面的显示板放大显示PDP(等离子显示板)和使用液晶的数字图象中的纵横比4∶3的标准画面,或者反之缩小标准画面,进而,局部放大或者缩小显示的的电路。
权利要求
1.一种图象的放大/缩小电路,其中在放大/缩小处理部分46中放大以及/或者缩小输入到数据输入端子10中的数字图象信号后将其输出,其特征在于包括第1选择器30,选择从放大/缩小步幅值输入端子12输入的预先被设定的放大/缩小步幅值的加算值和减算值之一;第1D型触发电路36,在预先设定的放大或者缩小的初始值上加减该第1选择器30的输出;第2选择器40,选择基于该第1D型触发电路36的输出的放大/缩小值的加算值和减算值之一;第2D型触发电路44,在预先设定的初始倍率信号上加减在该第2选择器40中选择的输出后输出到上述放大/缩小处理部分46。
2.如权利要求1所示的图象的放大/缩小电路,其特征在于第1D型触发电路36和第2D型触发电路44,在和点信号同步的每一时钟脉冲信号进行加减运算。
3.如权利要求1所示的图象的放大/缩小电路,其特征在于在第1选择器30的输入一侧,将来自放大/缩小步幅值输入端子12的放大/缩小步幅值作为加算值直接输入,将乘法电路32在来自放大/缩小步幅值输入端子12的放大/缩小步幅值上乘-1的值作为减算值输入,在第2选择器40的输入一侧,将来自第1D型触发电路36的放大/缩小值作为加算值直接输入,将乘法电路38在来自第1D型触发电路36的放大/缩小值上乘-1的值作为减算值输入。
4.如权利要求1所示的图象的放大/缩小电路,其特征在于在第2D型触发电路44和放大/缩小处理部分46之间,设置用预先设定的倍率的上限值以及/或者下限值限制倍率的倍率上限/下限设定部分48。
5.一种图象的放大/缩小电路,它是在水平方向的放大/缩小处理部分46H中放大以及/或者缩小输入到数据输入端子10的数字图象信号的同时,在垂直方向的放大/缩小处理部分46V中放大以及/或者缩小上述数字图象信号后输出的图象的放大/缩小电路,其特征在于上述水平方向的放大以及/或者缩小单元包括水平方向用的第1选择器30H,选择从放大/缩小步幅值输入端子12H输入的被预先设定的水平方向的放大/缩小步幅值的加算值和减算值之一;水平方向用的第1D型触发电路36H,在预先设定的水平方向用的放大或缩小的初始值上加减该水平用第1选择器30H的输出后输出;水平方向用的第2选择器40H,选择基于该水平方向用第1D型触发电路36H的输出的放大/缩小的加算值和减算值之一;水平方向用的第2D型触发电路44H,把在该水平方向用第2选择器40H中选择的输出从预先设定的初始倍率信号中加上或减去后输出到上述水平方向用放大/缩小处理部分46H,上述垂直方向的放大以及/或者缩小单元包括垂直方向用的第1选择器30V,选择从放大/缩小步幅值输入端子12V输入的被预先设定的垂直方向的放大/缩小步幅值的加算值和减算值之一;垂直方向用的第1D型触发电路36V,把该垂直方向用第1选择器30V的输出从预先设定的垂直方向用的放大或者缩小的初始值中加上或减去后输出;垂直方向用的第2选择器40V,选择基于该垂直方向用第1D型触发电路36V的输出的放大/缩小的加算值和减算值之一;垂直方向用的第2D型触发电路44V,把在该垂直方向用第2选择器40V中选择后的输出从预先设定的初始倍率信号中加上或减去后输出到上述垂直方向用放大/缩小处理部分46V。
6.如权利要求5所述的图象的放大/缩小电路,其特征在于在水平方向上的第1D型触发电路36H和第2D型触发电路44H,在与水平方向的点信号同步的每一时钟脉冲信号进行加减算,在垂直方向上的第1D型触发电路36V和第2D型触发电路44V,在与垂直方向的行信号同步的每一时钟脉冲信号进行加减算。
7.如权利要求5所述的画面的放大/缩小电路,其特征在于在水平方向用第1选择器30H的输入一侧,将来自水平用放大/缩小步幅值输入端子12H的水平方向的放大/缩小步幅值作为加算值直接输入,将水平方向用乘法电路32H在来自该水平用放大/缩小步幅值输入端子12H的水平方向的放大/缩小步幅值上乘-1的值作为减算值输入,在水平方向用第2选择器40H的输入一侧,将来自水平方向用第1D型触发电路36H的水平方向的放大/缩小值作为加算值直接输入,将水平方向用乘法电路38H在来自水平方向用第1D型触发电路36H的水平方向的放大/缩小值上乘-1的值作为减算值输入,在垂直方向用的第1选择器30V的输入一侧,将来自垂直用放大/缩小步幅值输入端子12V的垂直方向的放大/缩小步幅值作为加算值直接输入,将垂直方向用乘法电路32V在来自该垂直用放大/缩小步幅值输入端子12V的垂直方向的放大/缩小步幅值上乘-1的值作为减算值输入,在垂直方向用第2选择器40V的输入一侧,将来自垂直方向用第1D型触发电路36V的垂直方向的放大/缩小值作为加算值直接输入,将垂直方向用乘法电路38V在来自垂直方向用第1D型触发电路36V的垂直方向的放大/缩小值上乘-1的值作为减算值输入。
8.如权利要求5所述的图象的放大/缩小电路,其特征在于在水平方向用第2D型触发电路44H和水平方向用放大/缩小处理部分46H之间,设置用已设定的水平方向的倍率的上限值限制倍率,用已设定的水平方向的倍率的下限值限制倍率的水平方向用倍率上限/下限设定部分48H,在垂直方向用第2D型触发电路44V和垂直方向用放大/缩小处理部分46V之间,设置用已设定的垂直方向的倍率的上限值限制倍率,用已设定的垂直方向的倍率的下限值限制倍率的垂直方向用倍率上限/下限设定部分48V。
9.一种图象的放大/缩小电路,它在放大/缩小处理部分46中放大以及/或者缩小输入到数据输入端子10中的数字图象信号后将其输出,其特征在于具备缩小电路部分50、放大电路部分51、有选择地向上述放大/缩小处理部分46提供这些缩小电路部分50和放大电路部分51之一的放大/缩小倍率的第3选择器28,上述缩小电路部分50由以下部分构成第1选择器30R,选择从缩小步幅值输入端子52输入的被预先设定的放大/缩小步幅值的加算值和减算值之一;第1D型触发电路36R,把该第1选择器30R的输出从预先设定的放大或者缩小的初始值上加上或减去后输出;第2选择器40R,选择基于该第1D型触发电路36R的输出的放大/缩小值的加算值和减算值之一;第2D型触发电路44R,把在该第2选择器40R中选择出的输出从预先设定的初始倍率信号上加上或减去,上述放大电路51包括第1选择器30E,选择从放大步幅值输入端子53输入的被预先设定的放大/缩小步幅值的加算值和减算值之一;第1D型触发电路36E,把该第1选择器30E的输出从预先设定的放大或者缩小的初始值上加上或减去后输出;第2选择器40E,选择基于该第1D型触发电路36E的输出的放大/缩小值的加算值和减算值之一;第2D型触发电路44E,把在该第2选择器40E中选择出的输出从预先设定的初始倍率信号上加上或减去。
10.如权利要求9所述的图象的放大/缩小电路,其特征在于在缩小电路部分50中的第1D型触发电路36R和第2D型触发电路44R、在放大电路部分51中的第1D型触发电路36E和第2D型触发电路44E,分别在与点信号同步的每一时钟脉冲信号进行加减算。
11.如权利要求9所述的图象的放大/缩小电路,其特征在于在缩小电路部分50中的第1选择器30R的输入侧上,将来自缩小步幅值输入端子52的放大/缩小步幅值作为加算值直接输入,将乘法电路32R在来自缩小步幅值输入端子52的放大/缩小步幅值上乘-1的值作为减算值输入,在第2选择器40R的输入侧上,将来自第1D型触发电路36R的放大/缩小值作为加算值直接输入,将乘法电路38R在来自第1D型触发电路36R的放大/缩小值上乘-1的值作为减算值输入,在放大电路部分51中的第1选择器30E的输入一侧上,将来自放大步幅值输入端子53的放大/缩小步幅值作为加算值直接输入,将乘法电路32E在来自放大步幅值输入端子53的放大/缩小步幅值上乘-1的值作为减算值输入,在第2选择器40E的输入一侧,将来自第1D型触发电路36E的放大/缩小值的加算值直接输入,将乘法电路38E在来自第1D型触发电路36E的放大/缩小值上乘-1的值作为减算值输入。
12.如权利要求9所述的图象的放大/缩小电路,其特征在于在缩小电路50中的第2D型触发电路44R和第3选择器28之间,设置用已设定的倍率的下限值限制倍率的倍率下限设定部分48R,在放大电路部分51中的第2D型触发电路44E和第3选择器28之间,设置用已设定的倍率的上限值限制倍率的倍率上限设定部分48E。
13.如权利要求9所述的图象的放大/缩小电路,其特征在于在第3选择器28和放大/缩小处理部分46之间,设置用已设定的倍率的上限值限制倍率,用已设定的倍率的下限值限制倍率的倍率上限/下限设定部分48。
14.一种图象的放大/缩小电路,其特征在于在数据输入端子10和数据输出端子22之间插入水平放大/缩小处理部分和垂直放大/缩小处理部分62,这些水平放大/缩小处理部分61和垂直放大/缩小处理部分62,分别由缩小电路部分50和放大电路部分51构成,上述缩小电路部分50由以下部分构成第1选择器30R,选择从缩小步幅值输入端子52输入的预先设定的放大/缩小步幅值的加算值和减算值之一;第1D型触发电路36R,把该第1选择器30R的输出从预先设定的放大或者缩小的初始值上加上或减去后输出;第2选择器40R,选择基于该第1D型触发电路36R的输出的放大/缩小值的加算值和减算值之一;第2D型触发电路44R,把在该第2选择器40R中选择出的输出从预先设定的初始倍率信号上加上或减去,上述放大电路51包括第1选择器30E,选择从放大步幅值输入端子53输入的被预先设定的放大/缩小步幅值的加算值和减算值之一;第1D型触发电路36E,把该第1选择器30E的输出从预先设定的放大或者缩小的初始值上加上或减去后输出;第2选择器40E,选择基于该第1D型触发电路36E的输出的放大/缩小值的加算值和减算值之一;第2D型触发电路44E,把在该第2选择器40E中选择出的输出从预先设定的初始倍率信号上加上或减去。
15.如权利要求14所述的图象的放大/缩小电路,其特征在于在水平放大/缩小处理部分61中的第1D型触发电路36R、第2D典型触发电路44R、第1D型触发电路36E、第2D型触发电路44E,在与水平方向的点信号同步的每一时钟脉冲信号进行加减算,在垂直放大/缩小处理部分62中的第1D型触发电路36R、第2D型触发电路44R、第1D型触发电路36E、第2D型触发电路44E,在与垂直方向的行信号同步的每一时钟脉冲信号进行加减算。
16.如权利要求14所述的图象的放大/缩小电路,其特征在于在第1选择器30R的输入一侧,将来自缩小步幅值输入端子52的放大/缩小步幅值作为加算值直接输入,将乘法电路32R在来自缩小步幅值输入端子52的放大/缩小步幅值上乘-1的值作为减算值输入,在第2选择器40R的输入一侧,将来自第1D型触发电路36R的放大/缩小值作为加算值直接输入,将乘法电路38R在来自第1D型触发电路36R的放大/缩小值上乘-1的值作为减算值输入,在第1选择器30E的输入一侧,将来自放大步幅值输入端子53的放大/缩小步幅值作为加算值直接输入,将乘法电路32E在来自放大步幅值输入端子53的放大/缩小步幅值上乘-1的值作为减算值输入,在第2选择器40E的输入一侧,将来自第1D型触发电路36E的放大/缩小值作为加算值直接输入,将乘法电路38E在来自第1D型触发电路36E的放大/缩小值上乘-1的值作为减算值输入。
17.如权利要求14所述的图象的放大/缩小电路,其特征在于在第3选择器28和放大/缩小处理部分46之间,设置用已设定的倍率的上限值限制倍率,用已设定的倍率的下限值限制倍率的倍率上限/下限设定部分48。
18.如权利要求14所述的图象的放大/缩小电路,其特征在于在第2D型触发电路44R和第3选择器28之间,设置用已设定的倍率的下限值限制倍率的倍率下限设定部分48R,在第2D型触发电路44E和第3选择器28之间,设置用已设定的倍率的上限值限制倍率的倍率上限设定部分48E。
19.如权利要求14所述的图象的放大/缩小电路,其特征在于在第3选择器28和放大/缩小处理部分46之间,设置由用限制已设定的倍率的上限值的上限值比较器48a和限制已设定的倍率的下限值的下限值比较器48b构成的倍率上限/下限设定部分48。
20.一种图象的放大/缩小电路,它在放大/缩小处理部分46中放大以及/或者缩小输入到数据输入端子10的数字图象信号后将其输出,其特征在于包括第1选择器30,选择从放大/缩小步幅值输入端子12输入的被预先设定的放大/缩小步幅值的加算值和减算值之一;第1D型触发电路36,把该第1选择器30的输出在预先设定的放大或者缩小的初始值上加上或减去后输出;第2选择器40,选择基于该第1D型触发电路36的输出的放大/缩小值的加算值和减算值之一;第2D型触发电路44,把在该第2选择器40中选择的输出从预先设定的初始倍率信号上加上或减去后向上述放大/缩小处理部分46输出;正负判定信号发生部分25,具有第1拐点设定信号输入端子26,被连接在上述第1选择器30之前。
21.如权利要求20所述的图象的放大/缩小电路,其特征在于第1拐点设定信号输入端子26,由输入设定不同拐点的信号的1个或者多个组成。
22.一种图象的放大/缩小电路,其中串联连接水平放大/缩小处理部分61和垂直放大/缩小处理部分62,这些水平放大/缩小处理部分61和垂直放大/缩小处理部分62,在放大/缩小处理部分46中放大以及/或者缩小分别输入到数据输入端子10上的数字图象信号后将其输出,其特征在于包括第1选择器30,选择从放大/缩小步幅值输入端子12输入的被预先设定的放大/缩小步幅值的加算值和减算值之一;第1D型触发电路36,把该第1选择器30的输出在预先设定的放大或者缩小的初始值上加上或减去后输出;第2选择器40,选择基于该第1D典型触发电路36的输出的放大/缩小值的加算值和减算值之一;第2D型触发电路44,把在该第2选择器40中选择的输出在预先设定的初始倍率信号上加上或减去后向上述放大/缩小处理部分46输出;正负判定信号发生部分25,具有第1拐点设定信号输入端子26,被连接在上述第1选择器30的前面。
23.如权利要求20所述的图象的放大/缩小电路,其特征在于在第2D型触发电路44和放大/缩小处理部分46之间,设置用已设定的倍率的上限值限制倍率,用已设定的倍率的下限值限制倍率的倍率上限/下限设定部分48。
全文摘要
一种放大/缩小图象的电路,包括第1选择器(30),选择已设定的放大/缩小步幅值的加算值和减算值之一;第1D型触发电路(36),在每一点以及每一行上把该第1选择器(30)的输出加在已设定的放大/缩小初始值上或从中减去后输出;第2选择器(40),选择基于该第1D型触发电路(36)的输出的放大/缩小值的加算值和减算值之一;第2D型触发电路(44),在每一点以及每一行上把在该第2选择器(40)中选择出的输出加在已设定的初始倍率信号上或从中减去后向放大/缩小处理部分(46)输出,通过改变对每一点以及/或者每一行的放大率或者缩小率,就可以得到平滑变化没有不适感的图象。
文档编号H04N5/44GK1320326SQ9981150
公开日2001年10月31日 申请日期1999年12月8日 优先权日1999年3月31日
发明者小野寺纯一, 相田徹, 大森英幸 申请人:富士通将军股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1