用于发送广播信号的装置、用于接收广播信号的装置、用于发送广播信号的方法以及用于...的制作方法_3

文档序号:9476564阅读:来源:国知局
要提取的信号和数据的位置,以恢复由用于发送广播信号的装置生成的调度信息。
[0150]解映射与解码模块8200可以将输入信号转换成比特字段数据,然后根据需要对该比特字段数据进行解交织。解映射与解码模块8200可以执行针对应用于发送效率的映射的解映射,并且通过解码来纠正在发送信道上产生的错误。在这种情况下,解映射与解码模块8200可以通过对从信令解码模块8400输出的数据进行解码来获得解映射和解码所需的发送参数。
[0151]输出处理器8300可以执行通过用于发送广播信号的装置而应用的各种压缩/信号处理过程的逆过程,以提高发送效率。在这种情况下,输出处理器8300可以从由信令解码模块8400输出的数据来获取必需的控制信息。输出处理器8300的输出与被输入到用于发送广播信号的装置的信号对应,并且可以是MPEG-TS、IP流(v4或v6)和通用流。
[0152]信令解码模块8400可以从通过同步与解调模块8000进行解调的信号来获得PLS信息。如上所述,帧解析模块8100、解映射与解码模块8200和输出处理器8300可以使用从信令解码模块8400输出的数据来执行其功能。
[0153]图9例示了根据本发明的一个实施方式的同步与解调模块。
[0154]图9中所示的同步与解调模块对应于参照图8描述的同步与解调模块的实施方式。图9中所示的同步与解调模块可以执行图7中例示的波形生成模块的操作的逆操作。
[0155]如图9中所示,根据本发明的实施方式的同步与解调模块对应于用于使用m个Rx天线来接收广播信号的装置的同步与解调模块,并且可以包括用于对分别通过m个路径输入的信号进行解调的m个处理块。该m个处理块可以执行同一处理过程。将对该m个处理块当中的第一处理块9000的操作进行描述。
[0156]第一处理块9000可以包括调谐器9100、ADC块9200、前导码检测器9300、保护序列检测器9400、波形变换块9500、时间/频率同步块9600、基准信号检测器9700、信道均衡器9800以及波形逆变换块9900。
[0157]调谐器9100可以选择期望的频带,补偿接收信号的幅值,并且将经补偿的信号输出至ADC块9200。
[0158]ADC块9200可以将从调谐器9100输出的信号转换成数字信号。
[0159]前导码检测器9300可以检测前导码(或前导码信号或前导码符号),以便检查该数字信号是否是与用于接收广播信号的装置对应的系统的信号。在这种情况下,前导码检测器9300可以对通过前导码接收的基本发送参数进行解码。
[0160]保护序列检测器9400可以检测该数字信号中的保护序列。时间/频率同步块9600可以使用所检测的保护序列来执行时间/频率同步,并且信道均衡器9800可以使用所检测的保护序列通过接收/恢复的序列来估计信道。
[0161]当用于发送广播信号的装置执行了波形逆变换时,波形变换块9500可以执行波形逆变换的逆操作。当根据本发明的一个实施方式的广播发送/接收系统是多载波系统时,波形变换块9500可以执行FFT。此外,当根据本发明的实施方式的广播发送/接收系统是单载波系统时,如果在频域中处理或者在时域中处理所接收的时域信号,则可以不使用波形变换块9500。
[0162]时间/频率同步块9600可以接收前导码检测器9300、保护序列检测器9400以及基准信号检测器9700的输出数据,并且执行包括定位在所检测的信号上的保护序列检测和块窗口的时间同步和载波频率同步。这里,时间/频率同步块9600可以反馈波形变换块9500的输出信号,以便频率同步。
[0163]基准信号检测器9700可以检测所接收的基准信号。因此,根据本发明的实施方式的用于接收广播信号的装置可以执行同步或信道估计。
[0164]信道均衡器9800可以从保护序列或基准信号来估计从每个Tx天线至每个Rx天线的发送信道,并且使用所估计的信道来执行针对接收的数据的信道均衡。
[0165]波形逆变换块9900可以在波形变换块9500执行波形变换时恢复原始的接收的数据字段,以便高效的同步和信道估计/均衡。如果根据本发明的实施方式的广播发送/接收系统是单载波系统,则波形变换块9500可以执行FFT,以便在频域中执行同步/信道估计/均衡,并且波形逆变换块9900可以对经信道均衡的信号执行IFFT,以恢复所发送的数据符号。如果根据本发明的实施方式的广播发送/接收系统是多载波系统,则可以不使用波形逆变换块9900。
[0166]可以省略或者根据设计用具有相似或相同的功能的块来替换上述块。
[0167]图10例示了根据本发明的一个实施方式的帧解析模块。
[0168]图10中例示的帧解析模块对应于参照图8描述的帧解析模块的实施方式。图10中所示的帧解析模块可以执行图6中例示的帧结构模块的操作的逆操作。
[0169]如图10中所示,根据本发明的实施方式的帧解析模块可以包括至少一个块交织器10000和至少一个信元解映射器10100。
[0170]块交织器10000可以以信号块为基础对通过m个Rx天线的数据路径输入并且由同步与解调模块处理的数据进行解交织。在这种情况下,如果用于发送广播信号的装置执行如图8中例示的成对交织,则块交织器10000可以针对每个输入路径将两个连续的数据处理为一对。因此,即使当执行了解交织时,块交织器10000也能够输出两个连续的数据。此外,块交织器10000能够执行由用于发送广播信号的装置执行的交织操作的逆操作,以按原始顺序输出数据。
[0171]信元解映射器10100能够从接收的信号帧中提取与公共数据对应的信元、与数据管对应的信元以及与PLS数据对应的信元。信元解映射器10100可以根据需要合并被分发并发送的数据,并且作为流输出所述数据。如图6中所示,如果两个连续的信元输入数据段被处理为一对并且在用于发送广播信号的装置中进行映射,则信元解映射器10100可以执行用于将两个连续的输入信元处理为一个单元的成对信元解映射,作为用于发送广播信号的装置的映射操作的逆处理。
[0172]另外,信元解映射器10100可以提取通过当前帧而接收的PLS信令数据作为PLS-pre与PLS-post数据,并且输出该PLS-pre与PLS-post数据。
[0173]可以省略或者根据设计用具有相似或相同的功能的块来替换上述块。
[0174]图11例示了根据本发明的一个实施方式的解映射与解码模块。
[0175]图11中所示的解映射与解码模块对应于图8中例示的解映射与解码模块的实施方式。图11中所示的解映射与解码模块可以执行图5中例示的编码与调制模块的操作的逆操作。
[0176]如上所述,根据本发明的实施方式的用于发送广播信息的装置的编码与调制模块可以通过针对相应的路径将SISO、MISO和M頂O独立地应用于输入数据管来处理这些输入数据管。因此,图11中例示的解映射与解码模块可以包括用于响应于用于发送广播信号的装置而根据siso、MISO和MHTO来处理从帧解析模块输出的数据的块。
[0177]如图11中所示,根据本发明的实施方式的解映射与解码模块可以包括用于SISO的第一块11000、用于MISO的第二块11100、用于MMO的第三块11200以及用于处理PLS-pre/PLS-post信息的第四块11300。图11中所示的解映射与解码模块是示例性的,并且可以根据设计包括仅第一块11000和第四块11300、仅第二块11100和第四块11300或者仅第三块11200和第四块11300。也就是说,该解映射与解码模块可以根据设计包括用于等同地或不同地处理数据管的块。
[0178]将对解映射与解码模块中的每一个块进行描述。
[0179]第一块11000根据SISO来处理输入数据管,并且可以包括时间解交织器块11010、信元解交织器块11020、星座解映射器块11030、信元至比特复用器块11040、比特解交织器块11050以及FEC解码器块11060。
[0180]时间解交织器块11010可以执行由图5中例示的时间交织器块5060执行的处理的逆处理。也就是说,时间解交织器块11010可以将在时域中进行交织的输入符号解交织到其原始位置中。
[0181]信元解交织器块11020可以执行由图5中例示的信元交织器块5050执行的处理的逆处理。也就是说,信元解交织器块11020可以将在一个FEC块中扩展的信元的位置解交织到其原始位置中。
[0182]星座解映射器块11030可以执行由图5中例示的星座映射器块5040执行的处理的逆处理。也就是说,星座解映射器块11030可以将符号字段输入数据解映射为比特字段数据。另外,星座解映射器块11030可以执行硬判定(hard decis1n),并且输出经判定的比特数据。此外,星座解映射器块11030可以输出每个比特的对数似然比(LLR),其对应于软判定值或概率值。如果用于发送广播信号的装置应用旋转星座以获得附加的分集增益,则星座解映射器块11030可以执行与该旋转星座对应的二维LLR解映射。这里,星座解映射器块11030可以计算LLR,使得能够对由用于发送广播信号的装置应用至I或Q分量的延迟进行补偿。
[0183]信元至比特复用器块11040可以执行由图5中例示的比特至信元解复用器块5030执行的处理的逆处理。也就是说,信元至比特复用器块11040可以将通过比特至信元解复用器块5030映射的比特数据恢复为原始比特流。
[0184]比特解交织器块11050可以执行由图5中例示的比特交织器5020执行的处理的逆处理。也就是说,比特解交织器块11050可以按原始顺序对从信元至比特复用器块11040输出的比特流进行解交织。
[0185]FEC解码器块11060可以执行由图5中例示的FEC编码器块5010执行的处理的逆处理。也就是说,FEC解码器块11060可以通过执行LDPC解码和BCH解码来纠正在发送信道上产生的错误。
[0186]如图11中所示,第二块11100根据MISO来处理输入数据管,并且可以按和第一块11000相同的方式包括时间解交织器块、信元解交织器块、星座解映射器块、信元至比特复用器块、比特解交织器块以及FEC解码器块。然而,第二块11100与第一块11000的区别在于:第二块11100还包括MISO解码块11110。第二块11100执行和第一块11000相同的包括时间解交织操作至输出操作的过程,因此省略了相应的块的描述。
[0187]MISO解码块11110可以执行由图5中例示的MISO处理块5110的操作的逆操作。如果根据本发明的实施方式的广播发送/接收系统使用STBC,则MISO解码块11110可以执行Alamouti解码。
[0188]如图11中所示,第三块11200根据MMO来处理输入数据管,并且可以按和第二块11100相同的方式包括时间解交织器块、信元解交织器块、星座解映射器块、信元至比特复用器块、比特解交织器块以及FEC解码器块。然而,第三块11200与第二块11100的区别在于:第三块11200还包括MMO解码块11210。第三块11200中包括的时间解交织器块、信元解交织器块、星座解映射器块、信元至比特复用器块以及比特解交织器块的基本作用与第一块11000和第二块11100中包括的相应的块的基本作用相同,尽管其功能可以不同于第一块11000和第二块11100的功能。
[0189]MIMO解码块11210可以接收针对m个Rx天线的输入信号的信元解交织器的输出数据,并且执行M頂O解码作为图5中例示的M頂O处理块5220的操作的逆操作。M頂O解码块11210可以执行最大似然解码以获得最佳解码性能,或者执行具有减小的复杂性的球形解码。另外,M頂O解码块11210可以通过执行丽SE检测或者执行利用丽SE检测的迭代解码来实现改进的解码性能。
[0190]第四块11300处理PLS-pre/PLS-post信息,并且可以执行SISO或MISO解码。第四块11300可以执行由参照图5描述的第四块5300执行的处理的逆处理。
[0191]第四块11300中包括的时间解交织器块、信元解交织器块、星座解映射器块、信元至比特复用器块和比特解交织器块的基本作用与第一块11000、第二块11100和第三块11200中的相应的块的基本作用相同,尽管其功能可以不同于第一块11000、第二块11100和第三块11200的功能。
[0192]第四块11300中包括的缩短/打孔FEC解码器11310可以执行由参照图5描述的缩短/打孔FEC编码器块5310执行的处理的逆处理。也就是说,缩短/打孔FEC解码器11310可以对根据PLS数据长度缩短/打孔的数据执行去缩短(de-shorting)和去打孔(de-puncturing),然后针对该数据执行FEC解码。在这种情况下,用于数据管的FEC解码器还可以被用于PLS。因此,不需要仅用于PLS的附加的FEC解码器硬件,因此简化了系统设计并且实现了高效的编码。
[0193]可以省略或者根据设计用具有相似或相同的功能的块来替换上述块。
[0194]如图11中例示,根据本发明的实施方式的解映射与解码模块可以向输出处理器输出针对相应的路径而处理的数据管和PLS信息。
[0195]图12和图13例示了根据本发明的实施方式的输出处理器。
[0196]图12例示了根据本发明的一个实施方式的输出处理器。图12中例示的输出处理器对应于图8中例示的输出处理器的实施方式。图12中例示的输出处理器接收从解映射与解码模块输出的单个数据管,并且输出单个输出流。该输出处理器可以执行图2中例示的输入格式化模块的操作的逆操作。
[0197]图12中所示的输出处理器可以包括BB加扰器块12000、填充去除块12100、CRC_8解码器块12200和BB帧处理器块12300。
[0198]BB加扰器块12000可以通过针对输入比特流生成和在用于发送广播信号的装置中使用的PRBS相同的PRBS并且对该PRBS和比特流执行XOR运算,来对该输入比特流进行加扰。
[0199]填充去除块12100可以根据需要去除由用于发送广播信号的装置插入的填充比特。
[0200]CRC-8解码器块12200可以通过对从填充去除块12100接收的比特流执行CRC解码来检查块错误。
[0201]BB帧处理器块12300可以对通过BB帧报头发送的信息进行解码,并且使用经解码的信息来恢复MPEG-TS、IP流(v4或v6)或者通用流。
[0202]可以省略或者根据设计用具有相似或相同的功能的块来替换上述块。
[0203]图13例示了根据本发明的另一个实施方式的输出处理器。图13中所示的输出处理器对应于图8中例示的输出处理器的实施方式。图13中所示的输出处理器接收从解映射与解码模块输出的多个数据管。对多个数据管进行解码可以包括合并可共同地应用于多个数据管的公共数据以及与该公共数据有关的数据管并且对其进行解码的处理、或者由用于接收广播信号的装置对多种服务或服务组件(包括可扩展的视频服务)同时进行解码的处理。
[0204]如图12中例示的输出处理器那样,图13中所示的输出处理器可以包括BB解扰器块、填充去除块、CRC-8解码器块和BB帧处理器块。这些块的基本作用对应于参照图12描述的块的基本作用,尽管其操作可以不同于图12中例示的块的操作。
[0205]图13中例示的输出处理器中包括的去抖动缓冲器块1300能够根据所恢复的时间至输出(TTO)参数来对由用于发送广播信号的装置插入的延迟进行补偿,以便使多个数据管同步。
[0206]空分组插入块13100可以参照恢复的DNP(删除的空分组)来恢复从流中去除的空分组,并且输出公共数据。
[0207]TS时钟再生块13200可以基于输入流时间基准(ISCR)信息来恢复输出分组的时间同步。
[0208]TS重新组合块13300可以对从空分组插入块13100输出的公共数据以及与其有关的数据管进行重新组合,以恢复原始的MPEG-TS、IP流(v4或v6)或通用流。可以通过BB帧报头来获得ΤΤ0、DNI和ISCR信息。
[0209]带内信令解码块13400可以解码并输出通过数据管的每个FEC帧中的填充比特字段而发送的带内物理层信令信息、
[0210]图13中所示的输出处理器可以对分别通过PLS-pre路径和PLS-post路径输入的PLS-pre信息和PLS-post信息进行BB解扰,并且对经解扰的数据进行解码,以恢复原始PLS数据。将所恢复的PLS数据递送至用于接收广播信号的装置中包括的系统控制器。该系统控制器可以提供用于接收广播信号的装置的同步与解调模块、帧解析模块、解映射与解码模块以及输出处理器模块所需的参数。
[0211]可以省略或者根据设计用具有相似或相同功能的块来替换上述块。
[0212]图14例示了根据本发明的另一个实施方式的编码与调制模块。
[0213]图14中所示的编码与调制模块对应于图1至图5中例示的编码与调制模块的另一实施方式。
[0214]为了控制针对通过每个数据管发送的每种服务或服务组件的QoS,如上参照图5描述的,图14中所示的编码与调制模块可以包括用于SISO的第一块14000、用于MISO的第二块14100、用于MMO的第三块14200以及用于处理PLS-pre/PLS-pos
当前第3页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1