一种雷达回波控制系统的制作方法

文档序号:10335556阅读:222来源:国知局
一种雷达回波控制系统的制作方法
【技术领域】
[0001]本实用新型涉及一种控制系统,具体涉及到一种雷达回波控制系统。
【背景技术】
[0002]FPGA(Field —Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的。
[0003]ARM处理器的三大特点是:耗电少功能强、16位/32位双指令集和合作伙伴众多。还具有以下优点:1、体积小、低功耗、低成本、高性能;2、大量使用寄存器,指令执行速度更快;
3、大多数数据操作都在寄存器中完成;4、寻址方式灵活简单,执行效率高;5、指令长度固定。
[0004]数字信号处理就是用数值计算的方式对信号进行加工的理论和技术,简称DSPJP数字信号处理器。数字信号处理的目的是对真实世界的连续模拟信号进行测量或滤波。因此在进行数字信号处理之前需要将信号从模拟域转换到数字域,这通常通过模数转换器实现;而数字信号处理的输出经常也要变换到模拟域,这是通过数模转换器实现的。
[0005]雷达通过探测波与回波的时间间隔来估计目标位置,通过探测特性解析目标特性,控制转发欺骗回波的波形延迟、幅度调整来控制假目标位置和形态,以此形成虚拟的飞行轨迹对,如果在对雷达回波的信号处理计算过程中,不能精确地控制回波延迟,将会被敌方雷达侦查到我方正确的目标位置。
【实用新型内容】
[0006]本实用新型的目的是提供一种雷达回波控制系统,达到干扰对方雷达的目的。
[0007]为达上述目的,本实用新型所采用的技术方案是:提供一种雷达回波控制系统,包括ARM处理器,用于控制时钟单元分别为数字储频单元、A/D转换器和D/A转换器提供运行时钟;数字储频单元,用于采集A/D转换器输出的中频数字雷达信号,并将输出结果传输给D/A转换器;数字信号处理器,根据GPS提供的定位信息和A/D转换器输出的雷达信号的参数,处理并将输出结果传输给数字储频单元;A/D转换器和D/A转换器分别连接有低通滤波器。
[0008]优选的,数字储频单元采用FIFO的方式对数字波形进行存储和读取。
[0009]优选的,数字储频单元和数字信号处理器的数字接口通过总线进行连接,模拟接口采用SMA-K接头与其他设备连接。
[0010]优选的,A/D转换器的采样率为1.25GSample/s或2.5GSample/s。
[0011 ]综上所述,本实用新型具有以下优点:
[0012]本实用新型通过A/D转换器将中频模拟雷达信号转换为中频数字雷达信号,以及数字信号处理器根据GPS提供的定位信息和A/D转换器输出的雷达信号的参数,处理后将结果传输给数字储频单元,经数字储频单元处理后,由D/A转换器转换为中频模拟雷达信号,以此形成虚拟的飞行轨迹,达到干扰对方雷达的目的。
【附图说明】
[0013]图1为本实用新型雷达回波控制系统的模块图。
【具体实施方式】
[0014]下面结合附图对本实用新型的【具体实施方式】做详细的说明。
[0015]本实用新型的一个实施例中,如图1所示,提供了一种雷达回波控制系统,包括ARM处理器,用于控制时钟单元分别为数字储频单元、A/D转换器和D/A转换器提供运行时钟;数字储频单元,用于采集A/D转换器输出的中频数字雷达信号,并将输出结果传输给D/A转换器;数字信号处理器,根据GPS提供的定位信息和A/D转换器输出的雷达信号的参数,处理并将输出结果传输给数字储频单元;A/D转换器和D/A转换器分别连接有低通滤波器。
[0016]本实用新型的优化实施例,数字储频单元采用FIFO的方式对数字波形进行存储和读取,数字储频单元和数字信号处理器的数字接口通过总线进行连接,模拟接口采用SMA-K接头与其他设备连接,A/D转换器的采样率为1.25GSample/s或2.5GSample/s。
[0017]系统首先接受雷达信号,低通滤波器用以过滤掉雷达信号中的高频信号,通过下变频器对过滤后的雷达信号的频率下变频至频率为中频的雷达信号,A/D转换器将中频雷达信号转换为中频数字雷达信号,数字储频单元用于采集A/D转换器输出的中频数字雷达信号,并将输出结果传输给D/A转换器,D/A转换器用于将中频数字雷达信号转换为中频模拟雷达信号,上变频器将中频模拟雷达信号调制到射频频段上。
[0018]系统需要根据自身定位信息和预设的虚拟机轨迹,计算多普勒频偏补偿量,
[0019]并且精确控制回波延迟,使用数字信号处理器来完成回波延迟、多普勒补偿量的计算,并将计算结果传输给数字储频单元。
[0020]时钟单元分别给A/D转换器、D/A转换器和数字储频单元提供运行时钟,其配置受ARM处理器控制。系统中总控制单元是ARM处理器,它负责全局时钟生成以及各芯片初始化等过程。通过设备的背板接口,ARM处理器能够实现全设备的数字外部接口。通过SPI接口,ARM处理器可与其他芯片通信,以实现对其他设备的初始化、运行控制、运行状态获知等操作。
[0021]设备定位与航迹模拟在数字信号处理器中实现。首先数字信号处理器利用板载GPS提供自身位置的定位,数字信号处理器获得GPS信息后,根据虚拟机预设轨迹与运动速度、无人机当前位置与运动速度和雷达位置等参数可以计算出虚拟目标的回波信号的延迟、形态和功率,以及回波的多普勒频移量。
[0022]虽然结合附图对本实用新型的【具体实施方式】进行了详细地描述,但不应理解为对本专利的保护范围的限定。在权利要求书所描述的范围内,本领域技术人员不经创造性劳动即可作出的各种修改和变形仍属本专利的保护范围。
【主权项】
1.一种雷达回波控制系统,其特征在于:包括 ARM处理器,用于控制时钟单元分别为数字储频单元、A/D转换器和D/A转换器提供运行时钟; 数字储频单元,用于采集A/D转换器输出的中频数字雷达信号,并将输出结果传输给D/A转换器; 数字信号处理器,根据GPS提供的定位信息和A/D转换器输出的雷达信号的参数,处理并将输出结果传输给数字储频单元; 所述A/D转换器和D/A转换器分别连接有低通滤波器。2.如权利要求1所述的雷达回波控制系统,其特征在于:所述数字储频单元采用FIFO的方式对数字波形进行存储和读取。3.如权利要求1所述的雷达回波控制系统,其特征在于:所述数字储频单元和数字信号处理器的数字接口通过总线进行连接,模拟接口采用SMA-K接头与其他设备连接。4.如权利要求1所述的雷达回波控制系统,其特征在于:所述A/D转换器的采样率为.1.25GSample/s或2.5GSample/s。
【专利摘要】本实用新型公开了一种雷达回波控制系统,包括ARM处理器,用于控制时钟单元分别为数字储频单元、A/D转换器和D/A转换器提供运行时钟;数字储频单元,用于采集A/D转换器输出的中频数字雷达信号,将输出结果传输给D/A转换器;数字信号处理器,根据GPS提供的定位信息和A/D转换器输出的雷达信号的参数,处理并将输出结果传输给数字储频单元;A/D转换器和D/A转换器分别连接有低通滤波器。本实用新型通过A/D转换器将中频模拟雷达信号转换为中频数字雷达信号,以及数字信号处理器根据GPS提供的定位信息和A/D转换器输出的雷达信号的参数,将输出结果传输给数字储频单元处理后,由D/A转换器转换为中频模拟雷达信号,以此形成虚拟的飞行轨迹。
【IPC分类】G01S7/38
【公开号】CN205246866
【申请号】CN201521114537
【发明人】陈旭婕
【申请人】成都瑞虎电子科技有限公司
【公开日】2016年5月18日
【申请日】2015年12月30日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1