技术编号:11988123
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本实用新型涉及一种数据传输系统,特别是涉及一种基于FPGA和ARM实时控制的数据传输系统。背景技术在数据传输过程中,传输距离比较远,或者是为了节省硬件资源,往往采用串行通信,这样就需要将上位机传送的数据串行输出到通信接口。串并转换是FPGA设计的一个重要技巧,它是数据流处理的常用手段,也是面积与速度互换思想的直接体现。串并转换的实现方法多种多样,根据数据的排序和数量的要求,可以选用移位寄存器、RAM、SRAM、SDRAM等实现。在工业中,有时候被测系统和上位机有一定的距离,如果直接把测量的并行数...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。