一种基于FPGA的同步时钟管理模块的制作方法技术资料下载

技术编号:13445311

提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。

本发明属于电力系统及其自动化技术领域,更准确地说本发明涉及一种基于FPGA的同步时钟管理模块。背景技术时钟管理是电网安全自动装置的重要功能,主要包含以下几个方面:1)基于GPS的对时管理,涉及外接B码信号解析、质量分析和异常监测;2)装置带电情况下,自身的RTC守时功能,时间分辨率高于1ms;3)装置硬件系统需生成电气量采样所用的触发脉冲,当装置由分布式布置的多采样模件组成时,各采样模件之间需进行同步守时和同步采样,各模件间同步触发脉冲绝对时间偏差小于10us;目前为实现上述三大功能,业界多采用...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。

详细技术文档下载地址↓↓

提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。
该分类下的技术专家--如需求助专家,请联系客服