技术编号:23176954
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本实用新型涉及全加器和行波进位加法器。背景技术全加器(fa)所占用的面积与用于实现全加器的晶体管的数量成正比。因此,随着晶体管总数减少,全加器所占用的面积同样会减少。全加器面积的减小将直接转变为芯片面积的减小和成本的节约。实用新型内容本实用新型提供了一种新型的全加器的电路实现,其能够减少全加器的晶体管的数量从而减少芯片面积。根据本实用新型的一个方面,提供了一种全加器,包括:与非逻辑电路,被配置为接收第一输入和第二输入,并产生第一中间结果;或与非逻辑电路,被配置为接收第一输入、第二输入和与非逻辑电...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
请注意,此类技术没有源代码,用于学习研究技术思路。