技术编号:6340753
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本公开涉及动态二进制优化,更具体来说,涉及用于χ86中的动态二进制优化的 两阶段提交区域。背景技术硬件/软件(SW/HW)协同设计架构是用于现代架构创新的前景光明的技术,并且 动态二进制优化是用于HW/SW协同设计架构的重要组成部分。随着事务存储(TM)或硬件 锁省略(HLE)技术的进步,建议为动态二进制优化利用TM/HLE所支持的原子区域。由于保 证原子区域以原子方式、一致地并且隔离地执行,所以原子区域中的代码可重排序,而不涉 及不同线程之间的交互。但是...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
请注意,此类技术没有源代码,用于学习研究技术思路。