技术编号:6604426
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明属于64位计算机乘法器领域。特别涉及一种异步迭代的64位整型乘法器; 本发明还包括该乘法器的计算方法。背景技术乘法器是现代计算机的基本组成部分,其性能的高低直接影响到计算机的整体运 算和处理能力。现有乘法器的数学原理比较简单——扫描乘数的每一位,产生部分积,然后 将部分积进行累加,得到最终的结果。 上面的例子将5个部分积同时相加,需要4 (5-1)个加法器。这是一种阵列乘法器 的结构,η位阵列乘法器需要n-1个加法器,所需要的硬件较多。为了节省硬件资...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
请注意,此类技术没有源代码,用于学习研究技术思路。