技术编号:6759136
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明主要地涉及存储器系统及其部件。背景技术 虽然动态随机存取存储器(DRAM)保持为作为广泛类别的计算和消费者电子应用之选择的存储器,但是DRAM核存取时间没有随着存储器带宽需求而升级。例如,在同一存储体(bank)中不同存储行的激活之间的最小时间tRC就主导核技术而言保持在40纳秒附近;对于在吉赫兹频率操作的处理器是实质性存取时间惩罚。其它核存取时间,比如在多存储体阵列的不同存储体中行的激活之间的最小时间tRR以及在同一行中列存取操作(即在指定列地址处...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术无源代码,用于学习原理,如您想要源代码请勿下载。