技术编号:6763783
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明涉及作为比如可写入的EEPROM及EPROM等非易失性半导体存储装置等来使用、并可调整随存储元件的位置而产生的位线负荷电阻差异的半导体存储装置。背景技术 作为根据该多个存储元件的配置位置来调整位线负荷电阻差异的半导体存储装置,利用图3,对比如专利文献1中披露的半导体存储装置作以说明。图3是表示传统的半导体存储装置的存储器阵列构成的等效电路图。图3中,半导体存储装置的存储器阵列具有平行配置的多个假想接地线SG(SG1~SGn,...)、设置于相邻的2个...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术无源代码,用于学习原理,如您想要源代码请勿下载。