技术编号:7414173
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。一种具有死区时间拓扑结构的自驱动同步整流电路,其包括一耦接于变压器副边的整流电路,整流电路包括一用于加速关断驱动栅极的串联自驱动绕组L1和L2;耦接于所述自驱动绕组L1和L2的抽头处和加速关断栅极驱动电路间的高频通路电路;一控制所述高频通路电路信号的单向加速电路;一峰值电压吸收电路,其中,所述高频通路电路的开启时间不大于电路的死区时间。本实用新型通过在自驱动整流电路中添加一高频通路电路和单向加速通路二极管,提高了开关电源的工作效率,并且在死区时间,减小了M...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。