技术编号:7521853
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明涉及通信领域,特别地涉及一种动态补偿晶体频偏的方法及系统。背景技术在通信,TDD系统是被广为使用的一种复用方式,但是其对时间同步要求也异常严格。一般都要求时间同步在IOus以内,甚至更小;同时对频率稳定度也有非常高的要求,一般在O. Ippm甚至更小。如图I所示,为采用晶体单元提供时间同步信号的系统架构图;具体包括同步单 元、CPU、FPGA(Field-Programmable Gate Arra,即现场可编程门阵列)、晶体单元,晶体单兀一般为 T...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。