技术编号:7532589
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明涉及频率合成器。具体而言,本发明涉及一种频率合成新颖的和经过改进方法和装置,它将直接数字合成器与一个或多个锁相环路连在一起使用。背景技术 传统的频率合成可以通过将直接数字合成器与一个锁相环路连用来实现。直接数字合成器(DDS)可以用来向锁相环路提供环路基准信号。在理想情况下,锁相环路(PLL)被设计成抑制DDS基准信号中的尖峰脉冲(spur)、工作于宽频范围内并实现快速的稳定时间(settling time)。但是,只将一个PLL与DDS连用来实现全...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。