技术编号:7538431
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明涉及电路,更具体地说,涉及电路中使用的占空比校正器。背景技术 许多数字电路接收时钟信号以进行操作。接收时钟信号以进行操作的一种类型的电路是存储电路,如动态随机存取存储器(DRAM)、同步动态随机存取存储器(SDRAM)或者双倍数据速率同步动态随机存取存储器(DDR-SDRAM)。在以高频工作的存储电路中,具有大约为50%的占空比的时钟信号是非常重要的。这为存储电路进行数据传送提供时钟周期的高电平阶段和低电平阶段上大约相等的时间量,例如锁存上升沿数据及...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。