技术编号:7546262
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明公开了一种时钟幅度加倍电路,其两个电容的第一电极分别接正反相输入时钟信号,反相输出时钟信号通过NMOS管接地、通过PMOS管接第二电容的第二电极并受正相输入时钟控制;正相输出时钟信号通过NMOS管接地、通过PMOS管接第一电容的第二电极并受反相输入时钟控制。第一和第二电容的第二电极分别通过门极电压自举控制的PMOS管连接到电源电压,两个PMOS管的门极分别通过一个NMOS管接地以及一个PMOS管接对应的电容的第二电极并受对应的输入时钟控制,传输时两个...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。