技术编号:7867553
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。技术领域本发明涉及一种逻辑电路设计,特别是,适用于高速串行通讯接口的时序校准。背景技术交会对接任务对光学敏感设备的像素和图像处理效率有了更高的要求,因此需采用更高速度的串行总线将图像数据下传到处理单元进行运算。由于星载应用,国内尚无法获取专用的宇航等级图像收发芯片,因此一般采用具有抗辐照能力的FPGA芯片作为图像收发和处理单元。高速串行总线分为一路公用时钟,一路控制信号,若干路数据传输。FPGA若采用常规全同步设计方法,根据香浓采样定律,FPGA的采样时钟需为串行总线时钟的2倍以上,当传输频率达到百兆bps或以上时...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。