技术编号:7955600
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。技术领域本发明属于视频解码及VLSI设计技术领域,应用于视频解码的ASIC设计或软硬件协同设计,具体涉及基于多流水控制与缓存优化的MPEG-2视频解码控制方法。背景技术 MPEG-2视频解码功能框图如图1所示,主要包括视频码流解析(VSP)模块,可变长解码(VLD)模块、行程解码及反扫描(RLD/IZZ)模块、反量化(IQ)模块、反离散余弦变换(IDCT)模块、MV_C(运动矢量计算)和运动补偿(MC)等功能模块单元。MPEG-2视频解码器运算复杂度高,数据流和控制流密集,要想使整个系统达到最优,需要采用合理的控制...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。