技术编号:8380787
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。在片上系统(S0C)芯片设计开发过程中,为了保证各模块之间互连和接口正确性,需要外挂验证模型(也称验证IP)进行芯片级仿真和验证。随着SOC芯片集成规模越来越大,需要外挂的验证模型越来越多。这些外挂的验证模型一旦跟SOC直接连在一起,在SOC系统仿真时就会跟其它设计一起被编译并且参与仿真,导致整个设计代码编译仿真速度非常慢。其实在进行芯片验证时,一次仿真往往并不需要所有的验证模型都参与仿真,通常只需要少数几个验证模型就可以。基于此,本发明提出了一种静态编译...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
请注意,此类技术没有源代码,用于学习研究技术思路。