技术编号:9379717
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。传统上使用时间交错式架构实现高速及高分辨率的模数转换器(analog-to-digital converter ;ADC,下文以ADC表示模数转换器)。然而,偏移误差、增益误差及定时偏斜(timing skew)可降低时间交错式ADC的性能。与偏移误差及增益误差相比,减少定时偏斜更为困难。尽管将输入信号传输到每一个信号路径(通道)所需的时间是相同的,但各信号路径之间的设备会由于过程限制而导致失配,其中失配设备即为失配源。当前,减少定时偏斜的传统方法是使用主...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。