技术编号:9510371
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明属于时钟同步领域,并且更特别地属于一种同时将锁相环(PLL)同步到低频和高频参考时钟的方法。背景技术这些年来,使用稳定且准确的低频时钟或帧脉冲(也称之为低频同步)来周期性地调整锁定到高频参考的经同步的设备和装备的相位,已经成了标准做法。高频参考时钟可以是,例如,高达比如156.25MHz的T1参考(1.544MHz),而低频时钟可以从例如GPS信号情形下的1Hz到8KHz的帧脉冲。为了使用这样的时钟作为PLL的参考,并保证适当的PLL响应和整体稳定性...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。