技术编号:9687242
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。 目前的商业处理器CPU根据指令调度方法的不同一般分为两大类;顺序执行和乱 序执行。 在顺序执行的处理器中,一条流水线在一个执行周期中有固定的可执行拍数,每 个指令有一定的执行拍数,为了使指令顺序提交,处理器设计人员通常在设计时,会为执行 拍数较少的指令在其对应流水线中增加空拍(delaystage),从而使得送些执行拍数少的 指令与执行拍数长的指令的流水线有相同的级数,达到顺序提交的目的。 但是,在流水线中增加空拍,一条流水线在一个执行周期中只有执行指令...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
请注意,此类技术没有源代码,用于学习研究技术思路。