一种三栅型显示面板的制作方法

文档序号:2549508阅读:195来源:国知局
一种三栅型显示面板的制作方法
【专利摘要】本发明公开了一种三栅型显示面板,其包括:若干像素单元,其包含三个表示不同颜色的子像素单元,在各个子像素单元上设有薄膜晶体管,薄膜晶体管的源极通过子像素单元的自身电容连接到各个子像素的充电电极上;扫描线沿显示面板的第一方向依次设置,以与子像素单元上的各个薄膜晶体管的栅极连接;数据线沿显示面板的第二方向设置,以与子像素单元上设置的薄膜晶体管的漏极连接;扇出区,其包括多条扇出线,各条扇出线的输出端与扫描线排列一致,并与各条扫描线两两交叉连接。采用本发明减小了不同颜色子像素的充电差异,从而避免了混色画面两侧的色偏,改善了显示效果。同时放宽了设计时源侧扇出区阻抗的限制从而利于窄边框的设计。
【专利说明】—种三栅型显不面板

【技术领域】
[0001]本发明涉及显示【技术领域】,具体说,涉及一种三栅型显示面板。

【背景技术】
[0002]在设计三栅型显示面板(Trigate Panel)时,传统上为了节省成本,源侧(source)往往采用高脚数(high pin count)的设计。例如,在源侧只使用一组扇出端子(fanout)和一个集成电路芯片(IC)。但是这样设计出的扇出区上的电阻差异(Rmax-Rmin)
一般比较大。
[0003]在实际工作时,源侧的扇出区的阻抗差异太大带来的主要问题就是显示混色画面时面板两侧有色偏产生。在混色画面下,数据线会连续对两个子像素进行充电,然后再对下一像素的两个子像素进行充电,由于扇出区阻抗较大,信号的RC延迟比较严重。因此,第一个充电的子像素的充电情况不如第二个子像素理想。特别是在扇出区走线阻抗最大的地方,也就是在面板两侧上子像素充电情况的差异将会导致色偏。
[0004]因此,需要设计一种在混色画面显示条件下能够消除色偏或者不产生色偏的三栅型显示面板。


【发明内容】

[0005]为了解决上述技术问题,本发明提供了一种在混色画面显示条件下能够消除色偏或者不产生色偏的三栅型显示面板,该面板包括:若干像素单元,其包含三个表示不同颜色的子像素单元,在各个子像素单元上设有薄膜晶体管,所述薄膜晶体管的源极通过所述子像素单元的自身电容连接到各个子像素的充电电极上;扫描线(G1, G2,…,G(2lri),G2n),其沿显示面板的第一方向依次设置,以与子像素单元上的各个薄膜晶体管的栅极连接;数据线,其沿显示面板的第二方向设置,以与子像素单元上设置的薄膜晶体管的漏极连接;扇出区,其包括多条扇出线,各条扇出线的输出端与所述扫描线排列一致,并与各条扫描线两两交叉连接,使得在给各条扇出线依次施加高电平脉冲时,所述扫描线按G2,G1,…,G2n,G(2lri)的顺序依次导通。
[0006]根据本发明的一个实施例,三个子像素单元分别表示红色、黄色、蓝色。
[0007]根据本发明的一个实施例,相邻两列像素单元的子像素单元颜色排列顺序相同。
[0008]根据本发明的一个实施例,每条数据线与设在该数据线一侧的各子像素的薄膜晶体管的漏极连接。
[0009]根据本发明的一个实施例,每条数据线与设在该数据线两侧的表示不同颜色的子像素单元的薄膜晶体管的漏极连接。
[0010]根据本发明的一个实施例,相邻两列像素单元的子像素单元颜色排列顺序相反。
[0011]根据本发明的一个实施例,在扫描线的脉冲控制下,数据线同时给四个子像素单元进行充电。
[0012]本发明改变了面板上的布线方式,工作时数据线一次对四个子像素进行充电。这样只有一半的子像素单元充电情况不一致,从而减小了不同颜色的子像素的充电差异,减轻混色画面下的色偏,改善了三栅型面板的显示品质。当将相邻两列像素单元的子像素单元颜色以相反的顺序排列时,在同样的脉冲时序下,可进一步地减小不同颜色子像素单元的充电差异,从而从整体上减小色偏。
[0013]另外,按照本发明的布线设计可以放宽设计时源侧扇出区的阻抗限制,这样可以更大程度地压缩扇出端的高度,从而可以更加有利地设计窄边框的面板。
[0014]本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。

【专利附图】

【附图说明】
[0015]附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例共同用于解释本发明,并不构成对本发明的限制。在附图中:
[0016]图1显示了传统三栅型显示面板的扇出端子与像素单元的布线图;
[0017]图2显示了在传统的三栅型显示面板中要显示紫色时面板中间区域与面板两侧区域的像素充电情况;
[0018]图3显示了提供给三栅型显示面板的扇出端子的扫描脉冲时序图;
[0019]图4显示了根据本发明的一个实施例的扇出端子与像素扫描线交错连接的示意图;
[0020]图5显示了按照图4布置的线路扫描线上出现的脉冲时序图;
[0021]图6显示了根据本发明的实施例一次对4个像素电极进行充电以显示例如紫色的时序图;
[0022]图7显示了根据本发明的第二实施例的三栅型面板布局结构;
[0023]图8显示了根据本发明的第三实施例的三栅型面板布局结构;以及
[0024]图9显示了根据本发明以Dl数据线和D2数据线进行充电的情况。

【具体实施方式】
[0025]以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
[0026]图1显示了在源侧采用高脚数(high pin count)设计的传统三栅型显示面板的扇出端子与像素单元的布线图。其中,Dl?D5为数据线(Data Line),Gl?GlO为扫描线(Gate Line),圈中的数字表示扇出区(Fanout)线路的编号。
[0027]图2显示了对应于图1所示的三栅型显示面板上显示红蓝混色画面时像素的充电情况。栅极线(或者说扫描线)自上而下逐条开启。由于显示面板中间和两侧的源扇出端子阻抗差异比较大,因此数据线(data line)上信号RC延迟的情况也各不相同。显示面板两侧的数据信号RC延迟更加严重,如图2中所示的波形。红、蓝两色的子像素在工作时,数据线先对蓝色子像素进行充电,然后是对红色子像素充电。由于在面板两侧信号波形的延迟比较严重,因此与面板中间位置的相比,所有的蓝色子像素的充电情况会比红色子像素充电的情况差。最终的结果就是面板两侧在显示紫色画面时会偏红,如果扫描方向相反,则会出现画面两侧偏蓝的现象。同样,在显示黄色、水蓝色画面时也会存在同样的问题。
[0028]图3显示了提供给三栅型显示面板的扇出端子的扫描脉冲时序图。按照图1所示的传统布线方式,扇出区各个端子与扫描线对应连接,因此,扇出端子的扫描脉冲时序与扫描线上出现的脉冲时序一致。其中,Vgh表示高电位,当扫描线信号为高电位时,与之相连的薄膜晶体管TFT打开,相关像素进行充电。Vgl表示低电位,当扫描线信号为低电位时,与之相连的薄膜晶体管TFT关闭。从圈中标识的数字可以看出,按照图1所示的扇出区与扫描线之间的走线关系可以使面板内部的扫描线按照1,2,3,……,2n-l,2n逐条开启,因此会造成图2中下方所示充电时间不一致导致色偏的问题。
[0029]为解决上述问题,本发明提供了一种显示面板的布线方式,如图4所示。图4显示了根据本发明的一个实施例的扇出端子与像素扫描线交错连接的示意图。
[0030]在图4显示的电路中,显示面板包括:若干像素单元,其包含三个表示不同颜色的子像素单元,在各个子像素单元上设有薄膜晶体管,薄膜晶体管的源极通过子像素单元的自身电容连接到各个子像素的充电电极上;扫描线(Gl,G2,…,G(2lri),G2n)沿显示面板的第一方向例如行方向或者水平方向依次设置,以与子像素单元上的各个薄膜晶体管的栅极连接。数据线(D1, D2,…,Dm),其沿显示面板的第二方向例如列方向或者纵向设置,以与子像素单元上设置的薄膜晶体管的漏极连接。扇出区,其包括多条扇出线,各条扇出线的输出端与扫描线排列一致,并与各条扫描线两两交叉连接,使得在给各条扇出线依次施加高电平脉冲时,扫描线按G2, G1,…,G2n, G(2lri)的顺序依次导通。
[0031]在本发明的一个实施例中,三个子像素单元分别表示红色、黄色、蓝色。当然本发明并不限于此,根据实际情况下子像素单元还可以是其它颜色的组合。
[0032]在本发明的一个实施例中,每条数据线与设在该数据线一侧的各子像素的薄膜晶体管的漏极连接。在扫描线的脉冲控制下,数据线同时给四个子像素单元进行充电。充电的波形见图6。
[0033]在如图4所示的面板布局电路中,相邻两列像素单元的子像素单元颜色排列顺序是相同的。当然相邻两列像素单元的子像素单元颜色排列顺序也可以是相反的,如图8所示。在图8中,奇数条的数据线从上往下对应的像素颜色为RGB排列(即红绿蓝排列),偶数条的数据线对应的像素颜色则是BGR排列(即蓝绿红排列)。以Dl数据线和D2数据线充电的情况为例,如图9所示。
[0034]在这种布线方式下,数据线也是连续对4个像素进行充电,同样以紫色画面为例,奇数条的数据线在充电时,第一个红色的像素充电情况较差,但偶数条的数据线在充电时,则是第一个蓝色像素的充电情况较差,整体来看,不同颜色的像素充电差异已经消失,面板两侧的色偏相比较而言可以得到很大的改善。
[0035]在图1呈现的传统设计中,扇出区的走线编号与面板内部扫描线的编号是一一对应的,相同编号的连接在一起,因此它们都是按照1,2,3,……2n-l,2n的顺序依次开启。而图4中的结构改变了这种连接方式,扇出区的第2n-l条走线和面板内部的第2n条扫描线连接,扇出区第2n条走线和面板内部的第2n-l条扫描连接。扇出区的走线信号与前面的传统设计一致,但由于连接方式的改变,所以面板内部扫描线的开启顺序会发生变化,对应的波形如图5所示。
[0036]从时序上来看,面板内部的扫描线开启顺序为2,1,4,3,......2n,2n_l。
[0037]图5中每一条扫描线所对应的像素颜色和数据线波形如图6所示,在这种布线方式下,数据线(D1-D5) —次对4个子像素进行充电,减小了整体上不同颜色子像素充电情况的差异。同样以显示红蓝混色的紫色画面为例,扫描线自上而下开启。则面板中间和两侧数据信号的波形如图6,数据线一次对4个子像素进行充电。在面板的两侧,由于RC延迟比较严重,4个子像素中第一个子像素的充电情况比另外3个子像素差。但是从整体来看,面板两侧只有一半数量的红色子像素和蓝色子像素充电情况不一致,而另外一半的子像素充电情况是相同的。而传统的三栅型显示面板设计,面板两侧所有的红色子像素和蓝色子像素充电的情况都不同。因此采用这个布线方式可以有效地改善不同颜色子像素充电情况的差异,可以极大程度的减轻面板两侧色偏。
[0038]图7是本发明的第二个实施例,在这个实施例中,每条数据线与设在该数据线两侧的表示不同颜色的子像素单元的薄膜晶体管的漏极连接,使得数据线交错地给位于两侧的各个子像素充电,从而改善面板两侧的色偏。从改善色偏效果而言,其与图4是相同的。但是,采用两条数据线交错给像素单元充电可以减小单条数据线的功耗,从而延长显示面板的寿命。
[0039]采用新的显示面板布线方式,减小了不同颜色子像素的充电差异,从而避免了混色画面两侧的色偏,改善显示效果。放宽了设计时源侧扇出区阻抗的限制,对实现窄边框设计也是有利的。
[0040]虽然本发明所揭露的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属【技术领域】内的技术人员,在不脱离本发明所揭露的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
【权利要求】
1.一种三栅型显示面板,其特征在于,包括: 若干像素单元,其包含三个表示不同颜色的子像素单元,在各个子像素单元上设有薄膜晶体管,所述薄膜晶体管的源极通过所述子像素单元的自身电容连接到各个子像素的充电电极上; 扫描线(G1, G2,…,G(2n_D,G2n),其沿显示面板的第一方向依次设置,以与子像素单元上的各个薄膜晶体管的栅极连接; 数据线,其沿显示面板的第二方向设置,以与子像素单元上设置的薄膜晶体管的漏极连接; 扇出区,其包括多条扇出线,各条扇出线的输出端与所述扫描线排列一致,并与各条扫描线两两交叉连接,使得在给各条扇出线依次施加高电平脉冲时,所述扫描线按G2,G1,…,G2n,G(2n-D 的顺序依次导通。
2.如权利要求1所述的三栅型显示面板,其特征在于,三个子像素单元分别表示红色、黄色、蓝色。
3.如权利要求2所述的三栅型显示面板,其特征在于,相邻两列像素单元的子像素单元颜色排列顺序相同。
4.如权利要求2所述的三栅型显示面板,其特征在于,每条数据线与设在该数据线一侧的各子像素的薄膜晶体管的漏极连接。
5.如权利要求3所述的三栅型显示面板,其特征在于,每条数据线与设在该数据线两侧的表示不同颜色的子像素单元的薄膜晶体管的漏极连接。
6.如权利要求4所述的三栅型显示面板,其特征在于,相邻两列像素单元的子像素单元颜色排列顺序相反。
7.如权利要求1所述的三栅型显示面板,其特征在于,在扫描线的脉冲控制下,数据线同时给四个子像素单元进行充电。
【文档编号】G09G3/20GK104299559SQ201410559614
【公开日】2015年1月21日 申请日期:2014年10月20日 优先权日:2014年10月20日
【发明者】杜鹏 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1