一种像素电路及其驱动方法、显示装置与流程

文档序号:11679062阅读:204来源:国知局
一种像素电路及其驱动方法、显示装置与流程

本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示装置。



背景技术:

随着显示技术的急速进步,作为显示装置核心的半导体元件技术也随之得到了飞跃性的进步。对于现有的显示装置而言,amoled(activematrixdrivingorganiclightemittingdiode,有源矩阵驱动有机发光二极管)显示装置具有低制造成本、高应答速度、省电、可用于便携式设备的直流驱动、工作温度范围大等等优点而可望成为取代lcd(liquidcrystaldisplay,液晶显示器)的下一代新型平面显示器。

在此基础上,为了在amoled显示装置中实现摄像功能,制备显示装置的厂家需要单独购买具有摄像功能的部件,例如摄像头,并将摄像头安装于上述显示装置上。这样一来,上述摄像头会占用显示装置非显示区域的面积,不利于窄边框的设计。



技术实现要素:

本发明的实施例提供一种像素电路及其驱动方法、显示装置,避免具有摄像功能的部件占用显示装置的非显示区域。

为达到上述目的,本发明的实施例采用如下技术方案:

本发明实施例的一方面,提供一种像素电路,包括显示驱动单元,所述显示驱动单元包括重置模块、写入模块、补偿模块、驱动模块、发光控制模块以及发光器件;所述重置模块连接驱动模块;所述重置模块用于对所述驱动模块进行重置;所述写入模块连接所述驱动模块;所述写入模块用于将数据电压写入至所述驱动模块;所述补偿模块连接所述驱动模块;所述补偿模块用于对所述驱动模块进行阈值电压补偿;所述发光控制模块连接所述驱动模块以及所述发光器件的阳极,所述发光控制模块用于将所述驱动模块与所述发光器件电连接,通过驱动模块向所述发光器件提供驱动电流;所述发光器件用于根据所述驱动电流进行发光;所述像素电路还包括与读取信号线相连接的检测单元,所述检测单元中的部分晶体管与所述显示驱动单元中的部分晶体管共用;所述检测单元用于对入射光进行采集,并将采集结果输出至所述读取信号线。

进一步优选的,当所述检测单元中的部分晶体管与所述驱动模块中的部分晶体管共用时;所述驱动模块还连接第一供电电压端和第二传输控制信号端;所述驱动模块包括驱动晶体管、第九晶体管和存储电容,所述驱动晶体管的栅极连接所述存储电容的一端,第一极连接所述第九晶体管的第二极,第二极与所述发光控制模块相连接;所述驱动晶体管为p型晶体管;所述第九晶体管的栅极连接所述第二传输控制信号端,第一极连接所述第一供电电压端;所述存储电容的另一端连接所述补偿模块和所述写入模块;所述检测单元还连接所述第一供电电压端、所述发光器件的阳极、第一初始电压端、第二重置信号端、选通控制信号端、第一传输控制信号端和所述第二传输控制信号端;所述检测单元包括第一晶体管、第二晶体管、第三晶体管、所述驱动晶体管、所述第九晶体管以及光敏二极管;所述第一晶体管的栅极连接所述第二重置信号端、第一极连接所述第一初始电压端,第二极与所述发光器件的阳极相连接;所述第二晶体管的栅极连接所述第一传输控制信号端,第一极连接所述光敏二极管的阳极,第二极与所述驱动晶体管的栅极相连接;所述第三晶体管的栅极连接所述选通控制信号端,第一极连接所述驱动晶体管的第一极,第二极与所述读取信号线相连接;所述光敏二极管的阴极连接所述第一供电电压端,所述发光器件的阴极连接第二供电电压端。

进一步优选的,当所述检测单元中的部分晶体管还与所述重置模块中的部分晶体管共用时;所述重置模块还连接第二初始电压端和第一重置信号端;所述重置模块用于在所述第一重置信号端的控制下,将所述第二初始电压端输出至所述驱动模块;所述重置模块包括第五晶体管,所述第五晶体管的栅极连接所述第一重置信号端,第一极连接所述驱动晶体管的栅极,第二极与所述第二初始电压端相连接;所述检测单元还包括所述第五晶体管。

进一步优选的,所述发光控制模块还连接第一使能信号端;所述发光控制模块包括第四晶体管,所述第四晶体管的栅极连接所述第一使能信号端,第一极连接所述驱动晶体管的第二极,第二极与所述发光器件的阳极相连接;所述第四晶体管为n型晶体管。

优选的,当所述检测单元中的部分晶体管与所述发光控制模块中的部分晶体管共用时;所述发光控制模块还连接第一使能信号端和第三使能信号端;所述发光控制模块包括第二晶体管和第四晶体管;所述第二晶体管的栅极连接所述第三使能信号端,第一极连接所述第一使能信号端,第二极与所述第四晶体管的栅极相连接;所述第四晶体管的第一极连接所述驱动模块,第二极连接所述发光器件的阳极;所述检测单元还连接所述第一使能信号端、所述第三使能信号端、第二重置信号端以及选通控制信号端;所述检测单元包括第一晶体管、所述第二晶体管、第三晶体管、所述第四晶体管以及光敏二极管;所述第四晶体管为p型晶体管;所述第一晶体管的栅极连接所述第二重置信号端,第一极连接所述第四晶体管的第二极,第二极与所述光敏二极管的阳极相连接;所述第三晶体管的栅极连接所述选通控制信号端,第一极连接所述驱动模块,第二极与所述读取信号线相连接;所述光敏二极管的阴极连接所述第四晶体管的栅极,所述发光器件的阴极连接第二供电电压端。

进一步优选的,所述驱动模块还连接第一供电电压端;所述驱动模块包括驱动晶体管和存储电容,所述驱动晶体管的栅极连接所述存储电容的一端,第一极连接所述第一供电电压端,第二极与所述发光器件的阳极相连接;所述驱动晶体管为p型晶体管。

进一步优选的,所述重置模块还连接第二初始电压端和第一重置信号端;所述重置模块用于在所述第一重置信号端的控制下,将所述第二初始电压端输出至所述驱动模块;所述重置模块包括第五晶体管,所述第五晶体管的栅极连接所述第一重置信号端,第一极连接所述驱动晶体管,第二极与所述第二初始电压端相连接。

优选的,所述写入模块还连接扫描信号端以及数据信号端;所述写入模块用于在所述扫描信号端的控制下,将所述数据信号端提供的数据电压输出至所述驱动模块;所述写入模块包括第六晶体管和第七晶体管;所述第六晶体管的栅极连接所述扫描信号端,第一极连接所述驱动模块,第二极与所述数据信号端相连接;所述第七晶体管的栅极连接所述扫描信号端,第一极和第二极均连接所述驱动模块。

优选的,所述补偿模块还连接第一供电电压端和第二使能信号端;所述补偿模块用于在所述第二使能信号端的控制下,将所述第一供电电压端的电压输出至所述驱动模块;所述补偿模块包括第八晶体管,所述第八晶体管的栅极连接所述第二使能信号端,第一极连接所述第一供电电压端,第二极与所述驱动模块相连接。

本发明的另一方面,提供一种显示装置包括多个呈矩阵形式排列的亚像素,所述亚像素中设置有如上所述的任意一种像素电路。

本发明的又一方面,提供一种用于驱动如上所述的任意一种像素电路的方法,该方法包括在相邻两个显示阶段插入拍摄阶段;其中,所述显示阶段包括重置子阶段、写入子阶段、补偿子阶段以及发光子阶段;在所述显示阶段所述方法包括:在重置子阶段,重置模块对驱动模块进行重置;在写入子阶段,写入模块将数据电压写入至所述驱动模块;在补偿子阶段,补偿模块对所述驱动模块进行阈值电压补偿;在发光子阶段,发光模块将所述驱动模块与发光器件电连接,驱动模块向所述发光器件提供驱动电流,发光器件根据所述驱动电流进行发光;在拍摄阶段所述方法包括:检测单元对入射光进行采集,并将采集结果输出至读取信号线。

优选的,当所述驱动模块包括驱动晶体管和第九晶体管;所述检测单元包括第一晶体管、第二晶体管、第三晶体管、所述驱动晶体管、所述第九晶体管、第五晶体管以及光敏二极管;发光控制模块包括第四晶体管时,在拍摄阶段所述方法包括:在第二重置信号端的控制下,所述第一晶体管导通,将第一初始电压端的电压输出至所述第四晶体管的第二极以及发光器件的阳极,第一使能信号端控制所述第四晶体管导通,通过所述第四晶体管向所述检测单元提供恒流源;在第二传输控制信号端的控制下,第九晶体管截止;在所述拍摄阶段的第一子阶段,在第一复位信号端的控制下,所述第五晶体管导通;在第一传输控制信号端的控制下,所述第二晶体管导通;第二初始电压端的电压通过所述第五晶体管和所述第二晶体管输出至所述光敏二极管的阳极;在所述拍摄阶段的第二子阶段,所述第二晶体管保持导通状态,所述光敏二极管对入射光进行采集,并将采集到的光信号转换为电信号通过所述第二晶体管,输出至所述驱动晶体管的栅极;在所述拍摄阶段的第三子阶段,在选通控制信号端的控制下,所述第三晶体管导通,所述驱动晶体管复用为源跟随器,对该驱动晶体管栅极的信号进行放大,并通过所述第三晶体管输出至读取信号线。

优选的,当所述驱动模块包括驱动晶体管;所述发光控制模块包括第二晶体管和第四晶体管;所述检测单元包括第一晶体管、所述第二晶体管、第三晶体管、所述第四晶体管以及光敏二极管时,在拍摄阶段所述方法包括:所述驱动晶体管导通,该驱动晶体管向所述检测单元提供恒流源;第二复位信号端的控制下,所述第一晶体管导通,关闭发光器件;在所述拍摄阶段的第一子阶段,在第三使能信号端的控制下,所述第二晶体管导通,将第一使能信号端的信号输出至光敏二极管的阴极;在所述拍摄阶段的第二子阶段,所述光敏二极管对入射光进行采集,并将采集到的光信号转换为电信号输出至所述第四晶体管的栅极;在所述拍摄阶段的第三子阶段,在选通控制信号端的控制下,所述第三晶体管导通,所述第四晶体管复用为源跟随器,对该第四晶体管栅极的信号进行放大,并通过所述第三晶体管输出至读取信号线。

本发明实施例提供一种像素电路及其驱动方法、显示装置。有上可知,一方面,上述像素电路包括显示驱动单元,通过显示驱动单元中的重置模块、写入模块、补偿模块、驱动模块以及发光控制模块可以驱动该显示驱动单元中的发光器件进行发光,且在驱动过程中通过对阈值电压进行补偿,以使得流过发光器件的驱动电流与驱动模块中驱动晶体管的阈值电压无关,从而可以降低各个亚像素之间存在的阈值电压不均对显示亮度造成的影响。另一方面,上述像素电路还包括检测单元,通过检测单元可以对入射至设置有该检测单元的各个亚像素的外界光线进行采集,从而实现拍摄功能。因此本申请通过将检测单元集成于像素电路中,使得再制作显示面板的过程中,即可以完成具有拍摄功能的器件的制备。所以该显示面板无需安装额外单独购买的摄像头,因此能够降低成本,且上述检测单元位于亚像素内,所以无需占用非显示区域的面积,利于窄边框。在此基础上,该检测单元中的部分晶体管与显示驱动单元中的部分晶体管共用,从而可以简化集成由上述检测单元的像素电路的结构。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本发明实施例提供的一种像素电路的结构示意图;

图2为图1中各个模块的一种具体连接结构示意图;

图3为图2中各个模块的具体结构示意图;

图4为控制图3所示的像素电路的各个信号时序图;

图5为图1中各个模块的另一种具体连接结构示意图;

图6为图5中各个模块的具体结构示意图;

图7为控制图6所示的像素电路的各个信号时序图。

附图标记:

10-显示驱动单元;100-重置模块;101-写入模块;102-补偿模块;103-驱动模块;104-发光控制模块;20-检测单元;rl读取信号线-;rst1-第一重置信号端;rst2-第二重置信号端;em1-第一使能信号端;em2-第二使能信号端;em3-第三使能信号端;tx-第一传输控制信号端;txb-第二传输控制信号端;tsel-选通控制信号端;gate-扫描信号端;elvdd-第一供电电压端;elvss-第二供电电压端;vint1-第一初始电压端;vint2-第二初始电压端。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明实施例提供一种像素电路,如图1所示,包括显示驱动单元10。该显示驱动单元10包括重置模块100、写入模块101、补偿模块102、驱动模块103、发光控制模块104以及发光器件l。其中,上述发光器件l可以为led(lightemittingdiode,发光二极管)或者oled。

基于此,重置模块100连接驱动模块103。该重置模块100用于对驱动模块103进行重置。

写入模块101连接驱动模块103。该写入模块101用于将数据电压vdata写入至驱动模块103。

补偿模块102连接驱动模块103。该补偿模块102用于对驱动模块103进行阈值电压vth的补偿。

发光控制模块104连接驱动模块103以及发光器件l的阳极,发光控制模块104用于将驱动模块103与发光器件l电连接,通过驱动模块103向发光器件l提供驱动电流。

发光器件l用于根据驱动电流进行发光。其中,当该驱动电流较大时,发光器件l发出光线的亮度较大,反之亮度较小。

在此基础上,上述像素电路还包括与读取信号线rl相连接的检测单元20。该检测单元20中的部分晶体管与显示驱动单元10中的部分晶体管共用。该检测单元20用于对入射光进行采集,并将采集结果输出至所述读取信号线rl。

其中,上述读取信号线rl通常与图像处理器(图中未示出)相连接。该图像处理器可以通过读取信号线rl对接受各个检测单元20的采集结果,并将上述采集结果与各个采集单元20所在的亚像素对应的色块进行整合,以输出采集图像数据。从而实现画面的拍摄。

由上述可知,一方面,像素电路包括显示驱动单元10,通过显示驱动单元10中的重置模块100、写入模块101、补偿模块102、驱动模块103以及发光控制模块104可以驱动该显示驱动单元10中的发光器件l进行发光,且在驱动过程中通过对阈值电压进行补偿,以使得流过发光器件l的驱动电流与驱动模块103中驱动晶体管md的阈值电压无关,从而可以降低各个亚像素之间存在的阈值电压不均对显示亮度造成的影响。另一方面,上述像素电路还包括检测单元20,通过检测单元20可以对入射至设置有该检测单元20的各个亚像素的外界光线进行采集,从而实现拍摄功能。因此本申请通过将检测单元20集成于像素电路中,使得再制作显示面板的过程中,即可以完成具有拍摄功能的器件的制备。所以该显示面板无需安装额外单独购买的摄像头,因此能够降低成本,且上述检测单元20位于亚像素内,所以无需占用非显示区域的面积,利于窄边框。在此基础上,该检测单元20中的部分晶体管与显示驱动单元中的部分晶体管共用,从而可以简化集成由上述检测单元20的像素电路的结构。

以下,对检测单元20中的部分晶体管如何与显示驱动单元10中的部分晶体管共用进行详细的举例说明。

例如,在上述检测单元20中的部分晶体管与驱动模块103中的部分晶体管共用的情况下,各个模块连接方式以及结构如下:

具体的,如图2所示,驱动模块103还连接第一供电电压端elvdd和第二传输控制信号端txb。基于此如图3所示,该驱动模块103包括驱动晶体管md、第九晶体管m9和存储电容cst。该驱动晶体管md的栅极连接存储电容cst的一端,第一极连接第九晶体管m9的第二极,第二极与发光控制模块104相连接。其中,上述驱动晶体管md为p型晶体管。在此情况下,该驱动晶体管md的第一极为源极,第二极为漏极。

此外,存储电容cst的另一端连接补偿模块102和写入模块101。

检测单元20如图2所示,还连接第一供电电压端elvdd、发光器件l的阳极、第一初始电压端vint1、第二重置信号端rst2、选通控制信号端tsel、第一传输控制信号端tx、第二传输控制信号端txb。

其中,如图3所示,该检测单元20包括第一晶体管m1、第二晶体管m2、第三晶体管m3、上述驱动晶体管md、上述第九晶体管m9以及光敏二极管pd。在此情况下,该检测单元20与驱动模块103共用驱动晶体管md和第九晶体管m9。其中,驱动晶体管md的尺寸较大,在显示阶段,该驱动晶体管md除了起到开关的作用以外,还用于驱动发光器件l发光。而第九晶体管m9的尺寸较小,仅起到开关的作用。

具体的,上述第一晶体管m1的栅极连接第二重置信号端rst2、第一极连接第一初始电压端vint1,第二极与发光器件l的阳极相连接。

第二晶体管m2的栅极连接第一传输控制信号端tx,第一极连接光敏二极管pd的阳极,第二极与驱动晶体管md的栅极相连接。

第三晶体管m3的栅极连接选通控制信号端tset,第一极连接驱动晶体管md的第一极,第二极与读取信号线rl相连接。在此情况下,在拍摄阶段,由于上述驱动晶体管md第一极即源极通过第三晶体管m3与读取信号线rl相连接,因此上述驱动晶体管md为一源跟随器,以对光敏二极管pd采集到的信号进行放大后输出至读取信号线rl。

光敏二极管pd的阴极连接第一供电电压端elvdd,发光器件的l阴极连接第二供电电压端elvss。

在此基础上,上述检测单元20中的部分晶体管还与重置模块100中的部分晶体管共用。

在此情况下,重置模块100还连接第二初始电压端vint2和第一重置信号端rst1。该重置模块用于在第一重置信号端rst1的控制下,将第二初始电压端vint2输出至驱动模块103,以对该驱动模块103进行重置。

基于此,重置模块100如图3所示,包括第五晶体管m5,该第五晶体管m5的栅极连接第一重置信号端rst1,第一极连接驱动晶体管md的栅极,第二极与第二初始电压端vint2相连接。

在此情况下,上述检测单元20如图3所示,还包括第五晶体管m5。因此该检测单元20与上述重置模块100共用第一晶体管m5。

此外,上述发光控制模块104如图2所示,还连接第一使能信号端em1。具体的,如图3所示,该发光控制模块104包括第四晶体管m4。该第四晶体管m4的栅极连接第一使能信号端em1,第一极连接驱动晶体管md的第二极,第二极与发光器件l的阳极相连接。其中,该第四晶体管m4为n型晶体管。在此情况下,第四晶体管m4的第一极为漏极,第二极为源极。

此外,上述写入模块101如图2所示,还连接扫描信号端gate以及数据信号端data。该写入模块101用于在扫描信号端gate的控制下,将数据信号端data提供的数据电压输出至驱动模块103。

具体的,上述写入模块101如图3所示,包括第六晶体管m6和第七晶体管m7。其中,第六晶体管m6的栅极连接扫描信号端gate,第一极连接驱动模块103,第二极与数据信号端data相连接。当上述驱动模块103的结构如上所述时。该第六晶体管m6的第一极连接存储电容cst的另一端。

第七晶体管m7的栅极连接扫描信号端gate,第一极和第二极均连接驱动模块103。其中,当驱动模块103的结构如上所述时。该第七晶体管m7的第一极连接驱动晶体管md的第二极,第二极与驱动晶体管md的栅极相连接。

此外,上述补偿模块102如图2所示,还连接第一供电电压端elvdd和第二使能信号端em2。该补偿模块102用于在第二使能信号端em2的控制下,将第一供电电压端elvdd的电压输出至驱动模块103。

具体的,该补偿模块102包括第八晶体管m8,该第八晶体管m8的栅极连接第二使能信号端em2,第一极连接第一供电电压端elvdd,第二极与驱动模块103相连接。其中,当驱动模块103的结构如上所述时。该第八晶体管m8的第二极与存储电容cst的另一端相连接。

需要说明的是,当上述像素电路的结构图3所示时,该像素电路中,除了驱动晶体管md为p型晶体管,第四晶体管m4为n型晶体管以外,其余晶体管(m1、m2、m3、m5、m6、m7、m8、m9)可以为n型晶体管或者均为p型晶体管。在此情况下,当上述其余晶体管均为n型晶体管时,上述其余晶体管的第一极为漏极,第二极为源极。或者当上述其余晶体管均为p型晶体管时,上述其余晶体管的第一极为源极,第二极为漏极。以下为了方便说明均是以上述其余晶体管(m1、m2、m3、m5、m6、m7、m8、m9)均为p型晶体管为例进行的举例说明。

此外,图3中的各个晶体管可以为薄膜晶体管(thinfilmtransistor,tft)或者场效应晶体管。本发明对此不作限定。

以下结合如图4所示的信号时序图,对如图3所示的像素电路的驱动方法进行详细的说明。其中,图3中的第一供电电压端elvdd输出恒定的高电平,第二供电电压端elvss输出恒定的低电平。在此基础上,具有该像素电路的显示面板能够实现显示和拍摄。因此该像素电路的控制过程如图4所示,包括多个图像帧,即多个显示阶段(display)以及在相邻两图像帧之间插入的拍摄阶段(camera)。

具体的,在显示阶段的重置子阶段p1,rst1=0;gate=1;em2=1;em1=0;tx=1;txb=0;tsel=1;rst2=1;其中“0”为低电平,“1”为高电平。

在此情况下,第二重置信号端rst1输出低电平,第五晶体管m5导通,第二初始电压端vint2的电压(例如0v)通过该第五晶体管m5输出至驱动晶体管md的栅极,从而对该驱动晶体管md的栅极进行重置,以清除上一图像帧残留于驱动晶体管md的栅极的电荷,避免残留电荷对下一图像帧的显示造成影响。

此外,第九晶体管m9导通,其余晶体管均处于截止状态。

接下来,在显示阶段的写入子阶段p2,rst1=1;gate=0;em2=1;em1=0;tx=1;txb=0;tsel=1;rst2=1。

在此情况下,第六晶体管m6和第七晶体管m7导通。数据信号端data输入的数据电压(vdata)通过第六晶体管m6输出至存储电容cst的另一端,此时节点a的电压va=vdata。此时,在存储电容cst的放电作用下,驱动晶体管md导通,且因为上述第七晶体管m7导通,从而将该驱动晶体管md的源极与栅极相连接,使得该驱动晶体管md处于二极管导通状态,此时节点b,即该驱动晶体管md的栅极电压vg=vb=vdd-vth。其中,vth为该动晶体管md的阈值电压,vdd为第一供电电压端elvdd输出的电压。

此外,第九晶体管m9导通,其余晶体管均处于截止状态。

接下来,在显示阶段的补偿子阶段p3,rst1=1;gate=1;em2=0;em1=0;tx=1;txb=0;tsel=1;rst2=1。

在此情况下,在第二使能信号端em2输出的低电平的控制下,第八晶体管m8导通,第一供电电压端elvdd输出的电压(vdd)通过第八晶体管m8输出至存储电容cst的另一端,使得节点a的电压为vdd。此时,节点a的电压变化值△v=vdd-vdata。在该存储电容cst的自举作用下,该存储电容cst的一端,即节点b的电压变化为:

vb=vdd-vth+△v

=vdd-vth+vdd-vdata

=2vdd-vth-vdata

=vg。

此外,第九晶体管m9导通,其余晶体管均处于截止状态。

接下来,在显示阶段的发光子阶段p4,rst1=1;gate=1;em2=1;em1=1;tx=1;txb=0;tsel=1;rst2=1。

在第一使能信号端em1输出的高电平的控制下,第四晶体管m4导通,此外驱动晶体管md也导通,在第一供电电压端elvdd和第二供电电压端elvss的控制下,发光器件l,例如oled开始发光。

在此情况下,第二传输控制信号端txb仍然控制第九晶体管m9导通,以将第一供电电压端elvdd的电压(vdd)输出至驱动晶体管的第一极,即源极。此时由于驱动晶体管md为p型晶体管,因此该驱动晶体管md的栅源电压vgs为:

vgs=vs-vg

=vdd-(2vdd-vth-vdata)

=vdata+vth-vdd。

基于此,流过该oled的驱动电流i为:

i=1/2×k(vgs-vth)2

=1/2×k((vdata+vth-vdd)-vth)2

=1/2×k(vdata-vdd)2。(1)

其中,k为关联于驱动晶体管md的电流常数,与驱动晶体管md的工艺参数和几何尺寸有关。

由以上公式(1)可知,用于驱动发光器件l进行发光的驱动电流i与驱动晶体管md的阈值电压vth无关,从而可以消除由于各个亚像素的像素电路中驱动晶体管md的阈值电压vth存在差异,而导致各个发光器件l亮度不均的现象。

在此基础上,当在上述显示阶段(display)之后插入拍摄阶段(camera)之后,在拍摄阶段(camera)各个晶体管的通断状态如下:

进入拍摄阶段(camera)后,第二重置信号端rst2基本保持低电平,从而使得第一晶体管m1导通。在此情况下,第一初始电压端vint1的电压通过该第一晶体管m1输出至述第四晶体管m4的第二极(即源极)以及发光器件l的阳极。此时,该第四晶体管m4的源极电压vs的大小可以由第一初始电压端vint1进行控制,从而可以实现对该第四晶体管m4的栅源电压vgs进行控制。基于此,第一使能信号端em1控制第四晶体管m4导通,以使得流过第四晶体管m4的电流保持恒定值,以向复用为源跟随器的驱动晶体管md提供恒流源。这样一来,该检测单元20自身具备恒流源,因此无需额外设置恒流源。

此外,还可以控制第一初始电压端vint1输出电压的大小,以控制发光器件l在上述拍摄阶段(camera)关闭,或者保持发光状态,以作为光源使用。在此基础上,在第二传输控制信号端txb的控制下,第九晶体管m9处于截止状态。

接下来,对拍摄阶段(camera)中各个子阶段中其余晶体管的通断状态进行说明。

具体的,在拍摄阶段的第一子阶段q1,rst1=0;gate=1;em2=1;em1=1;tx=0;txb=1;tsel=1;rst2=0。

在此情况下,在第一复位信号端rst1的控制下,第五晶体管m5导通,此外,在第一传输控制信号端tx的控制下,第二晶体管m2导通。第二初始电压端vint2的电压通过第五晶体管m5和第二晶体管m2输出至光敏二极管pd的阳极,以对该光敏二极管pd的阳极电压进行重置,避免上一拍摄阶段残留于光敏二极管pd阳极的电压对下一拍摄阶段的采集结果造成影响。

此外,该检测单元20中,除了第五晶体管m5、第二晶体管m2以及第一晶体管m1导通以外,其余晶体管均处于截止状态。

接下来,在拍摄阶段的第二子阶段q2,rst1=1;gate=1;em2=1;em1=1;tx=0;txb=1;tsel=1;rst2=0。

在此情况下,第二晶体管m2仍然保持导通状态,光敏二极管pd对入射光进行采集,并将采集到的光信号转换为电信号通过第二晶体管m2输出至驱动晶体管的栅极,以实现光电流积分。

此外,该检测单元20中,除了第二晶体管m2和第一晶体管m1导通以外,其余晶体管均处于截止状态。

接下来,在拍摄阶段的第三子阶段q3,rst1=1;gate=1;em2=1;em1=0;tx=1;txb=1;tsel=0;rst2=0。

在此情况下,在选通控制信号端tsel的控制下,第三晶体管m3导通,且该发光二极管pd输出信号的控制下,驱动晶体管md导通,以使得该驱动晶体管md复用为源跟随器,对该驱动晶体管md的栅极信号进行放大,并通过第三晶体管m3输出至读取信号线rl。

此外,该检测单元20中,除了第三晶体管m3、驱动晶体管md以及第一晶体管m1导通以外,其余晶体管均处于截止状态。

需要说明的是,在上述第三子阶段q3即将结束时,上述选通控制信号端tsel和第二重置信号端rst2的电压升高至高电平,以为该像素电路进入显示阶段做准备,从而减小该拍摄阶段对显示效果的影响。

由上述可知,该检测单元20中的第二晶体管m2、第三晶体管m3以及驱动晶体管md构成3t-aps(activepixelsensor,有源像素传感器)。

此外,上述检测单元20中的部分晶体管如何与显示驱动单元10中的部分晶体管共用的方案又例如,检测单元20中的部分晶体管与发光控制模块104中的晶体管共用。

在此情况下,如图5所示,发光控制模块104还连接第一使能信号端em1和第三使能信号端em3。

具体的,该发光控制模块104如图6所示,包括第二晶体管m2和第四晶体管m4。

其中,第二晶体管m2的栅极连接第三使能信号端em3,第一极连接第一使能信号端em1,第二极与第四晶体管m4的栅极相连接。

第四晶体管m4的第一极连接驱动模块103,第二极连接发光器件l的阳极。

此外,该检测单元20如图5所示,还连接所述第一使能信号端em1、第三使能信号端em3、第二重置信号端rst2以及选通控制信号端tsel。

具体的,检测单元20如图6所示,包括第一晶体管m1、上述第二晶体管m2、第三晶体管m3、上述第四晶体管m4以及光敏二极管pd,其中,该第四晶体管m4为p型晶体管。因此检测单元20与发光控制模块104共用第四晶体管m4和第二晶体管m2。

其中,第一晶体管m1的栅极连接第二重置信号端rst2,第一极连接第四晶体管m4的第二极,第二极与光敏二极管pd的阳极相连接。

第三晶体管m3的栅极连接选通控制信号端tsel,第一极连接驱动模块103,第二极与读取信号线rl相连接。

光敏二极管pd的阴极连接第四晶体管m4的栅极,发光器件l的阴极连接第二供电电压端elvss。

在此基础上,驱动模块104如图5所示,还连接第一供电电压端elvdd。具体的,如图6所示,该驱动模块103包括驱动晶体管md和存储电容cst。其中,驱动晶体管md的栅极连接存储电容cst的一端,第一极连接第一供电电压端elvdd,第二极与发光器件l的阳极相连接。所述驱动晶体管md为p型晶体管。

需要说明的是,当检测单元20的结构如上所述时,上述第四晶体管m4的第一极(即源极)与驱动晶体管md的第二极相连接。此外,第三晶体管m3的第一极与该第四晶体管m4的第一极(即源极)相连接。此时,该第四晶体管m4可以复用为源跟随器,对将光敏二极管pd采集的到的信号进行放大,并经过第三晶体管m3输出至读取信号线rl。基于此,为了起到良好的放大效果,上述第四晶体管m4的尺寸可以与驱动晶体管md相当。

此外,上述驱动模块104还可以包括如图3所示的第九晶体管m9,该第九晶体管m9在显示阶段和拍摄阶段的通断状态同上所述此处不再赘述。为了方便说明,以下实施例均是以图6所示的驱动模块104为例进行的说明。

基于此,如图5所示,重置模块100还连接第二初始电压端vint2和第一重置信号端rst1。该重置模块100用于在第一重置信号端rst1的控制下,将第二初始电压端vint2输出至驱动模块103。

具体的,该重置模块100包括第五晶体管m5,第五晶体管m5的栅极连接第一重置信号端rst1,第一极连接上述驱动晶体管md,第二极与第二初始电压端vint2相连接。

需要说明的是,图6所示的像素电路中,除了第四晶体管m4和驱动晶体管md需要为p型晶体管以外,其余晶体管可以均为n型晶体管或者均为p型晶体管。以下为了方便说明,是以其余晶体管均为p型晶体管为例进行的举例说明。

在此情况下,如6所示的像素电路如图7所示也可以包括显示阶段(display)以及在相邻两个显示阶段之间插入的拍摄阶段。其中,在显示阶段图6所示的像素电路的控制方法与图3所示的像素电路的控制方法的原理相同,均包括重置子阶段p1、写入子阶段p2、补偿子阶段p3以及发光子阶段p4。因此,在各个子阶段,每个晶体管的通断状态此处不再赘述。

以下,对如图6所示的像素电路中在如图7所示的拍摄阶段得驱动方法进行说明。

在上述拍摄阶段,驱动晶体管md在自身电容或者存储电容cst的作用下,保持导通状态,以使得由电流流过该驱动晶体管md,从而可以向复用为源跟随器的第四晶体管m4提供恒流源。这样一来,该检测单元20自身具备恒流源,因此无需额外设置恒流源。

此外,在这个拍摄阶段,第二复位信号端rst2输出的低电压,并控制第一晶体管m1导通,以将发光器件l的阳极与阴极电连接于第二供电电压端elvss,此时发光器件l关闭。

接下来,在拍摄阶段中的各个子阶段,晶体管的通断状态如下:

在如图7所示的拍摄阶段的第一子阶段,rst1=0;gate=1;em2=1;em1=1;em3=0;tsel=1;rst2=0。

在第三使能信号端em3的控制下,第二晶体管m2导通,将第一使能信号端em1的高电平输出至光敏二极管pd的阴极,以通过该第一使能信号端em1对光敏二极管pd的阴极电压进行重置。

此外,在该检测单元20中,除了第晶体管m1和第二晶体管m2导通以外,其余晶体管处于截止状态。

接下来,在拍摄阶段的第二子阶段q2,rst1=1;gate=1;em2=1;em1=0;em3=1;tsel=1;rst2=0。

在此情况下,光敏二极管pd对入射光进行采集,并将采集到的光信号转换为电信号输出至第四晶体管m4的栅极,以惊醒光电流积分。

此外,在该检测单元20中,除了第晶体管m1、第二晶体管m2以及第三晶体管m3导通以外,其余晶体管处于截止状态。

接下来,在拍摄阶段的第三子阶段q3,rst1=1;gate=1;em2=1;em1=0;em3=1;tsel=0;rst2=0。

在选通控制信号端tsel低电平的控制下,第三晶体管m3导通,且该发光二极管pd输出信号的控制下,第四晶体管m4导通,以使得该第四晶体管m4复用为源跟随器,对该第四晶体管m4的栅极信号进行放大,并通过第三晶体管m3输出至读取信号线rl。

由上述可知,该检测单元20中的第二晶体管m2、第三晶体管m3以及第四晶体管m4构成3t-aps(activepixelsensor,有源像素传感器)。

综上所述,图3以及图6所示的具有补偿功能的像素电路中集成有上述3t-aps,且在实现拍摄功能时无需额外向该3t-aps提供电流源。因此,能够简化电路结构并降低成本。

本发明实施例提供一种显示装置,包括多个呈矩阵形式排列的亚像素,该亚像素中设置有如上所述的任意一种像素电路。上述显示装置具有与前述实施例提供的像素电路相同的结构和有益效果,此处不再赘述。

需要说明的是,例如该显示装置可以为显示器、电视、数码相框、手机或平板电脑等任何具有显示功能的产品或者部件。

本发明实施例提供一种用于驱动如上所述的任意一种像素电路的方法。该方法包括在相邻两个显示阶段(display)插入拍摄阶段(camera)。

其中,显示阶段(display)如图4或图7所示包括重置子阶段p1、写入子阶段p2、补偿子阶段p3以及发光子阶段p4。

具体的,在显示阶段所述方法包括:

在重置子阶段p1,重置模块100对驱动模块103进行重置。当像素电路的结构如图3或6所示时,重置模块100对驱动模块103进行重置的过程同上所述,此处不再赘述。

在写入子阶段p2,写入模块101将数据电压vdata写入至驱动模块103。当像素电路的结构如图3或6所示时,写入模块101的写入过程同上所述,此处不再赘述。

在补偿子阶段p3,补偿模块103对驱动模块103进行阈值电压vth补偿。当像素电路的结构如图3或6所示时,补偿模块103的补偿过程同上所述,此处不再赘述。

在发光子阶段p4,发光模块104将驱动模块103与发光器件l电连接,驱动模块103向发光器件l提供驱动电流,发光器件l根据所述驱动电流进行发光。当像素电路的结构如图3或6所示时,发光器件l的发光过程同上所述,此处不再赘述。

在拍摄阶段所述方法包括:

检测单元20对入射光进行采集,并将采集结果输出至读取信号线rl。

其中,例如,如图3所示,当驱动模块103包括驱动晶体管md和第九晶体管m9。检测单元20包括第一晶体管m1、第二晶体管m2、第三晶体管m3、上述驱动晶体管md、上述第九晶体管m9、第五晶体管m5以及光敏二极管pd。发光控制模块104包括第四晶体管m4时,在拍摄阶段该检测电源20的控制方法同上所述,此处不再赘述。

或者,又例如,如图6所示,当驱动模块包括驱动晶体管md,发光控制模块104包括第二晶体管m2和第四晶体管m4。此外,检测单元20包括第一晶体管m1、上述第二晶体管m2、第三晶体管m3、上述第四晶体管m4以及光敏二极管pd时,在拍摄阶段该检测电源20的控制方法同上所述,此处不再赘述。

本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:rom、ram、磁碟或者光盘等各种可以存储程序代码的介质。

以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1