显示面板的制作方法

文档序号:15836157发布日期:2018-11-07 07:53阅读:153来源:国知局
显示面板的制作方法

本发明是有关于一种显示面板,且特别是有关于一种具有栅极驱动电路的显示面板。

背景技术

为了实现窄边框的显示面板,目前已发展出栅极驱动电路基板(gatedriveronarray,goa)技术,此技术是将驱动显示面板的栅极驱动电路结构制作在显示面板的周边区,以代替外接的驱动芯片的技术。随着显示面板对于分辨率的要求不断提升,采用goa技术的显示面板于周边区内设置的信号线密度势必增加,但在窄边框的限制下,该些信号线容易产生阻抗不匹配的问题,进而导致显示画面产生亮暗纹。



技术实现要素:

有鉴于此,本发明提供一种显示面板,其可在具有高分辨率及窄边框的情况下,避免周边区的信号线发生阻抗不匹配的问题。

本发明的显示面板包括像素阵列基板、与像素阵列基板对向配置的对向基板以及配置于对向基板与像素阵列基板之间的显示介质。像素阵列基板包括基板、多条扫描线、多条数据线、多个像素单元以与栅极驱动电路。基板具有显示区及位于显示区一侧的周边区。多条扫描线及多条数据线配置于显示区内。多个像素单元阵列排列于显示区内,每一像素单元电性连接于多条扫描线中的一者及多条数据线中的一者。栅极驱动电路配置于周边区内且包括多条第一信号线、多条第二信号线、多条拟信号线以及多个接触结构。多条第一信号线沿第一方向排列于周边区内且沿第二方向延伸。多条第二信号线沿第一方向延伸,其中每一第二信号线分别与对应的一条第一信号线电性连接。多条拟信号线沿第一方向延伸,且每一拟信号线分别与对应的一条第二信号线电性连接。多个接触结构与多条第一信号线、多条第二信号线及多条拟信号线对应设置,其中每一第一信号线经由对应的一个接触结构与对应的第二信号线电性连接,以及每一拟信号线经由对应的一个接触结构与对应的第二信号线电性连接。

基于上述,在本发明的显示面板中,显示面板通过像素阵列基板中的配置于周边区内的栅极驱动电路包括沿第一方向排列且沿第二方向延伸的多条第一信号线、沿第一方向延伸的多条第二信号线、沿第一方向延伸的多条拟信号线以及与多条第一信号线、多条第二信号线及多条拟信号线对应设置的多个接触结构,其中多条第一信号线中的每一者经由对应的一个接触结构与对应的一条第二信号线电性连接,多条拟信号线中的每一者经由对应的一个接触结构与对应的一条第二信号线电性连接,以及多条第二信号线中的每一者分别与对应的一条扫描线电性连接,使得栅极驱动电路内的跨接电容值的分布得以均匀。如此一来,在窄边框的限制下,显示面板能够有效避免栅极驱动电路内的多条第一信号线之间、多条第二信号线之间及多条拟信号线之间产生阻抗不匹配的问题,因而提升显示面板的显示质量,而且多条第一信号线、多条第二信号线、多条拟信号线及其接触结构彼此间的配置最节省空间。

为让本发明的上述特征和优点能更明显易懂,下文特举实施方式,并配合所附图式作详细说明如下。

附图说明

图1是依照本发明的一实施方式的显示面板的剖面示意图。

图2为图1的显示面板中的像素阵列基板的上视示意图。

图3为图2的像素阵列基板中的像素单元的剖面示意图。

图4为图2的像素阵列基板中的栅极驱动电路的局部剖面示意图。

图5为本发明的另一实施方式的显示面板中的栅极驱动电路的局部剖面示意图。

图6为本发明的另一实施方式的显示面板中的栅极驱动电路的局部剖面示意图。

图7为本发明的另一实施方式的显示面板中的栅极驱动电路的局部剖面示意图。

图8为本发明的另一实施方式的像素阵列基板的上视示意图。

其中,附图标记:

10、20;30、40、50:显示面板

100:像素阵列基板

102:基板

110:对向基板

120:显示介质

a:显示区

b:周边区

c1~c16:接触结构

c10a、c10b:结构图案

ch:主动层

d:漏极

dl1~dl2:数据线

g:栅极

gd:栅极驱动电路

h、v1、v2、v3、v4、v5:接触窗

l1、l2:绝缘层

m1~m16:第一信号线

n:垂直投影的方向

n1~n16:第二信号线

n10a、n10b、n10c、r10a、r10b、r10c:子层

p:第三方向

pe:像素电极

r1~r15:拟信号线

s:源极

sl1~sl16:扫描线

t:主动元件

u:像素单元

w、z:区域

x:第一方向

y:第二方向

具体实施方式

以下将以图式揭露本发明的多个实施方式,为明确说明起见,许多实务上的细节将在以下叙述中一并说明。然而,应了解到,这些实务上的细节不应用以限制本发明。也就是说,在本发明部分实施方式中,这些实务上的细节是非必要的。此外,为简化图式起见,一些习知惯用的结构与元件在图式中将以简单示意地方式为之。

本文使用的「约」、「近似」、「本质上」、或「实质上」包括所述值和在本领域普通技术人员确定的特定值的可接受的偏差范围内的平均值,考虑到所讨论的测量和与测量相关的误差的特定数量(即,测量系统的限制)。例如,「约」可以表示在所述值的一个或多个标准偏差内,或例如±30%、±20%、±15%、±10%、±5%内。再者,本文使用的「约」、「近似」、「本质上」、或「实质上」可依光学性质、蚀刻性质或其它性质,来选择较可接受的偏差范围或标准偏差,而可不用一个标准偏差适用全部性质。

在附图中,为了清楚起见,放大了层、膜、面板、区域等的厚度。在整个说明书中,相同的附图元件符号表示相同的元件。应当理解,当诸如层、膜、区域或基板的元件被称为在另一元件「上」或「连接到」另一元件时,其可以直接在另一元件上或与另一元件连接,或者与来一元件之间可以存在中间元件。相反地,当元件被称为「直接在另一元件上」或「直接连接到」另一元件时,其间不存在中间元件。如本文所使用的,「连接」可以指物理及/或电性连接(耦接或耦合)。因此,二元件间的电性连接(或耦接/耦合)可存在中间元件。

除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本发明所属领域的普通技术人员通常理解的相同的含义。将进一步理解的是,诸如在通常使用的字典中定义的那些术语应当被解释为具有与它们在相关技术和本发明的上下文中的含义一致的含义,并且将不被解释为理想化的或过度正式的意义,除非本文中明确地这样定义。

图1是依照本发明的一实施方式的显示面板的剖面示意图。图2为图1的显示面板中的像素阵列基板的上视示意图。图3为图2的像素阵列基板中的像素单元的剖面示意图。图4为图2的像素阵列基板中的栅极驱动电路的局部剖面示意图。须说明的是,图4的剖面位置对应于图2中的剖线i-i’、剖线ii-ii’的位置。

请同时参照图1至图4,在本实施方式中,显示面板10包括像素阵列基板100、对向基板110及显示介质120。详细而言,在本实施方式中,像素阵列基板100可包括基板102、多条扫描线sl1~sl16、多条数据线dl1~dl2、多个像素单元u以与栅极驱动电路gd。在本实施方式中,像素阵列基板100可选择性地更包括绝缘层l1以及绝缘层l2。为了方便说明起见,图2中省略绘示绝缘层l1以及绝缘层l2。

在本实施方式中,显示介质120配置于像素阵列基板100与对向基板110之间。在本实施方式中,显示介质120可为液晶材料。换言之,显示面板10可为液晶显示面板。然而,本发明并不限于此。在其他实施方式中,显示介质120亦可以是其他的显示材料,例如有机发光材料(organiclightemittingmaterial)、无机发光二极管材料(inorganiclightemittingmaterial)、电泳显示材料(electrophoreticdisplaymaterial)或是电浆显示材料(plasmadisplaymaterial)。因此,显示面板10亦可以是触控有机发光显示面板、触控无机发光显示面板、触控电泳显示面板或触控电浆显示面板。

在本实施方式中,对向基板110与像素阵列基板100对向设置。对向基板110可以是任何所属领域中具有通常知识者所周知用于触控显示面板的任一对向基板。举例来说,在一实施方式中,对向基板110例如可包括空白基板及位于空白基板上的元件层。举例来说,在一实施方式中,对向基板110包括的所述元件层例如可包括彩色滤光层、波长转换层、遮光图案层、对向电极层或其组合,然不限于此,可视需求调整与变化。

在本实施方式中,基板102具有显示区a以及周边区b,其中周边区b位于显示区a的一侧。在本实施方式中,基板102的材质可为玻璃、石英、塑料或有机聚合物。

在本实施方式中,多条扫描线sl1~sl16及多条数据线dl1~dl2配置于显示区a内。在本实施方式中,数据线dl1~dl2分别与扫描线sl1~sl16交叉设置。也就是说,在本实施方式中,扫描线sl1~sl16的延伸方向与数据线dl1~dl2的延伸方向不相同。如图2所示,在本实施方式中,扫描线sl1~sl16的延伸方向与数据线dl1~dl2的延伸方向较佳的是彼此实质上垂直。此外,扫描线sl1~sl16与数据线dl1~dl2可分别位于不相同的膜层,且扫描线sl1~sl16与数据线dl1~dl2之间夹有绝缘层l1(于后文进行详细描述)。基于导电性的考虑,扫描线sl1~sl16以及数据线dl1~dl2一般是使用金属材料来制作。然而,本发明并不限于此,根据其他实施方式,扫描线sl1~sl16以及数据线dl1~dl2也可以使用例如合金、金属材料的氮化物、金属材料的氧化物、金属材料的氮氧化物、非金属但具导电特性的材料、或是其它合适的材料。

在本实施方式中,多个像素单元u阵列排列于显示区a内,且每一像素单元u电性连接于扫描线sl1~sl16中的一者及数据线dl1~dl2中的一者。在本实施方式中,每一像素单元u包括主动元件t以及像素电极pe。

请同时参照图2及图3,在本实施方式中,每一主动元件t可包括栅极g、与栅极g对应设置的主动层ch、电性连接于主动层ch的源极s及漏极d。在本实施方式中,主动元件t是以底部栅极型薄膜晶体管为例来说明,但本发明不限于此。在其他实施方式中,主动元件t也可以是顶部栅极型薄膜晶体管、立体型薄膜晶体管、或其它合适类型的薄膜晶体管。

在本实施方式中,栅极g、源极s及漏极d一般是使用金属材料制作。然而,本发明不以此为限。根据其他的实施方式,栅极g、源极s及漏极d也可以使用例如合金、金属材料的氮化物、金属材料的氧化物、金属材料的氮氧化物、非金属但具导电特性的材料、或是其它合适的材料。

在本实施方式中,主动层ch可为单层或多层结构,且主动层ch的材质包含非晶硅、多晶硅、微晶硅、单晶硅、有机半导体材料、氧化物半导体材料(例如:铟锌氧化物、铟镓锌氧化物、或是其它合适的材料、或上述的组合)、含有掺杂物(dopant)于上述材料中的材料、其它合适的材料、或上述的组合,然本发明不以此为限。

在本实施方式中,绝缘层l1全面性地形成在基板102上,且位于栅极g与主动层ch之间。也就是说,在本实施方式中,绝缘层l1可作为栅绝缘层。在本实施方式中,绝缘层l1可为单层或多层结构,且绝缘层l1的材质可包括无机材料、有机材料、或其它合适的材料,其中无机材料例如包括(但不限于):氧化硅、氮化硅或氮氧化硅;有机材料例如包括(但不限于):聚酰亚胺系树脂、环氧系树脂或压克力系树脂。

另外,在本实施方式中,绝缘层l2可全面性地形成于基板102上,且覆盖源极s及漏极d,以提供绝缘与保护的功能。绝缘层l2可为单层或多层结构,且绝缘层l2的材质可包括无机材料、有机材料、或其它合适的材料,其中无机材料例如包括(但不限于):氧化硅、氮化硅或氮氧化硅;有机材料例如包括(但不限于):聚酰亚胺系树脂、环氧系树脂或压克力系树脂。

在本实施方式中,像素电极pe借由接触窗h与主动元件t的漏极d电性连接,其中接触窗h设置于绝缘层l2中。在本实施方式中,像素电极pe的材质可包括(但不限于):金属氧化物导电材料,例如铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟镓锌氧化物、其它合适的氧化物、或者是上述至少二者的堆栈层。

在本实施方式中,栅极驱动电路gd配置于周边区b内。请参照图2,在本实施方式中,栅极驱动电路gd包括多条第一信号线m1~m16、多条第二信号线n1~n16、多条拟信号线r1~r15以及多个接触结构c1~c16。

在本实施方式中,如图2所示,第一信号线m1~m16沿第一方向x排列于周边区b内且沿第二方向y延伸,第二信号线n1~n16沿第一方向x延伸,且拟信号线r1~r15沿第一方向x延伸。在本实施方式中,第一方向x与第二方向y不相同。如图2所示,在本实施方式中,第一方向x与第二方向y较佳的是彼此实质上垂直。

在本实施方式中,第二信号线n1~n16的长度彼此不相同。如图2所示,在本实施方式中,第二信号线n1~n16的长度由第二信号线n1至第二信号线n16依序递增,但本发明并不限于此。在本实施方式中,拟信号线r1~r15的长度彼此不相同。如图2所示,在本实施方式中,拟信号线r1~r15的长度由拟信号线r1至拟信号线r15依序递减,但本发明并不限于此。

在本实施方式中,第二信号线n2与第一信号线m1于垂直投影的方向n上相重迭,第二信号线n3与第一信号线m1~m2于垂直投影的方向n上相重迭,第二信号线n4与第一信号线m1~m3于垂直投影的方向n上相重迭,第二信号线n5与第一信号线m1~m4于垂直投影的方向n上相重迭,第二信号线n6与第一信号线m1~m5于垂直投影的方向n上相重迭,第二信号线n7与第一信号线m1~m6于垂直投影的方向n上相重迭,第二信号线n8与第一信号线m1~m7于垂直投影的方向n上相重迭,第二信号线n9与第一信号线m1~m8于垂直投影的方向n上相重迭,第二信号线n10与第一信号线m1~m9于垂直投影的方向n上相重迭,第二信号线n11与第一信号线m1~m10于垂直投影的方向n上相重迭,第二信号线n12与第一信号线m1~m11于垂直投影的方向n上相重迭,第二信号线n13与第一信号线m1~m12于垂直投影的方向n上相重迭,第二信号线n14与第一信号线m1~m13于垂直投影的方向n上相重迭,第二信号线n15与第一信号线m1~m14于垂直投影的方向n上相重迭,第二信号线n16与第一信号线m1~m15于垂直投影的方向n上相重迭。也就是说,在本实施方式中,于图2的区域w内,每一第二信号线n2~n16分别与第一信号线m1~m16中的至少一者于垂直投影的方向n上相重迭。从另一观点而言,第一信号线m1~m16沿第二方向y延伸,而第二信号线n1~n16沿第一方向x延伸,因此,在本实施方式中,于图2的区域w内,每一第二信号线n2~n16分别与第一信号线m1~m16中的至少一者交叉设置。

本实施方式中,拟信号线r1与第一信号线m2~m16于垂直投影的方向n上相重迭,拟信号线r2与第一信号线m3~m16于垂直投影的方向n上相重迭,拟信号线r3与第一信号线m4~m16于垂直投影的方向n上相重迭,拟信号线r4与第一信号线m5~m16于垂直投影的方向n上相重迭,拟信号线r5与第一信号线m6~m16于垂直投影的方向n上相重迭,拟信号线r6与第一信号线m7~m16于垂直投影的方向n上相重迭,拟信号线r7与第一信号线m8~m16于垂直投影的方向n上相重迭,拟信号线r8与第一信号线m9~m16于垂直投影的方向n上相重迭,拟信号线r9与第一信号线m10~m16于垂直投影的方向n上相重迭,拟信号线r10与第一信号线m11~m16于垂直投影的方向n上相重迭,拟信号线r11与第一信号线m12~m16于垂直投影的方向n上相重迭,拟信号线r12与第一信号线m13~m16于垂直投影的方向n上相重迭,拟信号线r13与第一信号线m14~m16于垂直投影的方向n上相重迭,拟信号线r14与第一信号线m15~m16于垂直投影的方向n上相重迭,拟信号线r15与第一信号线m16于垂直投影的方向n上相重迭。也就是说,在本实施方式中,于图2的区域w内,每一拟信号线r1~r15分别与第一信号线m1~m16中的至少一者于垂直投影的方向n上相重迭。从另一观点而言,第一信号线m1~m16沿第二方向y延伸,而拟信号线r1~r15沿第一方向x延伸,因此,在本实施方式中,于图2的区域w内,每一拟信号线r1~r15分别与第一信号线m1~m16中的至少一者交叉设置。

在本实施方式中,拟信号线r1~r15的末端与基板102的边缘切齐。也就是说,在本实施方式中,拟信号线r1~r15的一端不连接任何元件。

在本实施方式中,接触结构c1与第一信号线m1、第二信号线n1及拟信号线r1对应设置,接触结构c2与第一信号线m2、第二信号线n2及拟信号线r2对应设置,接触结构c3与第一信号线m3、第二信号线n3及拟信号线r3对应设置,接触结构c4与第一信号线m4、第二信号线n4及拟信号线r4对应设置,接触结构c5与第一信号线m5、第二信号线n5及拟信号线r5对应设置,接触结构c6与第一信号线m6、第二信号线n6及拟信号线r6对应设置,接触结构c7与第一信号线m7、第二信号线n7及拟信号线r7对应设置,接触结构c8与第一信号线m8、第二信号线n8及拟信号线r8对应设置,接触结构c9与第一信号线m9、第二信号线n9及拟信号线r9对应设置,接触结构c10第一信号线m10、第二信号线n10及拟信号线r10对应设置,接触结构c11与第一信号线m11、第二信号线n11及拟信号线r11对应设置,接触结构c12与第一信号线m12、第二信号线n12及拟信号线r12对应设置,接触结构c13与第一信号线m13、第二信号线n13及拟信号线r13对应设置,接触结构c14与第一信号线m14、第二信号线n14及拟信号线r14对应设置,接触结构c15与第一信号线m15、第二信号线n15及拟信号线r15对应设置,接触结构c16与第一信号线m15及第二信号线n15对应设置。也就是说,在本实施方式中,于图2的区域z内,接触结构c1~c15与第一信号线m1~m15、第二信号线n1~n15及拟信号线r1~r15对应设置。从另一观点而言,在本实施方式中,接触结构c1~c16分别与第二信号线n1~n16对应设置,因此接触结构c1~c16不位于同一水平轴在线,如此设计可于配置上较节省空间,进而达到窄边框的功效。

在本实施方式中,接触结构c1所对应的第二信号线n1的长度和所对应的拟信号线r1的长度的总和,接触结构c2所对应的第二信号线n2的长度和所对应的拟信号线r2的长度的总和,接触结构c3所对应的第二信号线n3的长度和所对应的拟信号线r3的长度的总和,接触结构c4所对应的第二信号线n4的长度和所对应的拟信号线r4的长度的总和,接触结构c5所对应的第二信号线n5的长度和所对应的拟信号线r5的长度的总和,接触结构c6所对应的第二信号线n6的长度和所对应的拟信号线r6的长度的总和,接触结构c7所对应的第二信号线n7的长度和所对应的拟信号线r7的长度的总和,接触结构c8所对应的第二信号线n8的长度和所对应的拟信号线r8的长度的总和,接触结构c9所对应的第二信号线n9的长度和所对应的拟信号线r9的长度的总和,接触结构c10所对应的第二信号线n10的长度和所对应的拟信号线r10的长度的总和,接触结构c11所对应的第二信号线n11的长度和所对应的拟信号线r11的长度的总和,接触结构c12所对应的第二信号线n12的长度和所对应的拟信号线r12的长度的总和,接触结构c13所对应的第二信号线n13的长度和所对应的拟信号线r13的长度的总和,接触结构c14所对应的第二信号线n14的长度和所对应的拟信号线r14的长度的总和,接触结构c15所对应的第二信号线n15的长度和所对应的拟信号线r15的长度的总和相同,且与接触结构c16所对应的第二信号线n16的长度相同。也就是说,在本实施方式中,于图2的区域z内,接触结构c1~c15中的一者所对应的第二信号线(即第二信号线n1~n15中的一者)的长度和所对应的拟信号线(即拟信号线r1~r15中的一者)的长度的总和与接触结构c1~c15中的另一者所对应的第二信号线(即第二信号线n1~n15中的另一者)的长度和所对应的拟信号线(即拟信号线r1~r15中的另一者)的长度的总和相同。

以下,将同时参照图2、图3及图4对第一信号线m1~m16、第二信号线n1~n16、拟信号线r1~r15及接触结构c1~c16的结构、彼此间的设置关系及连接关系进行说明。值得一提的是,虽然图4主要是以第二信号线n10及与其对应的第一信号线m10、拟信号线r10、接触结构c10为例进行说明第二信号线n10、第一信号线m10、拟信号线r10及接触结构c10的结构以及彼此间的设置关系及连接关系,但根据以下关于第二信号线n10、第一信号线m10、拟信号线r10及接触结构c10的描述,任何本领域技术人员应可理解,栅极驱动电路gd的整体架构。

请同时参照图2及图4,在本实施方式中,第二信号线n10与第一信号线m10经由接触结构c10而彼此电性连接。基于此,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n9、n11~n16分别经由对应的接触结构c1~c9、c11~c16与对应的第一信号线m1~m9、m11~m16电性连接。也就是说,在本实施方式中,第二信号线n1~n16与第一信号线m1~m16可具有一对一的连接关系,藉此第一信号线m1~m16自外部电路接收到的信号可分别经由所对应的第二信号线n1~n16传送。

在本实施方式中,第二信号线n10与拟信号线r10经由接触结构c10而彼此电性连接。基于此,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n9、n11~n15分别经由对应的接触结构c1~c9、c11~c15与对应的拟信号线r1~r9、r11~r15电性连接。也就是说,在本实施方式中,于图2的区域z内,第二信号线n1~n15与拟信号线r1~r15可具有一对一的连接关系,藉此拟信号线r1~r15可接收到分别与对应的第二信号线n1~n15相同的信号。

请同时参照图2、图3及图4,在本实施方式中,第一信号线m8~m11的材质与栅极g的材质相同。也就是说,任何本领域技术人员应可理解,在本实施方式中,第一信号线m1~m16的材质例如是(但不限于):金属材料、合金、金属材料的氮化物、金属材料的氧化物、金属材料的氮氧化物、非金属但具导电特性的材料、或是其它合适的材料。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,第一信号线m1~m16与栅极g可在同一道光掩膜工艺中形成。

请参照图2及图4,在本实施方式中,第二信号线n10包括子层n10a及子层n10b,其中子层n10b位于子层n10a上。另外,在本实施方式中,子层n10b直接位于子层n10a上。基于此,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16皆可包括双层结构。

另外,请同时参照图2、图3及图4,在本实施方式中,子层n10a的材质与主动层ch的材质相同,且子层n10b的材质与源极s及漏极d的材质相同。也就是说,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16中任一者的一子层(例如:子层n10a)的材质例如包括(但不限于):非晶硅、多晶硅、微晶硅、单晶硅、有机半导体材料、氧化物半导体材料(例如:铟锌氧化物、铟镓锌氧化物、或是其它合适的材料、或上述的组合)、含有掺杂物(dopant)于上述材料中的材料、其它合适的材料、或上述的组合,而另一子层(例如:子层n10b)的材质例如是(但不限于):金属材料、合金、金属材料的氮化物、金属材料的氧化物、金属材料的氮氧化物、非金属但具导电特性的材料、或是其它合适的材料。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16中任一者的一子层(例如:子层n10a)与主动层ch可在同一道光掩膜工艺中形成,第二信号线n1~n16中任一者的另一子层(例如:子层n10b)与源极s及漏极d可在同一道光掩膜工艺中形成。

另外,如图4所示,在本实施方式中,部分的子层n10b下方未存在有子层n10a,但本发明并不限于此。在其他实施方式中,子层n10b下方可皆存在有子层n10a,而此时子层n10b与子层n10a可在同一道光掩膜工艺中形成。

请参照图2及图4,在本实施方式中,拟信号线r10包括子层r10a及子层r10b,其中子层r10b位于子层r10a上。另外,在本实施方式中,子层r10b直接位于子层r10a上。基于此,任何本领域技术人员应可理解,在本实施方式中,拟信号线r1~r15皆可包括双层结构。

另外,请同时参照图2、图3及图4,在本实施方式中,子层r10a的材质与主动层ch的材质相同,且子层r10b的材质与源极s及漏极d的材质相同。也就是说,任何本领域技术人员应可理解,在本实施方式中,拟信号线r1~r15中任一者的一子层(例如:子层r10a)的材质例如包括(但不限于):非晶硅、多晶硅、微晶硅、单晶硅、有机半导体材料、氧化物半导体材料(例如:铟锌氧化物、铟镓锌氧化物、或是其它合适的材料、或上述的组合)、含有掺杂物(dopant)于上述材料中的材料、其它合适的材料、或上述的组合,而另一子层(例如:子层r10b)的材质例如是(但不限于):金属材料、合金、金属材料的氮化物、金属材料的氧化物、金属材料的氮氧化物、非金属但具导电特性的材料、或是其它合适的材料。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,拟信号线r1~r15中任一者的一子层(例如:子层r10a)与主动层ch可在同一道光掩膜工艺中形成,拟信号线r1~r15中任一者的另一子层(例如:子层r10b)与源极s及漏极d可在同一道光掩膜工艺中形成。

另外,如图4所示,在本实施方式中,部分的子层r10b下方未存在有子层r10a,但本发明并不限于此。在其他实施方式中,子层r10b下方可皆存在有子层r10a,而此时子层r10b与子层r10a可在同一道光掩膜工艺中形成。

值得一提的是,在本实施方式中,通过第二信号线n1~n16、拟信号线r1~r15皆可包括双层结构(例如:第二信号线n10包括子层n10a及子层n10b,拟信号线r10包括子层r10a及子层r10b),且任一双层结构中的一子层的材质与主动层ch的材质相同(例如:子层n10a的材质与主动层ch的材质相同,子层r10a的材质与主动层ch的材质相同),使得第二信号线n1~n16、拟信号线r1~r15所承受的负载(例如:电阻电容负载(rc-loading))可降低。或者因为基板102的形状为非矩形或周边区b的形状不规则时,其剩余空间不同的状况下,可通过第二信号线n1~n16中的子层n10a及子层n10b或者拟信号线r1~r15的子层r10a及子层r10b的长度控制或材料特性搭配,使得栅极驱动电路gd内的第一信号线m1~m16之间、第二信号线n1~n16之间及拟信号线r1~r15之间阻抗更匹配,因而提升显示面板10的显示质量。

请同时参照图2、图3及图4,在本实施方式中,绝缘层l1位于第一信号线m9与第二信号线n10之间,以及绝缘层l1位于第一信号线m11与拟信号线r10之间。也就是说,任何本领域技术人员应可理解,在本实施方式中,绝缘层l1系位于第一信号线m1~m16与第二信号线n1~n16之间,以及绝缘层l1系位于第一信号线m1~m16与拟信号线r1~n15之间。从另一观点而言,在本实施方式中,第一信号线m1~m16与第二信号线n1~n16之间会形成跨接电容(cross-overcapacitance),其中位于第一信号线m1~m16与第二信号线n1~n16之间的绝缘层l1则作为所述跨接电容的电容绝缘层。举例而言,在本实施方式中,第一信号线m1与第二信号线n2~n16之间会形成跨接电容,第二信号线n16与第一信号线m1~m15之间会形成跨接电容。同样地,在本实施方式中,第一信号线m1~m16与拟信号线r1~n15之间会形成跨接电容,其中位于第一信号线m1~m16与拟信号线r1~n15之间的绝缘层l1则作为所述跨接电容的电容绝缘层。举例而言,在本实施方式中,第一信号线m16与拟信号线r1~n15之间会形成跨接电容,拟信号线r1与第一信号线m2~m16之间会形成跨接电容。

值得一提的是,如前文所述,在本实施方式中,第二信号线n1~n16、拟信号线r1~r15皆可包括双层结构,且任一双层结构中的一子层的材质与主动层ch的材质相同,藉此第一信号线m1~m16与第二信号线n1~n16之间所形成的跨接电容的电容值以及第二信号线n16与第一信号线m1~m15之间所形成的跨接电容的电容值会因自外部电路输入的信号所在的膜层不同而不同。举例而言,第一信号线m1与第二信号线n2~n16之间的跨接电容值大于拟信号线r1与第一信号线m2~m16之间的跨接电容值,这是因为就第一信号线m1与第二信号线n2~n16之间的跨接电容而言,自外部电路输入的信号是走在第一信号线m1;而就拟信号线r1与第一信号线m2~m16之间的跨接电容而言,自外部电路输入的信号是走在拟信号线r1。

请参照图2及图4,在本实施方式中,接触结构c10包括结构图案c10a及结构图案c10b,其中结构图案c10b经由位于绝缘层l2中的接触窗v2与结构图案c10a直接连接,结构图案c10b经由位于绝缘层l1、结构图案c10a及绝缘层l2中的接触窗v1与第一信号线m10直接连接,且结构图案c10a与第二信号线n10中的子层n10b及拟信号线r10中的子层r10b直接连接。

请同时参照图2、图3及图4,在本实施方式中,接触结构c10中的结构图案c10a的材质与第二信号线n10中的子层n10b的材质及拟信号线r10中的子层r10b的材质相同。也就是说,在本实施方式中,接触结构c1~c16中任一者的部分结构的材质例如是(但不限于):金属材料、合金、金属材料的氮化物、金属材料的氧化物、金属材料的氮氧化物、非金属但具导电特性的材料、或是其它合适的材料。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,接触结构c1~c16中任一者的部分结构可与源极s及漏极d在同一道光掩膜工艺中形成。

请同时参照图2、图3及图4,在本实施方式中,接触结构c10中的结构图案c10b的材质与像素电极pe的材质相同。也就是说,在本实施方式中,接触结构c1~c16中任一者的部分结构的材质例如是(但不限于):铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟镓锌氧化物、其它合适的氧化物、或者是上述至少二者的堆栈层。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,接触结构c1~c16中任一者的部分结构可与像素电极pe在同一道光掩膜工艺中形成。

另外,如图4所示,在本实施方式中,接触结构c10中的结构图案c10a直接在绝缘层l1上,但本发明并不限于此。在其他实施方式中,接触结构c10中的结构图案c10a与绝缘层l1之间可设置有材质与主动层ch的材质相同的膜层,而此时所述膜层与结构图案c10a可在同一道光掩膜工艺中形成,且接触窗v1更位于所述膜层中。基于前述针对接触结构c10的描述,任何本领域技术人员应可参阅而类推其余的接触结构c1~c9、c11~c16的结构。

请再次参照图2,在本实施方式中,第二信号线n1与扫描线sl1电性连接,第二信号线n2与扫描线sl2电性连接,第二信号线n3与扫描线sl3电性连接,第二信号线n4与扫描线sl4电性连接,第二信号线n5与扫描线sl5电性连接,第二信号线n6与扫描线sl6电性连接,第二信号线n7与扫描线sl7电性连接,第二信号线n8与扫描线sl8电性连接,第二信号线n9与扫描线sl9电性连接,第二信号线n10与扫描线sl10电性连接,第二信号线n11与扫描线sl11电性连接,第二信号线n12与扫描线sl12电性连接,第二信号线n13与扫描线sl13电性连接,第二信号线n14与扫描线sl14电性连接,第二信号线n15与扫描线sl15电性连接,第二信号线n16与扫描线sl16电性连接。也就是说,在本实施方式中,第二信号线n1~n16分别与对应的扫描线sl16~sl16电性连接。从另一观点而言,在本实施方式中,第二信号线n1~n16与扫描线sl1~sl16可具有一对一的连接关系,藉此第二信号线n1~n16分别自对应的第一信号线m1~m16接收到的信号可分别经由所对应的扫描线sl1~sl16传送至对应的像素单元u,以驱动像素单元u。

在栅极驱动电路gd内未设置有拟信号线r1~r15的显示面板中,第一信号线m1~m16与第二信号线n1~n16之间所形成的跨接电容的电容值会产生至少16.3%的差异,使得第一信号线m1~m16之间或第二信号线n1~n16之间产生阻抗不匹配的问题,进而导致自外部电路输入的信号产生失真现象,并影响显示质量(例如:显示画面产生亮暗线)。

有鉴于此,在本实施方式中,显示面板10通过在区域z内,栅极驱动电路gd包括沿第二方向y延伸的第一信号线m1~m15、沿第一方向x延伸的第二信号线n1~n15、沿第一方向x延伸的拟信号线r1~r15以及接触结构c1~c15,其中第一信号线m1~m15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,以及拟信号线r1~r15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,使得与栅极驱动电路gd内未设置有拟信号线r1~r15的显示面板相比,显示面板10的栅极驱动电路gd内的跨接电容值的分布较为均匀。如此一来,在窄边框的限制下,显示面板10能够有效避免栅极驱动电路gd内的第一信号线m1~m16之间、第二信号线n1~n16之间及拟信号线r1~r15之间产生阻抗不匹配的问题,因而提升显示面板10的显示质量。

另外,如前文所述,在图1至图4的实施方式中,第二信号线n1~n15与拟信号线r1~r15具有一对一的连接关系,但本发明并不限于此。在其他实施方式中,第二信号线n1~n15与拟信号线r1~r15之间也可以具有一对多的连接关系。

另外,如前文所述,在图1至图4的实施方式中,第二信号线n1~n16中任一者的材质包括与主动层ch相同的材质以及与源极s及漏极d相同的材质,拟信号线r1~r15中任一者的材质包括与主动层ch相同的材质以及与源极s及漏极d相同的材质,并且接触构c10~c16中任一者的材质包括与源极s及漏极d相同的材质以及与像素电极pe相同的材质,但本发明并不限于此。以下,将参照图5对其他变化态样进行详细说明。在此必须说明的是,下述实施方式沿用了前述实施方式的元件符号与部分内容,其中采用相同或相似的符号来表示相同或相似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施方式,下述实施方式不再重复赘述。

图5为本发明的另一实施方式的显示面板中的栅极驱动电路的局部剖面示意图。值得注意的是,图5的剖面位置可对应至图2中的剖线i-i’、剖线ii-ii’的位置,图5仅绘示出显示面板20中的栅极驱动电路gd的局部结构,且图5的显示面板20中的栅极驱动电路gd的上视示意图请参考图2。然而,根据前述图1至图4的实施方式的内容,任何本领域技术人员应可理解显示面板20的整体结构或布局。

请同时参照图5与图4,图5的显示面板20中的栅极驱动电路gd与图4的显示面板10中的栅极驱动电路gd相似,因此相同或相似的元件以相同或相似的符号表示,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述图1至图4的实施方式。以下,将就图5的显示面板20中的栅极驱动电路gd与图4的显示面板10中的栅极驱动电路gd间的差异处做说明。

请参照图5,在本实施方式中,第二信号线n10中的子层n10a的材质与主动层ch的材质相同,而第二信号线n10中的子层n10b的材质与像素电极pe的材质相同。也就是说,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16中任一者的一子层(例如:子层n10a)的材质例如包括(但不限于):非晶硅、多晶硅、微晶硅、单晶硅、有机半导体材料、氧化物半导体材料(例如:铟锌氧化物、铟镓锌氧化物、或是其它合适的材料、或上述的组合)、含有掺杂物(dopant)于上述材料中的材料、其它合适的材料、或上述的组合,而另一子层(例如:子层n10b)的材质例如是(但不限于):铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟镓锌氧化物、其它合适的氧化物、或者是上述至少二者的堆栈层。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16中任一者的一子层(例如:子层n10a)与主动层ch可在同一道光掩膜工艺中形成,第二信号线n1~n16中任一者的另一子层(例如:子层n10b)与像素电极pe可在同一道光掩膜工艺中形成。

请参照图5,在本实施方式中,拟信号线r10中的子层r10a的材质与主动层ch的材质相同,而拟信号线r10中的子层r10b的材质与像素电极pe的材质相同。也就是说,任何本领域技术人员应可理解,在本实施方式中,拟信号线r1~r15中任一者的一子层(例如:子层r10a)的材质例如包括(但不限于):非晶硅、多晶硅、微晶硅、单晶硅、有机半导体材料、氧化物半导体材料(例如:铟锌氧化物、铟镓锌氧化物、或是其它合适的材料、或上述的组合)、含有掺杂物(dopant)于上述材料中的材料、其它合适的材料、或上述的组合,而另一子层(例如:子层r10b)的材质例如是(但不限于):铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟镓锌氧化物、其它合适的氧化物、或者是上述至少二者的堆栈层。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,拟信号线r1~r15中任一者的一子层(例如:子层r10a)与主动层ch可在同一道光掩膜工艺中形成,拟信号线r1~r15中任一者的另一子层(例如:子层r10b)与像素电极pe可在同一道光掩膜工艺中形成。

请参照图5,在本实施方式中,接触结构c10经由位于绝缘层l1中的接触窗v3与第一信号线m10直接连接,且接触结构c10与第二信号线n10中的子层n10b及拟信号线r10中的子层r10b直接连接。也就是说,在本实施方式中,接触结构c10为单层结构。另外,请参照图5,在本实施方式中,接触结构c10的材质与第二信号线n10中的子层n10b的材质及拟信号线r10中的子层r10b的材质相同。举例而言,在相同材质下,接触结构c10与接触窗v3在垂直投影的方向n上重迭,而第二信号线n10中的子层n10b为自接触窗v3往显示区a延伸,拟信号线r10中的子层r10b则为自接触窗v3往周边区b延伸。在本实施方式中,接触结构c1~c16中任一者的材质例如是(但不限于):铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟镓锌氧化物、其它合适的氧化物、或者是上述至少二者的堆栈层。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,接触结构c1~c16中的任一者可与像素电极pe在同一道光掩膜工艺中形成。基于前述针对显示面板20中的接触结构c10的描述,任何本领域技术人员应可参阅而类推显示面板20中其余的接触结构c1~c9、c11~c16的结构。

值得说明的是,基于图1至图4的实施方式可知,显示面板20通过在区域z内,栅极驱动电路gd包括沿第二方向y延伸的第一信号线m1~m15、沿第一方向x延伸的第二信号线n1~n15、沿第一方向x延伸的拟信号线r1~r15以及接触结构c1~c15,其中第一信号线m1~m15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,以及拟信号线r1~r15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,使得显示面板20的栅极驱动电路gd内的跨接电容值的分布得以均匀。如此一来,在窄边框的限制下,显示面板20能够有效避免栅极驱动电路gd内的第一信号线m1~m16之间、第二信号线n1~n16之间及拟信号线r1~r15之间产生阻抗不匹配的问题,因而提升显示面板20的显示质量。

另外,如前文所述,在图1至图4的实施方式中,第二信号线n1~n16中任一者的材质包括与主动层ch相同的材质以及与源极s及漏极d相同的材质,且拟信号线r1~r15中任一者的材质也包括与主动层ch相同的材质以及与源极s及漏极d相同的材质,亦即第二信号线n1~n16与拟信号线r1~r15具有相同的组成,但本发明并不限于此。以下,将参照图6对其他变化态样进行详细说明。在此必须说明的是,下述实施方式沿用了前述实施方式的元件符号与部分内容,其中采用相同或相似的符号来表示相同或相似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施方式,下述实施方式不再重复赘述

图6为本发明的另一实施方式的显示面板中的栅极驱动电路的局部剖面示意图。值得注意的是,图6的剖面位置可对应至图2中的剖线i-i’、剖线ii-ii’的位置,图6仅绘示出显示面板30中的栅极驱动电路gd的局部结构,且图6的显示面板30中的栅极驱动电路gd的上视示意图请参考图2。然而,根据前述图1至图4的实施方式的内容,任何本领域技术人员应可理解显示面板30的整体结构或布局。

请同时参照图6与图4,图6的显示面板30中的栅极驱动电路gd与图4的显示面板10中的栅极驱动电路gd相似,因此相同或相似的元件以相同或相似的符号表示,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述图1至图4的实施方式。以下,将就图6的显示面板30中的栅极驱动电路gd与图4的显示面板10中的栅极驱动电路gd间的差异处做说明。

请参照图6,在本实施方式中,第二信号线n10中的子层n10a的材质与主动层ch的材质相同,而第二信号线n10中的子层n10b的材质与像素电极pe的材质相同。也就是说,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16中任一者的一子层(例如:子层n10a)的材质例如包括(但不限于):非晶硅、多晶硅、微晶硅、单晶硅、有机半导体材料、氧化物半导体材料(例如:铟锌氧化物、铟镓锌氧化物、或是其它合适的材料、或上述的组合)、含有掺杂物(dopant)于上述材料中的材料、其它合适的材料、或上述的组合,而另一子层(例如:子层n10b)的材质例如是(但不限于):铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟镓锌氧化物、其它合适的氧化物、或者是上述至少二者的堆栈层。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16中任一者的一子层(例如:子层n10a)与主动层ch可在同一道光掩膜工艺中形成,第二信号线n1~n16中任一者的另一子层(例如:子层n10b)与像素电极pe可在同一道光掩膜工艺中形成。

请参照图6,在本实施方式中,接触结构c10中的结构图案c10b经由位于绝缘层l1及结构图案c10a中的接触窗v4与第一信号线m10直接连接,接触结构c10中的结构图案c10b与第二信号线n10中的子层n10b直接连接,且结构图案c10a与拟信号线r10中的子层r10b直接连接。另外,在本实施方式中,由于第二信号线n1~n16中任一者的一子层(例如:子层n10b)可与像素电极pe在同一道光掩膜工艺中形成,因此接触结构c1~c16中任一者的部分结构(例如:结构图案c10b)可与第二信号线n1~n16中任一者的一子层(例如:子层n10b)在同一道光掩膜工艺中形成。基于前述针对显示面板30中的接触结构c10的描述,任何本领域技术人员应可参阅而类推显示面板30中其余的接触结构c1~c9、c11~c16的结构。

值得说明的是,基于图1至图4的实施方式可知,显示面板30通过在区域z内,栅极驱动电路gd包括沿第二方向y延伸的第一信号线m1~m15、沿第一方向x延伸的第二信号线n1~n15、沿第一方向x延伸的拟信号线r1~r15以及接触结构c1~c15,其中第一信号线m1~m15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,以及拟信号线r1~r15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,使得显示面板30的栅极驱动电路gd内的跨接电容值的分布得以均匀。如此一来,在窄边框的限制下,显示面板30能够有效避免栅极驱动电路gd内的第一信号线m1~m16之间、第二信号线n1~n16之间及拟信号线r1~r15之间产生阻抗不匹配的问题,因而提升显示面板30的显示质量。

另外,在图6的实施方式中,第二信号线n1~n16中任一者的材质包括与主动层ch相同的材质以及与像素电极pe相同的材质,且拟信号线r1~r15中任一者的材质包括与主动层ch相同的材质以及与源极s及漏极d相同的材质,但本发明并不限于此。在另一实施方式中,第二信号线n1~n16中任一者的材质也可以包括与主动层ch相同的材质以及与源极s及漏极d相同的材质,而拟信号线r1~r15中任一者的材质则也可以包括与主动层ch相同的材质以及与像素电极pe相同的材质。在又一实施方式中,一部分的第二信号线n1~n16的材质可以包括与主动层ch相同的材质以及与源极s及漏极d相同的材质,而另一部分的第二信号线n1~n16的材质则可以包括与主动层ch相同的材质以及与像素电极pe相同的材质,以及一部分的拟信号线r1~r15的材质可以包括与主动层ch相同的材质以及与源极s及漏极d相同的材质,而另一部分的拟信号线r1~r15的材质则可以包括与主动层ch相同的材质以及与像素电极pe相同的材质。也就是说,只要第二信号线n1~n16及拟信号线r1~r15中的一者包括与像素电极pe相同的材质,且第二信号线n1~n16及拟信号线r1~r15中的另一者包括与源极s及漏极d相同的材质即落入本发明的范畴。

另外,如前文所述,在图1至图4的实施方式中,第二信号线n1~n16、拟信号线r1~r15皆包括双层结构,但本发明并不限于此。以下,将参照图7对其他变化态样进行详细说明。在此必须说明的是,下述实施方式沿用了前述实施方式的元件符号与部分内容,其中采用相同或相似的符号来表示相同或相似的元件,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述实施方式,下述实施方式不再重复赘述。

图7为本发明的另一实施方式的显示面板中的栅极驱动电路的局部剖面示意图。值得注意的是,图7的剖面位置可对应至图2中的剖线i-i’、剖线ii-ii’的位置,图7仅绘示出显示面板40中的栅极驱动电路gd的局部结构,且图7的显示面板40中的栅极驱动电路gd的上视示意图请参考图2。然而,根据前述图1至图4的实施方式的内容,任何本领域技术人员应可理解显示面板40的整体结构或布局。

请同时参照图7与图4,图7的显示面板40中的栅极驱动电路gd与图4的显示面板10中的栅极驱动电路gd相似,因此相同或相似的元件以相同或相似的符号表示,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述图1至图4的实施方式。以下,将就图7的显示面板40中的栅极驱动电路gd与图4的显示面板10中的栅极驱动电路gd间的差异处做说明。

请参照图7,在本实施方式中,第二信号线n10包括位于子层n10b上的子层n10c,其中子层n10b位于子层n10a与子层n10c之间。另外,在本实施方式中,子层n10c直接位于子层n10b上。基于此,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16皆可包括三层结构。

另外,请参照图7,在本实施方式中,子层n10c的材质与像素电极pe的材质相同。也就是说,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16中任一者的一子层(例如:子层n10c)的材质例如是(但不限于):铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟镓锌氧化物、其它合适的氧化物、或者是上述至少二者的堆栈层。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,第二信号线n1~n16中任一者的一子层(例如:子层n10c)与像素电极pe可在同一道光掩膜工艺中形成。

请参照图7,在本实施方式中,拟信号线r10包括位于子层r10b上的子层r10c,其中子层r10b位于子层r10a与子层r10c之间。另外,在本实施方式中,子层r10c直接位于子层r10b上。基于此,任何本领域技术人员应可理解,在本实施方式中,拟信号线r1~r15皆可包括三层结构。

另外,请参照图7,在本实施方式中,子层r10c的材质与像素电极pe的材质相同。也就是说,任何本领域技术人员应可理解,在本实施方式中,拟信号线r1~r15中任一者的一子层(例如:子层r10c)的材质例如是(但不限于):铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟镓锌氧化物、其它合适的氧化物、或者是上述至少二者的堆栈层。从另一观点而言,任何本领域技术人员应可理解,在本实施方式中,拟信号线r1~r15中任一者的一子层(例如:子层r10c)与像素电极pe可在同一道光掩膜工艺中形成。

请参照图7,在本实施方式中,接触结构c10中的结构图案c10b经由位于绝缘层l1及结构图案c10a中的接触窗v5与第一信号线m10直接连接,接触结构c10中的结构图案c10b与第二信号线n10中的子层n10c及拟信号线r10中的子层r10c直接连接。另外,在本实施方式中,由于第二信号线n1~n16中任一者的一子层(例如:子层n10c)及拟信号线r1~r15中任一者的一子层(例如:子层r10c)可与像素电极pe在同一道光掩膜工艺中形成,因此接触结构c1~c16中任一者的部分结构(例如:结构图案c10b)可与第二信号线n1~n16中任一者的一子层(例如:子层n10c)及拟信号线r1~r15中任一者的一子层(例如:子层r10c)在同一道光掩膜工艺中形成。基于前述针对显示面板40中的接触结构c10的描述,任何本领域技术人员应可参阅而类推显示面板40中其余的接触结构c1~c9、c11~c16的结构。

值得说明的是,基于图1至图4的实施方式可知,显示面板40通过在区域z内,栅极驱动电路gd包括沿第二方向y延伸的第一信号线m1~m15、沿第一方向x延伸的第二信号线n1~n15、沿第一方向x延伸的拟信号线r1~r15以及接触结构c1~c15,其中第一信号线m1~m15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,以及拟信号线r1~r15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,使得显示面板40的栅极驱动电路gd内的跨接电容值的分布得以均匀。如此一来,在窄边框的限制下,显示面板40能够有效避免栅极驱动电路gd内的第一信号线m1~m16之间、第二信号线n1~n16之间及拟信号线r1~r15之间产生阻抗不匹配的问题,因而提升显示面板40的显示质量。

另外,在本实施方式中,通过第二信号线n1~n16、拟信号线r1~r15皆可包括三层结构(例如:第二信号线n10包括子层n10a、子层n10b及子层n10c,拟信号线r10包括子层r10a、子层r10b及子层r10c),且任一三层结构的材质分别包括与主动层ch相同的材质、与源极s及漏极d相同的材质及与像素电极pe相同的材质(例如:子层n10a的材质与主动层ch的材质相同,子层n10b的材质与源极s及漏极d的材质相同,子层n10c的材质与像素电极pe的材质相同),使得第二信号线n1~n16、拟信号线r1~r15所承受的负载(例如:电阻电容负载(rc-loading))可降低。

另外,如前文所述,在图1至图4的实施方式中,第一信号线m1~m15沿第二方向y延伸,拟信号线r1~r15沿第一方向x延伸,且第一方向x与第二方向y实质上垂直,亦即第一信号线m1~m15与拟信号线r1~r15彼此实质上垂直,但本发明并不限于此。以下,将参照图8对其他变化态样进行详细说明。

图8为本发明的另一实施方式的像素阵列基板的上视示意图。请同时参照图8与图2,图8的显示面板50中的像素阵列基板100与图2的显示面板10中的像素阵列基板100相似,因此相同或相似的元件以相同或相似的符号表示,并且省略了相同技术内容的说明。关于省略部分的说明可参考前述图1至图4的实施方式,并且根据前述图1至图4的实施方式的内容,任何本领域技术人员应可理解显示面板50的整体结构或布局。以下,将就图8的显示面板50中的像素阵列基板100与图2的显示面板10中的像素阵列基板100间的差异处做说明。

请参照图8,在本实施方式中,拟信号线r1~r15沿第三方向p延伸。详细而言,在本实施方式中,第三方向p与第一方向x不相同,且第三方向p与第二方向y不相同。也就是说,在本实施方式中,拟信号线r1~r15与第一信号线m1~m16彼此相交叉,且拟信号线r1~r15与第二信号线n1~n16彼此相交叉。具体而言,在本实施方式中,第三方向p与第二方向y之间具有夹角θ,其中夹角θ介于约45度至约135度的范围内,且随显示面板50尺寸愈小,周边区b空间不足,夹角θ的值也随之减小,拟信号线r1~r15相较于夹角θ为90度如图2中的实施方式的长度加长,阻值配补偿大小的影响加大。

值得说明的是,基于图1至图4的实施方式可知,显示面板50通过在区域z内,栅极驱动电路gd包括沿第二方向y延伸的第一信号线m1~m15、沿第一方向x延伸的第二信号线n1~n15、沿第一方向x延伸的拟信号线r1~r15以及接触结构c1~c15,其中第一信号线m1~m15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,以及拟信号线r1~r15中的每一者经由对应的一个接触结构c1~c15与第二信号线n1~n15中对应的一条电性连接,使得显示面板50的栅极驱动电路gd内的跨接电容值的分布得以均匀。如此一来,在窄边框的限制下,显示面板50能够有效避免栅极驱动电路gd内的第一信号线m1~m15之间、第二信号线n1~n15之间及拟信号线r1~r15之间产生阻抗不匹配的问题,因而提升显示面板50的显示质量。

综上所述,在上述实施方式的显示面板中,显示面板通过像素阵列基板中的配置于周边区内的栅极驱动电路包括沿第一方向排列且沿第二方向延伸的多条第一信号线、沿第一方向延伸的多条第二信号线、沿第一方向延伸的多条拟信号线以及与多条第一信号线、多条第二信号线及多条拟信号线对应设置的多个接触结构,其中多条第一信号线中的每一者经由对应的一个接触结构与对应的一条第二信号线电性连接,多条拟信号线中的每一者经由对应的一个接触结构与对应的一条第二信号线电性连接,以及多条第二信号线中的每一者分别与对应的一条扫描线电性连接,使得栅极驱动电路内的跨接电容值的分布得以均匀。如此一来,在窄边框的限制下,显示面板能够有效避免栅极驱动电路内的多条第一信号线之间、多条第二信号线之间及多条拟信号线之间产生阻抗不匹配的问题,因而提升显示面板的显示质量。

当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明权利要求的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1