驱动电路、显示面板及显示装置的制作方法

文档序号:16520553发布日期:2019-01-05 09:56阅读:219来源:国知局
驱动电路、显示面板及显示装置的制作方法

本发明涉及显示技术领域,更具体地,涉及一种驱动电路、显示面板及显示装置。



背景技术:

现有的显示装置技术中,显示面板主要分为液晶显示面板和有机自发光显示面板两种主流的技术。其中,液晶显示面板通过在像素电极和公共电极上施加电压,形成能够控制液晶分子偏转的电场,进而控制光线的透过实现显示面板的显示功能;有机自发光显示面板采用有机电致发光材料,当有电流通过有机电致发光材料时,发光材料就会发光,进而实现了显示面板的显示功能。

显示面板中驱动电路是实现显示面板像素驱动重要电路,现有的驱动电路中通常包括多个控制端和信号输入端,通过对各个控制端和信号输入端输入信号的时序进行控制,保证驱动电路的输出端在相应的时间段输出相应的信号。以扫描驱动电路为例,在一帧画面的扫描过程中,在一个移位寄存器中需要保证移位寄存器的输出端在某一个时间段(t1′)内输出有效电平信号,而在其他时间段(t2′)内都输出无效电平信号,而如果在t1′输出了无效电平信号,将导致显示面板出现乱显。

因此,提供一种电路稳定性好的驱动电路、显示面板及显示装置,避免显示面板出现乱显现象时本领域亟待解决的问题。



技术实现要素:

有鉴于此,本发明提供了一种驱动电路、显示面板及显示装置,解决了提高电路稳定性,免显示面板出现乱显的问题。

第一方面,本发明提供一种驱动电路,包括多个级联的移位寄存器,移位寄存器包括上拉控制单元、下拉控制单元、上拉输出单元、下拉输出单元和移位寄存器输出端,其中,

上拉控制单元,与上拉输出单元电连接,上拉控制单元的控制端输入第一时钟信号,上拉控制单元的第一端输入第一信号,上拉控制单元的第二端电连接上拉输出单元的控制端;

下拉控制单元,与下拉输出单元电连接,下拉控制单元的控制端输入第二时钟信号,下拉控制单元的第一端连接到下拉控制单元的控制端,下拉控制单元的第二端电连接下拉输出单元的控制端;

上拉输出单元的第一端输入第二信号,上拉输出单元的第二端连接到移位寄存器输出端,上拉输出单元的控制端接收有效电平后,向移位寄存器输出端输出第二信号;

下拉输出单元的第一端输入第三信号,下拉输出单元的第二端连接到移位寄存器输出端,下拉输出单元的控制端接收有效电平后,向移位寄存器输出端输出第三信号;

在工作阶段,上拉输出单元的控制端接收有效电平;

在复位阶段,下拉输出单元的控制端接收有效电平,第二时钟信号仅在复位阶段提供有效电平。

第二方面,本发明提供一种显示面板,包括本发明提出的任意一种驱动电路;显示面板包括多条扫描线,移位寄存器输出端电连接扫描线;

显示面板还包括第一时钟信号线、第二时钟信号线、第二信号线和第三信号线,第一时钟信号线提供第一时钟信号,第二时钟信号线提供第二时钟信号,第二信号线提供第二信号,第三信号线提供第三信号;

在各级移位寄存器中,上拉控制单元的控制端连接到第一时钟信号线,下拉控制单元的控制端连接到第二时钟信号线,上拉输出单元的第一端连接到第二信号线,下拉输出单元的第一端连接到第二信号线。

第三方面,本发明提供一种显示装置,包括本发明提出的任意一种显示面板。

与现有技术相比,本发明提供的驱动电路、显示面板及显示装置,至少实现了如下的有益效果:

本发明在移位寄存器中,将下拉控制单元的输入端连接到下拉控制单元的控制端,下拉控制单元的控制端输入的第二时钟信号仅在复位阶段提供有效电平,则下拉控制单元的输入端也仅在复位阶段才能够输入有效电平信号,能够有效避免下拉控制单元提前开启导致,导致下拉控制单元向下拉输出单元的控制端输出有效电平,从而避免显示面板乱显,保证驱动电路稳定性。本发明相当于仅改变了下拉控制单元的输入端的在电路中的连接方式,应用本发明实施方式提供的驱动电路时,移位寄存器中其他单元的信号输入端的信号输入时序均不需要做改变,本发明的设计简单,易实施。

当然,实施本发明的任一产品必不特定需要同时达到以上所述的所有技术效果。

通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。

附图说明

被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。

图1为相关技术中一种移位寄存器的结构图;

图2为本发明实施例提供的驱动电路结构示意图;

图3为本发明实施例提供的驱动电路中移位寄存器结构示意图;

图4为本发明实施例提供的驱动电路中移位寄存器的一种时序图;

图5为本发明实施例提供的驱动电路中移位寄存器的一种可选实施方式示意图;

图6为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图;

图7为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图;

图8为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图;

图9为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图;

图10为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图;

图11为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图;

图12为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图;

图13为图12提供的电路的一种可选实施方式时序图;

图14为本发明实施例提供的显示面板一种可选实施方式示意图;

图15为本发明实施例提供的显示装置示意图。

具体实施方式

现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。

以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。

对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。

在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。

应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。

现有的驱动电路中包括多个级联的移位寄存器,驱动信号从第1级移位寄存器传递到最后一级移位寄存器,即实现显示面板一帧画面的扫描。

图1为相关技术中一种移位寄存器的结构图,如图1所示,各级移位寄存器均包括上拉控制单元11′、下拉控制单元22′、上拉输出单元33′、下拉输出单元44′和输出端out′,上拉控制单元11′的控制端输入第一时钟信号ck1′,上拉控制单元11′的输入端输入第一信号s1′,上拉控制单元11′用于控制上拉输出单元33′对输出端out′的电平的上拉;下拉控制单元22′的控制端输入第二时钟信号ck2′,下拉控制单元22′的输入端输入第二信号s2′,下拉控制单元22′用于控制下拉输出单元44′对输出端out′的电平的下拉。

在一帧画面的扫描时间内,每一级移位寄存器的工作通常包括三个时间段,在第一时间段内,上拉控制单元11′向上拉输出单元33′输出有效电平信号,上拉输出单元33′开始对输出端out′的电平的上拉;在第二时间段,为有效信号输出阶段,上拉输出单元33′对输出端out′的电平上拉后,输出端out′在此阶段输出有效电平信号;在第三时间段,为复位阶段,下拉控制单元22′向下拉输出单元44′输出有效电平信号,下拉输出单元44′开始对输出端out′的电平的下拉。其中,第一时钟信号ck1′在第一时间段提供有效电平,第一信号s1′为上一级移位寄存器的输出信号,或者为移位寄存器的起始移位信号,第二时钟信号ck2′在第三时间段提供有效电平,第一时钟信号ck1′、第一信号s1′和第二时钟信号ck2′均为脉冲信号,而第二信号s2′通常为恒定电平信号。移位寄存器中各个单元通常由多个晶体管组成,在电路中的晶体管存在漏流问题,如果下拉控制单元22′中晶体管漏流过大,将会导致下拉控制单元22′提前开启,导致显示面板乱显。基于此,发明人通过对移位寄存器中电路进行设计,在不改变电路中各输入信号时序的基础上,保证下拉控制单元仅在复位阶段才能够开启,从而确保电路稳定性,避免显示面板出现乱显。

图2为本发明实施例提供的驱动电路结构示意图。图3为本发明实施例提供的驱动电路中移位寄存器结构示意图。图4为本发明实施例提供的驱动电路中移位寄存器的一种时序图。

如图2所示,驱动电路包括多个级联的移位寄存器vsr。第1级移位寄存器vsr1、第2级移位寄存器vsr2、第3级移位寄存器vsr3至第n级移位寄存器vsrn,其中,n为正整数,且n≥2。移位寄存器vsr包括控制端k、输入端in和输出端out,图2中仅示意出级联的方式,并未示出各个端口。其中,移位寄存器vsr的控制端包括上拉控制单元的控制端、下拉控制单元的控制端、上拉输出单元的控制端和下拉输出单元的控制端;移位寄存器vsr的输入端包括上拉控制单元的输入端、下拉控制单元的输入端。

如图3所示,移位寄存器vsr包括上拉控制单元11、下拉控制单元22、上拉输出单元33、下拉输出单元44和移位寄存器输出端out,其中,

上拉控制单元11,与上拉输出单元33电连接,上拉控制单元11的控制端输入第一时钟信号ck1,上拉控制单元11的第一端输入第一信号s1,上拉控制单元11的第二端电连接上拉输出单元33的控制端。

下拉控制单元22,与下拉输出单元44电连接,下拉控制单元22的控制端输入第二时钟信号ck2,下拉控制单元22的第一端连接到下拉控制单元22的控制端,下拉控制单元22的第二端电连接下拉输出单元44的控制端。

上拉输出单元33的第一端输入第二信号s2,上拉输出单元33的第二端连接到移位寄存器输出端out,上拉输出单元33的控制端接收有效电平后,向移位寄存器输出端out输出第二信号s2。

下拉输出单元44的第一端输入第三信号s3,下拉输出单元44的第二端连接到移位寄存器输出端out,下拉输出单元44的控制端接收有效电平后,向移位寄存器输出端out输出第三信号s3。

继续参考图4所示,以高电平信号为有效电平信号,低电平信号为无效电平信号为例,在工作阶段,上拉输出单元33的控制端接收有效电平,向移位寄存器输出端out输出第二信号s2,工作阶段包括t1阶段和t2阶段,其中,t1阶段上拉输出单元33开始对输出端out的电平的上拉,t2阶段为有效信号输出阶段;在复位阶段t3,下拉输出单元44的控制端接收有效电平,第二时钟信号ck2仅在复位阶段t3提供有效电平,下拉输出单元44开始对输出端out的电平的下拉。

本发明提供的驱动电路,在移位寄存器中,将下拉控制单元的输入端连接到下拉控制单元的控制端,下拉控制单元的控制端输入的第二时钟信号仅在复位阶段提供有效电平,则下拉控制单元的输入端也仅在复位阶段才能够输入有效电平信号,能够有效避免下拉控制单元提前开启导致,导致下拉控制单元向下拉输出单元的控制端输出有效电平,从而避免显示面板乱显,保证驱动电路稳定性。本发明相当于仅改变了下拉控制单元的输入端的在电路中的连接方式,应用本发明实施方式提供的驱动电路时,移位寄存器中其他单元的信号输入端的信号输入时序均不需要做改变,本发明的设计简单,易实施。

在本发明提供的驱动电路中,在第1级移位寄存器中,第一信号为起始移位信号;在第n级移位寄存器中,第一信号为上一级移位寄存器的移位寄存器输出端输出的信号,其中n为正整数,且n≥2。也即,上一级移位寄存器的位寄存器输出端输出信号的同时,向与其级联的下一级移位寄存器的输入端输入信号,从而实现信号的移位。

图5为本发明实施例提供的驱动电路中移位寄存器的一种可选实施方式示意图。如图5所示,下拉控制单元22包括第一晶体管t1,第一晶体管t1的栅极输入第二时钟信号ck2,第一晶体管t1的第一端连接到第一晶体管的栅极,第一晶体管t1的第二端连接下拉输出单元44的控制端;该实施方式的时序图可以参考图4所示,在复位阶段t3,第二时钟信号ck2控制第一晶体管t1导通,同时向第一晶体管t1的第一端输入第二时钟信号ck2。第二时钟信号ck2仅在复位阶段t3提供有效电平信号(例如高电平信号),在工作阶段,第一晶体管t1的第一端输入的均是无效电平信号,第一晶体管t1即使存在漏流,无效电平信号也不能控制下拉输出单元的输出,所以该实施方式,能够保证第一晶体管t1仅在复位阶段向下拉输出单元的控制端输出有效电平,从而避免显示面板乱显,保证驱动电路稳定性。

图6为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图。如图6所示,上拉输出单元33包括第二晶体管t2和第一电容c1,其中,第二晶体管t2的栅极为上拉输出单元33的控制端,第二晶体管t2的第一端输入第二信号s2,第二晶体管t2的第二端为上拉输出单元的第二端,第一电容c1的第一极连接第二晶体管t2的栅极,第一电容c1的第二极连接第二晶体管t2的第二端;下拉输出单元44包括第三晶体管t3和第二电容c2,其中,第三晶体管t3的栅极为下拉输出单元44的控制端,第三晶体管t3的第一端输入第三信号s3,第三晶体管t3的第二端为下拉输出单元的第二端,第二电容c2的第一极连接第三晶体管t3的栅极,第二电容c2的第二极连接第三晶体管t3的第一端。

该实施方式的时序图可以参考图4所示,在t1阶段,上拉输出单元33向第二晶体管t2的控制端输出有效电平信号,第二晶体管t2导通后,第二晶体管t2的第二端开始对移位寄存器的输出端out的电位上拉,同时第一电容c1进行充电;在t2阶段,第一电容c1进行放电,控制第二晶体管t2继续导通,移位寄存器的输出端out继续输出第二信号s2;在复位阶段t3,第二时钟信号ck2控制第一晶体管t1导通,同时向第一晶体管t1的第一端输入第二时钟信号ck2,第二时钟信号ck2在该阶段提供有效电平控制第三晶体管t3导通,第三晶体管t3的第二端开始对移位寄存器的输出端out的电位下拉,在此阶段移位寄存器的输出端out输出第三信号s3。第二时钟信号ck2仅在复位阶段t3提供有效电平信号(例如高电平信号),而在t1和t2阶段,第一晶体管t1的第一端输入的均是无效电平信号,第一晶体管t1即使存在漏流,无效电平信号也不能控制第三晶体管t3导通,所以该实施方式,能够保证第一晶体管t1仅在复位阶段向下拉输出单元44的控制端输出有效电平,从而避免移位寄存器的输出端out提前输出复位信号,避免显示面板乱显,保证驱动电路稳定性。

图7为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图。如图7所示,上拉控制单元11包括第四晶体管t4,第四晶体管t4的栅极输入第一时钟信号ck1,第四晶体管t4的第一端输入第一信号s1,第四晶体管t4的第二端连接上拉输出单元33的控制端。该实施方式的时序图可以参考图4所示,在t1阶段,第一时钟信号ck1输出有效电平信号,控制第四晶体管t4导通,第四晶体管t4的第二端开始向上拉输出单元33输出有效电平信号,控制上拉输出单元33对移位寄存器的输出端out的电位上拉;在t2阶段,移位寄存器的输出端out输出有效电平信号;第二时钟信号ck2仅在复位阶段t3提供有效电平信号(例如高电平信号),能够保证下拉控制单元22仅在复位阶段向下拉输出单元44的控制端输出有效电平,从而避免移位寄存器的输出端out提前输出复位信号,避免显示面板乱显,保证驱动电路稳定性。

图8为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图。如图8所示,移位寄存器还包括:第一节点电位控制单元55和第二节点电位控制单元66。第一节点电位控制单元55的控制端电连接上拉控制单元11的第一端,第一节点电位控制单元55的第一端输入第三信号s3,第一节点电位控制单元55的第二端电连接下拉输出单元44的控制端;第二节点电位控制单元66的控制端电连接下拉控制单元22的第二端,第二节点电位控制单元66的第一端输入第三信号s3,第二节点电位控制单元66的第二端电连接上拉输出单元33的控制端。

在工作阶段,第一节点电位控制单元55向下拉输出单元44的控制端输出无效电平;在复位阶段,第二节点电位控制单元66向上拉输出单元33的控制端输出无效电平。

图9为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图。如图9所示,移位寄存器还包括:第一节点电位控制单元55和第二节点电位控制单元66,第一节点电位控制单元55的控制端电连接上拉控制单元11的第二端,第一节点电位控制单元55的第一端输入第三信号s3,第一节点电位控制单元55的第二端电连接下拉输出单元44的控制端;第二节点电位控制单元66的控制端电连接下拉控制单元22的第二端,第二节点电位控制单元66的第一端输入第三信号s3,第二节点电位控制单元66的第二端电连接上拉输出单元33的控制端;

在工作阶段,第一节点电位控制单元55向下拉输出单元44的控制端输出无效电平;在复位阶段,第二节点电位控制单元66向上拉输出单元33的控制端输出无效电平。

移位寄存器中包括第一节点n1和第二节点n2,第一节点n1连接下拉输出单元44,第二节点n2连接上拉输出单元33。图8和图9对应的实施例中设置第一节点电位控制单元55和第二节点电位控制单元66。在工作阶段,也即t1阶段和t2阶段,第一节点电位控制单元55向下拉输出单元44的控制端输出无效电平,保证下拉输出单元44能够处于关闭状态,保证此阶段只有上拉输出单元33向移位寄存器的输出端out输出信号;在复位阶段,也即t3阶段,第二节点电位控制单元66向上拉输出单元33的控制端输出无效电平,保证在此阶段上拉输出单元33能够处于关闭状态,此阶段只有下拉输出单元44向移位寄存器的输出端out输出信号;该实施方式能够进一步保证驱动电路的可靠性。

图10为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图。如图10所示,第一节点电位控制单元55包括第五晶体管t5,第五晶体管t5的栅极电连接上拉控制单元11的第一端或者上拉控制单元的第二端,第五晶体管t5的第一端输入第三信号,第五晶体管t5的第二端电连接下拉输出单元44的控制端;第二节点电位控制单元包括第六晶体管t6,第六晶体管t6的栅极电连接下拉控制单元的第二端,第六晶体管t6的第一端输入第三信号,第六晶体管t6的第二端电连接上拉输出单元的控制端。可选的,第五晶体管t5的栅极与可以电连接上拉控制单元11的第二端。

该实施方式的时序图可以参考图4所示。在t1阶段,第一时钟信号ck1和第一信号s1提供有效电平信号,第四晶体管t4导通,第四晶体管t4的第二端向第二晶体管t2的控制端输出高电平信号,控制第二晶体管t2导通,同时第五晶体管t5导通,第五晶体管t5的第二端输出第三信号提供的低电平信号,保证第一节点处于低电位,进而第三晶体管t3处于关闭状态;在t2阶段,第二电容c2放电,使第一节点n1继续保持低电位,第三晶体管t3处于关闭状态,第一电容c1放电,使第二节点n2继续保持高电位,第二晶体管t2处于导通状态;在t3阶段,第二时钟信号ck2提供有效电平信号,第一晶体管t1导通,第一晶体管t1的第二端向第三晶体管t3的控制端输出高电平信号,第三晶体管t3导通,同时第六晶体管t6的栅极接收高电平信号,第六晶体管t6导通,第六晶体管t6的第二端输出第三信号s3提供的低电平信号,保证第二节点处于低电位,则第二晶体管t2处于关闭状态。该实施方式进一步保证了在移位寄存器电路导通的各个时刻均只有一个与移位寄存器输出端电连接的晶体管导通向移位寄存器输出端输出信号,保证了驱动电路可靠性。

图11为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图。如图11所示,移位寄存器还包括:电位保持单元77;电位保持单元77的控制端输入第四信号s4,电位保持单元77的第一端电连接上拉控制单元11的第二端,电位保持单元77的第二端电连接上拉输出单元33的控制端。电位保持单元77的设置用于保证第二节点n2电位的保持,第二节点与第六晶体管t6的第二端之间设置电位保持单元77,在第二节点n2与第六晶体管t6的第二端之间产生压降,当第二节点n2为高电位时,避免较高电位施加到第六晶体管t6的第二端使得第六晶体管t6被击穿,进一步保证了电路稳定性。

图12为本发明实施例提供的驱动电路中移位寄存器的另一种可选实施方式示意图。图13为图12提供的电路的一种可选实施方式时序图。如图12所示,电位保持单元77包括第七晶体管t7,第七晶体管t7的栅极输入第四信号s4,第七晶体管t7的第一端电连接上拉控制单元11的第二端,第七晶体管t7的第二端电连接上拉输出单元33的控制端。

如图13所示,以第四信号s4为高电平信号为例,第四信号s4控制第七晶体管t7处于导通状态。在t1阶段,第一时钟信号ck1和第一信号s1提供有效电平信号,第四晶体管t4导通,第四晶体管t4的第二端向第二晶体管t2的控制端输出高电平信号,控制第二晶体管t2导通,同时第五晶体管t5导通,第五晶体管t5的第二端输出第三信号提供的低电平信号,保证第一节点n1处于低电位,进而第三晶体管t3处于关闭状态;在t2阶段,第二电容c2放电,使第一节点n1继续保持低电位,第三晶体管t3处于关闭状态,第一电容c1放电,使第二节点n2继续保持高电位,第二晶体管t2处于导通状态;在t3阶段,第二时钟信号ck2提供有效电平信号,第一晶体管t1导通,第一晶体管t1的第二端向第三晶体管t3的控制端输出高电平信号,第三晶体管t3导通,同时第六晶体管t6的栅极接收高电平信号,第六晶体管t6导通,第六晶体管t6的第二端输出第三信号s3提供的低电平信号,保证第二节点n2处于低电位,则第二晶体管t2处于关闭状态。该实施方式中第一晶体管t1的第一端连接第一晶体管t1的栅极,且第二时钟信号ck2仅在复位阶段(t3阶段)提供有效信号,在其他工作阶段第一晶体管(下拉控制单元)均处于关闭状态,不能向第三晶体管t3(下拉输出单元)提供有效电平信号,从而能够避免显示面板乱显,保证驱动电路稳定性,同时第七晶体管t7的设置能够对第六晶体管t6起到保护作用,进一步保证了电路的稳定性。

需要说明的是,本发明实施例中晶体管均是以n型晶体管为例,可选的,电路中的晶体管也可以是p型晶体管。

进一步的本发明还提供一种显示面板,包括本发明任意实施例提供的驱动电路。图14为本发明实施例提供的显示面板一种可选实施方式示意图。如图14所示,显示面板100包括多条扫描线g,扫描线g位于显示区aa,移位寄存器输出端电连接扫描线g;显示面板还包括第一时钟信号线x1、第二时钟信号线x2、第二信号线x3和第三信号线x4,第一时钟信号线x1提供第一时钟信号ck1,第二时钟信号线x2提供第二时钟信号ck2,第二信号线x3提供第二信号s2,第三信号线x4提供第三信号s3,本发明提供的显示面板中,移位寄存器vsr的结构可以参考上述任意实施例的说明,在各级移位寄存器vsr中,上拉控制单元11的控制端连接到第一时钟信号线x1,下拉控制单元22的控制端连接到第二时钟信号线x2,上拉输出单元33的第一端连接到第二信号线x3,下拉输出单元44的第一端连接到第二信号线x4。本发明提供的显示面板中,驱动电路稳定性好,能够避免显示面板乱显,提高显示面板性能可靠性。

进一步的本发明还提供一种显示装置,图15为本发明实施例提供的显示装置示意图。如图15所示,显示装置包括本发明实施例提供的显示面板100。本发明实施例提供的显示装置可以是任何具有显示功能的电子产品,包括但不限于以下类别:电视机、笔记本电脑、桌上型显示器、平板电脑、数码相机、手机、智能手环、智能眼镜、车载显示器、医疗设备、工控设备、触摸交互终端等。本发明提供的显示装置中,驱动电路稳定性好,能够避免显示面板乱显,提高显示装置性能可靠性。

通过上述实施例可知,本发明提供的驱动电路、显示面板及显示装置,至少实现了如下的有益效果:

本发明在移位寄存器中,将下拉控制单元的输入端连接到下拉控制单元的控制端,下拉控制单元的控制端输入的第二时钟信号仅在复位阶段提供有效电平,则下拉控制单元的输入端也仅在复位阶段才能够输入有效电平信号,能够有效避免下拉控制单元提前开启导致,导致下拉控制单元向下拉输出单元的控制端输出有效电平,从而避免显示面板乱显,保证驱动电路稳定性。本发明相当于仅改变了下拉控制单元的输入端的在电路中的连接方式,应用本发明实施方式提供的驱动电路时,移位寄存器中其他单元的信号输入端的信号输入时序均不需要做改变,本发明的设计简单,易实施。

虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1