显示面板的驱动方法、显示设备及存储介质与流程

文档序号:17735162发布日期:2019-05-22 03:07阅读:133来源:国知局
显示面板的驱动方法、显示设备及存储介质与流程

本发明涉及液晶显示器领域,尤其涉及一种显示面板的驱动方法、显示设备及存储介质。



背景技术:

大尺寸液晶显示面板大多采用负型垂直配向(verticalalignment,va)式或者共平面切换(inpanelswitching,ips)式。va型液晶技术相较于ips液晶技术存在较高的生产效率及低制造成本的优势,但相较于ips液晶技术,则存在较明显的光学性质缺陷,例如在大视角图像呈现时,va型液晶显示面板会存在色偏。在进行图像显示时,像素的亮度在理想情况下应该是随着电压的变化呈现线性的变化,这样像素的驱动电压就能够准确表示像素的灰阶,并通过亮度体现出来。如图1a所示,采用va型液晶技术时,以较小的视角观看显示面时(例如正视),像素的亮度可以符合理想情况,即随电压呈现线性变化,如图1a中的理想曲线所示;但当以较大的视角观看显示面时(例如与显示面呈160度以上),由于va型液晶技术原理所限,像素的亮度随着电压呈现出快速饱和,然后缓慢变化的情况,如图1a中的实际曲线所示。这样一来,大视角下,驱动电压原本应该呈现的灰阶,出现了严重的偏离,即出现色偏。传统用于改善色偏的方式是将每一个子像素都再细分为一个主像素和次像素,然后用相对高的驱动电压驱动主像素,用相对低的驱动电压驱动次像素,主像素和次像素一起显示一个子像素。并且所述相对高的驱动电压和相对低的驱动电压在驱动主像素和次像素时,能够维持正视视角下的亮度与对应灰阶的关系不变。一般地,是采用如图1b所示的方式,灰阶的前半段,主像素用相对高的驱动电压驱动显示、次像素不显示,整个子像素的亮度就是主像素亮度的一半;在灰阶的后半段,主像素用相对高的驱动电压驱动显示、次像素用相对低的驱动电压驱动显示,整个子像素的亮度就是主像素的亮度加上次像素的亮度的和的一半。这样合成后,大视角下的亮度曲线如图1b中的实际曲线,其更接近理想曲线,因此大视角下的色偏情况有所改善。

但上述方法存在的问题是,需要增加新的金属走线和薄膜晶体(thinfilmtransistor,tft)来驱动次像素,会造成可透光开口区牺牲,影响面板透光率,直接造成背光成本也更高。



技术实现要素:

本发明的主要目的在于提出一种显示面板的驱动方法、显示设备及存储介质,旨在解决现有技术中会牺牲可透光开口区,影响面板透光率,背光成本也更高的问题。

为实现上述目的,本发明提供一种显示面板的驱动方法,所述显示面板的驱动方法包括以下步骤:

其特征在于,所述显示面板包括显示阵列,所述显示阵列包括呈阵列排布的像素单元,所述像素单元包括行方向上的第一子像素、第二子像素以及第三子像素,各像素单元的三个子像素根据排列的顺序在列方向上对齐;所述驱动方法包括:

同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关共用第一闸极驱动线路信号;同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关共用第二闸极驱动线路信号;

将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,其中,所述主闸极驱动时序为原行闸极依序驱动的时序,所述次闸极驱动时序为同上一相邻高电压子像素对应的闸极驱动时序。

可选地,所述将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,具体包括:

将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号;

在当前时序为第一预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动;通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,通过在第一次闸极驱动时序和第二次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,所述第一次闸极驱动时序小于所述主闸极驱动时序以及所述第二次闸极驱动时序;

在接收数据驱动电路输入的数据驱动信号进行时序反转时,将所述第一闸极驱动线路信号和所述第二闸极驱动线路信号进行周期性反转;

在当前时序为第二预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动。

可选地,所述将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制之前,所述显示面板的驱动方法还包括:

选取列方向的任意两个相邻像素单元,获取第一相邻子像素单元和第二相邻子像素单元的电压状态;

在所述第一相邻子像素单元的电压状态为高电压,所述第二相邻子像素单元的电压状态为低电压时,对所述第一相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动;

在所述第一相邻子像素单元的电压状态为低电压,所述第二相邻子像素单元的电压状态为高电压时,对所述第一相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动。

可选地,所述选取列方向的任意两个相邻像素单元,获取第一相邻子像素单元和第二相邻子像素单元的电压状态之后,所述显示面板的驱动方法还包括:

在所述预设电压满足预设条件时,对所述选取的子像素中的高电压子像素和低电压子像素的等效驱动电压采用预设数据驱动信号进行驱动,所述预设数据驱动信号为原始同一列相邻的两个子像素的驱动信号的平均信号。

可选地,所述将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制之后,所述显示面板的驱动方法还包括:

分别选取同一列相邻的两个子像素,对选取的子像素中的高电压子像素的等效驱动电压以大于所述选取的子像素中的低电压子像素的等效驱动电压进行驱动。

可选地所述将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号之后,所述驱动方法还包括:

在当前时序为第一预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动;通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,通过在第一次闸极驱动时序和第二次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,所述第一次闸极驱动时序小于所述主闸极驱动时序以及所述第二次闸极驱动时序;

可选地,所述选取列方向的任意两个相邻像素单元,获取第一相邻子像素单元和第二相邻子像素单元的电压状态之后,所述显示面板的驱动方法还包括:

在所述第一相邻子像素单元的电压状态为高电压,所述第二相邻子像素单元的电压状态为低电压时,对所述第一相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第一相邻子像素单元中的第一子像素和第三子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第一子像素和第三子像素采用正极性驱动信号进行驱动;

在所述第一相邻子像素单元的电压状态为低电压,所述第二相邻子像素单元的电压状态为高电压时,对所述第一相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第一相邻子像素单元中的第一子像素和第三子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第一子像素和第三子像素采用负极性驱动信号进行驱动。

此外,为实现上述目的,本发明还提出一种显示设备,其特征在于,所述显示设备包括:显示面板、存储器、处理器及存储在所述存储器上并可在所述处理器上运行的显示面板的驱动程序,所述显示面板包括显示阵列,所述显示阵列包括呈阵列排布的像素单元,所述像素单元包括行方向上的第一子像素、第二子像素以及第三子像素,各像素单元的三个子像素根据排列的顺序在列方向上对齐;所述显示面板的驱动程序配置为实现如上文所述的显示面板的驱动方法的步骤。

此外,为实现上述目的,本发明还提出一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有显示面板的驱动程序,所述显示面板的驱动程序被处理器执行时实现如上文所述的显示面板的驱动方法的步骤。

本发明提出的显示面板的驱动方法,通过同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关共用第一闸极驱动线路信号;同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关共用第二闸极驱动线路信号;将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,同一行相邻子像素单元便能形成高低等效电压驱动,来达到高电压子像素充电与低电压子像素充电的差异,进而解决了视角色偏,肉眼不会明显分辨出高电压子像素与低电压子像素的差异,并且避免了解析度下降的缺陷,提升了用户体验。

附图说明

图1a为改善前色偏曲线与理想曲线的关系;

图1b为改善后色偏曲线与理想曲线的关系;

图2为本发明实施例方案涉及的硬件运行环境的显示设备结构示意图;

图3为本发明显示面板的驱动方法第一实施例的流程示意图;

图4为本发明显示面板的驱动方法像素驱动排列示意图;

图5为本发明显示面板的驱动方法像素驱动第一预设时序示意图;

图6为本发明显示面板的驱动方法像素驱动第二预设时序示意图。

本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。

具体实施方式

应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。

本发明实施例的解决方案主要是:通过同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关共用第一闸极驱动线路信号;同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关共用第二闸极驱动线路信号;将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,同一行相邻子像素单元便能形成高低等效电压驱动,来达到高电压子像素充电与低电压子像素充电的差异,进而解决了视角色偏,肉眼不会明显分辨出高电压子像素与低电压子像素的差异,并且避免了解析度下降的缺陷,提升了用户体验,解决现有技术中会牺牲可透光开口区,影响面板透光率,背光成本也更高的问题。

参照图2,图2为本发明实施例方案涉及的硬件运行环境的显示设备结构示意图。

如图2所示,该显示设备可以包括:处理器1001,例如cpu,通信总线1002、用户接口1003,显示面板1004以及存储器1005。其中,通信总线1002用于实现这些组件之间的连接通信。用户接口1003可以包括显示屏(display)、输入单元比如键盘(keyboard),可选用户接口1003还可以包括标准的有线接口、无线接口。存储器1005可以是高速ram存储器,也可以是稳定的存储器(non-volatile-memory),例如磁盘存储器。存储器1005可选的还可以是独立于前述处理器1001的存储装置,所述显示面板1004可为液晶显示面板,还可为其他可实现相同或相似功能的显示面板。

本领域技术人员可以理解,图2中示出的显示设备结构并不构成对显示设备的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。

如图2所示,作为一种计算机存储介质的存储器1005中可以包括显示面板的驱动程序。

本发明显示设备中的处理器1001、存储器1005可以设置在显示设备中,所述显示设备通过处理器1001调用存储器1005中存储的显示面板的驱动程序,并执行以下操作:

同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关共用第一闸极驱动线路信号;同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关共用第二闸极驱动线路信号;

将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,其中,所述主闸极驱动时序为原行闸极依序驱动的时序,所述次闸极驱动时序为同上一相邻高电压子像素对应的闸极驱动时序。

进一步地,处理器1001可以调用存储器1005中存储的显示面板的驱动程序,还执行以下操作:

将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号;

在当前时序为第一预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动;通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,通过在第一次闸极驱动时序和第二次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,所述第一次闸极驱动时序小于所述主闸极驱动时序以及所述第二次闸极驱动时序;

在接收数据驱动电路输入的数据驱动信号进行时序反转时,将所述第一闸极驱动线路信号和所述第二闸极驱动线路信号进行周期性反转;

在当前时序为第二预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动。

进一步地,处理器1001可以调用存储器1005中存储的显示面板的驱动程序,还执行以下操作:

选取列方向的任意两个相邻像素单元,获取第一相邻子像素单元和第二相邻子像素单元的电压状态;

在所述第一相邻子像素单元的电压状态为高电压,所述第二相邻子像素单元的电压状态为低电压时,对所述第一相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动;

在所述第一相邻子像素单元的电压状态为低电压,所述第二相邻子像素单元的电压状态为高电压时,对所述第一相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动。

进一步地,处理器1001可以调用存储器1005中存储的显示面板的驱动程序,还执行以下操作:

在所述预设电压满足预设条件时,对所述选取的子像素中的高电压子像素和低电压子像素的等效驱动电压采用预设数据驱动信号进行驱动,所述预设数据驱动信号为原始同一列相邻的两个子像素的驱动信号的平均信号。

进一步地,处理器1001可以调用存储器1005中存储的显示面板的驱动程序,还执行以下操作:

分别选取同一列相邻的两个子像素,对选取的子像素中的高电压子像素的等效驱动电压以大于所述选取的子像素中的低电压子像素的等效驱动电压进行驱动。

进一步地,处理器1001可以调用存储器1005中存储的显示面板的驱动程序,还执行以下操作:

在当前时序为第一预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动;通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,通过在第一次闸极驱动时序和第二次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,所述第一次闸极驱动时序小于所述主闸极驱动时序以及所述第二次闸极驱动时序。

进一步地,处理器1001可以调用存储器1005中存储的显示面板的驱动程序,还执行以下操作:

在所述第一相邻子像素单元的电压状态为高电压,所述第二相邻子像素单元的电压状态为低电压时,对所述第一相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第一相邻子像素单元中的第一子像素和第三子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第一子像素和第三子像素采用正极性驱动信号进行驱动;

在所述第一相邻子像素单元的电压状态为低电压,所述第二相邻子像素单元的电压状态为高电压时,对所述第一相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第一相邻子像素单元中的第一子像素和第三子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第一子像素和第三子像素采用负极性驱动信号进行驱动。

本实施例通过同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关共用第一闸极驱动线路信号;同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关共用第二闸极驱动线路信号;将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,同一行相邻子像素单元便能形成高低等效电压驱动,来达到高电压子像素充电与低电压子像素充电的差异,进而解决了视角色偏,肉眼不会明显分辨出高电压子像素与低电压子像素的差异,并且避免了解析度下降的缺陷,提升了用户体验。

基于上述硬件结构,提出本发明显示面板的驱动方法实施例。

参照图3,图3为本发明显示面板的驱动方法第一实施例的流程示意图。

在第一实施例中,所述显示面板的驱动方法包括以下步骤:

步骤s10、同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关共用第一闸极驱动线路信号;同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关共用第二闸极驱动线路信号。

需要说明的是,本实施例中的液晶显示面板的像素设计是一红、绿和蓝子像素为一像素单位,即所述第一子像素、所述第二子像素以及所述第三子像素分别对应为红色子像素、绿色子像素以及蓝色子像素,并且所述红色子像素、绿色子像素以及蓝色子像素为异极性子像素,各像素单位采用高低电压穿插驱动排列方式,根据第一闸极驱动信号驱动同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关;根据第二闸极驱动信号驱动同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关;所述第一闸极扫描线所对应子像素的驱动信号的极性与所述第二闸极扫描线所对应子像素的驱动信号的极性相反,在实现中也可以加一白色子像素,以四个子像素为一个像素单位按高低电压穿插排列,本实施例对此不加以限制。

步骤s20、将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,其中,所述主闸极驱动时序为原行闸极依序驱动的时序,所述次闸极驱动时序为同上一相邻高电压子像素对应的闸极驱动时序。

可以理解的是,所述主闸极驱动时序和所述次闸极驱动时序为预先设置的时序,一般的,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制;主闸极驱动信号驱动的时序是原行闸极依序驱动的时序,主闸极驱动所对应的资料信号为该子像素对应的资料驱动信号,次闸极驱动得时序是同上一相邻高电压子像素对应的闸极驱动时序及资料驱动时序。先以次闸极驱动开关对低电压子像素先施予相邻上一高电压子像素资料驱动信号,再打开主闸极驱动开关对低电压子像素施予该子像素相对应驱动信号;该低电压子像素的资料极性与高电压子像素资料驱动的极性相反;使得低电压子像素的充电电荷相较于高电压子像素等效下降第一及第二闸极驱动线路上的子像素对于相同驱动电压的充电电荷储存量不同,通过高电压像素单元及低电压像素单元穿插排列的驱动可以解决视角色偏的问题。

进一步地,所述步骤s20具体包括以下步骤:

将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号;

在当前时序为第一预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动;通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,通过在第一次闸极驱动时序和第二次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,所述第一次闸极驱动时序小于所述主闸极驱动时序以及所述第二次闸极驱动时序;

在接收数据驱动电路输入的数据驱动信号进行时序反转时,将所述第一闸极驱动线路信号和所述第二闸极驱动线路信号进行周期性反转;

在当前时序为第二预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动。

需要说明的是,参照图4及图5,图4为本发明显示面板的驱动方法像素驱动排列示意图;图5为本发明显示面板的驱动方法像素驱动第一预设时序示意图;所述第一预设时序为frame1,所述第二预设时序为frame2,资料充电信号为vgd,第一闸极驱动信号为vg1,第二闸极驱动信号为vg2;vg1为一行奇数列单位像素与相邻一行偶数列单位像素共闸极驱动线路与驱动信号;vg2为同vg1为一行奇数列单位像素与相邻一行偶数列单位像素共闸极驱动线路与驱动信号,r表示红色子像素,b表示蓝色子像素,g表示绿色子像素,+表示该子像素的极性为正极,-表示该子像素的极性为负极,vl表示该子像素为低电压像素,vh表示该子像素为高电压像素。

应当理解的是,参照图5,g行的子像素正极性驱动信号vgd=vg1、vg2、vg3…..,子像素负极性动信号vgd=vg1’、vg2’、vg3’…。资料驱动信号依序为子像素vgd_1、vgd_2、vgd_3…,子像素电压驱动信号为vg1、vg1’、vg2、vg2’…,闸极电压依次将子像素vgd_1、vgd_2、vgd_3…施予电压开启并充电,高电压子像素vgd_1的闸极电压为vg1,低电压子像素vgd_2的闸极电压为vg2与vg2’,高电压子像素vgd_1的闸极电压为vg1,其中高电压子像素vgd_1的闸极电压为vg1开启同时低电压子像素vgd_2的闸极电压为vg2’亦同时开启;低电压子像素vgd_2的闸极电压为vg2与vg2’的闸极电压开启时间不同,低电压子像素vgd_2的闸极电压为vg2开启时间t2可以同高电压子像素vgd_1的闸极电压vg1开启时间t1,亦即t1=t2,亦可以调整t2不等于t1的闸极开关时间,可以依照元件充电电荷储存量作调整;低电压子像素vgd_2的闸极预充电电压为vg2’开启时t2’则小于高电压子像素vgd_1的闸极电压vg1开启时间t1以及低电压子像素vgd_2的闸极电压为vg2开启时间t2,亦即t2’<t1且t2’<t2。

可以理解的是,参见图5,图中图框g绿色行子像素(r红色与b蓝色行子像素均相同)高电压子像素vgd_1、vgd_3、vgd_5对应的闸极驱动电压为vg1与低电压子像素vgd_2、vgd_4、vgd_6对应的闸极驱动电压为vg2,其中vg1闸极开关时序对于资料驱动信号充电时间为t1,vg2闸极开关时序两时段,一时段为对应于上一相邻子像素闸极电压vg1时段,该时段vg2’闸极充电电压时间为t2’,其中t2’小于t1及t2充电周期。另一个时段为对于资料驱动信号充电时间为t2与vg1闸极开关时序对于资料驱动信号充电时间为t1可以相同,亦可以调整t2不等于t1的闸极开关时间,可以依照元件充电电荷储存量作调整。

可以理解的是,参照图6,图6为本发明显示面板的驱动方法像素驱动第二预设时序示意图,g行的子像素正极性驱动信号vgd=vg1、vg2、vg3…..,子像素负极性动信号vgd=vg1’、vg2’、vg3’…,资料驱动信号依序为子像素vgd_1、vgd_2、vgd_3…,子像素电压驱动信号为vg1’、vg1、vg2’、vg2…..,闸极电压依次将子像素vgd_1、vgd_2、vgd_3…施予电压开启并充电,低电压子像素vgd_3的闸极电压为vg1与vg1’,高电压子像素vgd_2的闸极电压为vg2。低电压子像素vgd_3的闸极电压为vg1与vg1’的闸极电压开启时间不同,低电压子像素vgd_3的闸极电压为vg1开启时间t2同高电压子像素vgd_2的闸极电压vg2开启时间t1,亦即t1=t2,亦可以调整t2不等于t1的闸极开关时间,可以依照元件充电电荷储存量作调整。低电压子像素vgd_3的闸极电压为vg1’开启时t2’则小于高电压子像素vgd_2的闸极电压vg2开启时间t1,亦即t2’<t1。其中低电压子像素vgd_3的闸极电压为vg1’开启。

应当理解的是,高电压子像素vgd_2充电为正极性资料驱动信号vgd=vg1与vg2闸极开关时序t1对于高电压子像素vgd_2充电。次一相邻低电压子像素vgd_3充电步骤分两个时段,第一个充电时段为同上一高电压子像素vgd_2充电闸极开启时序t1,此时的资料驱动信号为高电压子像素vgd_2充电为正极性资料驱动信号vgd=vg1时,子像素vgd_3开启闸极驱动电压vg1’对子像素vgd_3进行预充电,该闸极驱动电压vg1’与相应于高电压子像素vgd_2闸极驱动电压vg2同时开启对对子像素vgd_2进行充电,并对子像素vgd_3进行预充电,同时设计闸极驱动电压vg1’的开启时t2’小于闸极驱动电压vg1、vg2开启时间t1及t2。第二个充电时段则是负极性驱动电压vgd=vg2’与vg1的闸极开关时序t2对子像素vgd_3进行充电。低电压子像素vgd_3于第一充电时间的充电电压为正极性电压vg1,控制闸极电压vg1’充电时间t2’小于闸极电压vg1充电时间t2,使得等效的低电压子像vgd_3正极性充电电压vg1”<vg,亦即低电压子像素vgd_3的等效充电电压|vg1”-vcom|小于|vg1-vcom|。低电压子像素vgd_3于第二充电时间的充电电压为负极性电压vg2’,由于预充电正极性电压vg”,再第二充电时间的充电控制闸极电压vg1充电时间t2,使得最后低电压子像素vgd_3的等效充电电压小于|vg2’-vcom|,确保低电压子像素vgd_3充电电压为小于子像素vgd_4高电压子像素|vg2-vcom|。同一行相邻子像素单元便能形成高低等效电压驱动,来达到高电压子像素充电与低电压子像素充电的差异,进而达成色偏改善的效果同时高电压子像素vgd_2的闸极电压为vg2开启。

进一步地,所述步骤s20之前还包括以下步骤:

选取列方向的任意两个相邻像素单元,获取第一相邻子像素单元和第二相邻子像素单元的电压状态;

在所述第一相邻子像素单元的电压状态为高电压,所述第二相邻子像素单元的电压状态为低电压时,对所述第一相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第一相邻子像素单元中的第一子像素和第三子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第一子像素和第三子像素采用正极性驱动信号进行驱动;

在所述第一相邻子像素单元的电压状态为低电压,所述第二相邻子像素单元的电压状态为高电压时,对所述第一相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第一相邻子像素单元中的第一子像素和第三子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第一子像素和第三子像素采用负极性驱动信号进行驱动。

可以理解的是,参照图5的像素驱动时序,vcom为所述原始共电极电压;vgd_1子像素为高电压正极性驱动信号vg1,该子像素对应闸极驱动信号为vg1,资料充电信号为vg1;vgd_2子像素为低电压负极性驱动信号,该子像素充电分成两个时序,首先一个时序对应闸极驱动信号为vg2’,资料充电信号则为上一子像素vgd_1正极性充电电压vg1,该子像素预先充电正极性电压,次一个时序对应闸极驱动信号为vg2,资料充电信号则为该低电压子像素vgd_2的负极性充电电压vg1’,其中vg1’的极性与vg1相反,即vg1’小于共电极电压vcom,vg1大于共电极电压vcom,且|vg1-vcom|=|vg1’-vcom|。

应当理解的是,通过预先正极性充电,让目标负极性充电信号vg1’变成vg1”,由于资料充电信号由正极性变成正负性,控制该正极性充电的闸极驱动电压vg2’开关t2’小于负极性充电的闸极驱动电压vg2开关t2,使得该低电压子像素最后的负极性充电信号vg1”相对于共电极电压vcom|vg1”-vcom|小于|vg1’-vcom|,即该低电压子像素充电等效电压|vg1”-vcom|小于高电压子像素充电等效电压|vg1-vcom|。同一行相邻子像素单元便能形成高低等效电压驱动,来达到高电压子像素充电与低电压子像素充电的差异,进而达成色偏改善的效果。

进一步地,所述步骤选取列方向的任意两个相邻像素单元,获取第一相邻子像素单元和第二相邻子像素单元的电压状态之后,所述显示面板的驱动方法还包括:

在所述预设电压满足预设条件时,对所述选取的子像素中的高电压子像素和低电压子像素的等效驱动电压采用预设数据驱动信号进行驱动,所述预设数据驱动信号为原始同一列相邻的两个子像素的驱动信号的平均信号。

可以理解的是,所述预设条件为预设电压进行驱动时的状态,例如在预设电压为正极性驱动电压进行驱动,还可为预设电压为负极性驱动电压进行驱动,在接收数据驱动电路输入的数据驱动信号进行时序反转时,所述预设电压的极性相反。

需要说明的是,图6中闸极开关对于资料驱动信号充电时序切换,亦即vg1闸极开关时序两时段,一个时段为对应于上一相邻子像素资料驱动信号时段,该时段vg1’闸极预充电电压时间为t2’,其中t2’小于t1/t2充电周期。另一时段个为对于资料驱动信号充电时间为t2与vg2闸极开关时序对于资料驱动信号充电时间为t1可以相同,亦可以调整t2不等于t1的闸极开关时间,可以依照元件充电电荷储存量作调整。这样可以实现不同图框时序不同高低电压信号子像素,肉眼就不会明显可以见到高电压子像素与低电压子像素的差异,不会有解析度下降的缺陷。其中g行的子像素vgd_1与vgd_2等效电压分别以正极性驱动电压vgd=vg1与负极性驱动电压vgd=vg1’驱动,正极性驱动电压vg1与负极性驱动电压vg1’则可以可选为原图框像素信号gd1与gd2信号的平均信号(以8bit驱动信号来说为0~255信号),亦即g1=(gd1+gd2)/2,g1信号对应的正极性驱动电压vg1及负极性驱动电压vg1’。vgd_3与vgd_4等效电压分别以正极性驱动电压vgd=vg2与负极性驱动电压vgd=vg2’驱动,则可以可选为原图框像素信号gd3与gd4信号的平均信号(以8bit驱动信号来说为0~255信号),亦即g2=(gd3+gd4)/2,g2信号对应的正极性驱动电压vg2及负极性驱动电压vg2’。

进一步地,所述步骤s20之后,所述显示面板的驱动方法还包括:

分别选取同一列相邻的两个子像素,对选取的子像素中的高电压子像素的等效驱动电压以大于所述选取的子像素中的低电压子像素的等效驱动电压进行驱动。

应当理解的是,高电压子像素vgd_1充电为正极性资料驱动信号vgd=vg1与vg1闸极开关时序t1对于高电压子像素vgd_1充电。次一相邻低电压子像素vgd_2充电步骤分两个时段,第一个充电时段为同上一高电压子像素vgd_1充电闸极开启时序t1,此时的资料驱动信号为高电压子像素vgd_1充电为正极性资料驱动信号vgd=vg1时,子像素vgd_2开启闸极驱动电压vg2’对子像素vgd_2进行充电,该闸极驱动电压vg2’与相应于高电压子像素vgd_1闸极驱动电压vg1同时开启对对子像素vgd_1进行充电,并对子像素vgd_2进行预充电,同时设计闸极驱动电压vg2’的开启时t2’小于闸极驱动电压vg1/vg2开启时间t1/t2。第二个充电时段则是负极性驱动电压vgd=vg1’与vg2的闸极开关时序t2对子像素vgd_2进行充电。低电压子像素vgd_2于第一充电时间的充电电压为正极性电压vg1,控制闸极电压vg2’充电时间t2’小于闸极电压vg2充电时间t2,使得等效的低电压子像vgd_2正极性充电电压vg1”<vg,亦即低电压子像素vgd_2的等效充电电压|vg1”-vcom|小于|vg1-vcom|。低电压子像素vgd_2于第二充电时间的充电电压为负极性电压vg1’,由于预充电正极性电压vg”,再第二充电时间的充电控制闸极电压vg2充电时间t2,使得最后低电压子像素vgd_2的等效充电电压小于|vg1’-vcom|,确保低电压子像素vgd_2充电电压为小于子像素vgd_1高电压子像素|vg1-vcom|。同一行相邻子像素单元便能形成高低等效电压驱动,来达到高电压子像素充电与低电压子像素充电的差异,进而达成色偏改善的效果。

本实施例通过同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关共用第一闸极驱动线路信号;同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关共用第二闸极驱动线路信号;将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,同一行相邻子像素单元便能形成高低等效电压驱动,来达到高电压子像素充电与低电压子像素充电的差异,进而解决了视角色偏,肉眼不会明显分辨出高电压子像素与低电压子像素的差异,并且避免了解析度下降的缺陷,提升了用户体验。

此外,本发明实施例还提出一种计算机可读存储介质,所述计算机可读存储介质上存储有显示面板的驱动程序,所述显示面板的驱动程序被处理器执行时实现如下操作:

同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关共用第一闸极驱动线路信号;同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关共用第二闸极驱动线路信号;

将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,其中,所述主闸极驱动时序为原行闸极依序驱动的时序,所述次闸极驱动时序为同上一相邻高电压子像素对应的闸极驱动时序。

进一步地,所述显示面板的驱动程序被处理器执行时还实现如下操作:

将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号;

在当前时序为第一预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动;通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,通过在第一次闸极驱动时序和第二次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,所述第一次闸极驱动时序小于所述主闸极驱动时序以及所述第二次闸极驱动时序;

在接收数据驱动电路输入的数据驱动信号进行时序反转时,将所述第一闸极驱动线路信号和所述第二闸极驱动线路信号进行周期性反转;

在当前时序为第二预设时序时,对各列像素单元中的高电压子像素采用第一闸极驱动线路信号对应的第一预设电压进行驱动,对各列像素单元中的低电压子像素采用第二闸极驱动线路信号对应的第二预设电压进行驱动。

进一步地,所述显示面板的驱动程序被处理器执行时还实现如下操作:

在所述预设电压满足预设条件时,对所述选取的子像素中的高电压子像素和低电压子像素的等效驱动电压采用预设数据驱动信号进行驱动,所述预设数据驱动信号为原始同一列相邻的两个子像素的驱动信号的平均信号。

进一步地,所述显示面板的驱动程序被处理器执行时还实现如下操作:

分别选取同一列相邻的两个子像素,对选取的子像素中的高电压子像素的等效驱动电压以大于所述选取的子像素中的低电压子像素的等效驱动电压进行驱动。

进一步地,处理器1001可以调用存储器1005中存储的显示面板的驱动程序,还执行以下操作:

选取列方向的任意两个相邻像素单元,获取第一相邻子像素单元和第二相邻子像素单元的电压状态;

在所述第一相邻子像素单元的电压状态为高电压,所述第二相邻子像素单元的电压状态为低电压时,对所述第一相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第一相邻子像素单元中的第一子像素和第三子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第二相邻子像素单元中的第一子像素和第三子像素采用正极性驱动信号进行驱动;

在所述第一相邻子像素单元的电压状态为低电压,所述第二相邻子像素单元的电压状态为高电压时,对所述第一相邻子像素单元中的第二子像素采用负极性驱动信号进行驱动,对所述第一相邻子像素单元中的第一子像素和第三子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第二子像素采用正极性驱动信号进行驱动,对所述第二相邻子像素单元中的第一子像素和第三子像素采用负极性驱动信号进行驱动。

本实施例通过同一行像素单元的奇数列像素单元和相邻行像素单元的偶数列像素单元的闸极开关共用第一闸极驱动线路信号;同一行像素单元的偶数列像素单元和相邻行像素单元的奇数列像素单元的闸极开关共用第二闸极驱动线路信号;将所述第一闸极驱动线路信号作为主闸极驱动信号,将所述第二闸极驱动线路信号作为次闸极驱动信号,通过在主闸极驱动时序内控制所述主闸极驱动信号结合资料驱动信号对各子像素进行充电量控制,和在次闸极驱动时序内控制所述次闸极驱动信号结合所述资料驱动信号对各子像素进行充电量控制,同一行相邻子像素单元便能形成高低等效电压驱动,来达到高电压子像素充电与低电压子像素充电的差异,进而解决了视角色偏,肉眼不会明显分辨出高电压子像素与低电压子像素的差异,并且避免了解析度下降的缺陷,提升了用户体验。

需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。

上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。

通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在如上所述的一个存储介质(如rom/ram、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,设备,空调器,或者网络设备等)执行本发明各个实施例所述的方法。

以上仅为本发明的可选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1