一种显示面板及其控制方法、显示装置与流程

文档序号:23795864发布日期:2021-02-02 09:16阅读:118来源:国知局
一种显示面板及其控制方法、显示装置与流程

[0001]
本发明涉及显示技术领域,尤其涉及一种显示面板及其控制方法、显示装置。


背景技术:

[0002]
有机发光二极管(organic light emitting diode,简称oled)显示器因其具有自发光、轻薄、功耗低、高对比度、高色域、可实现柔性显示等优点。其中,amoled(active-matrix oled,中文全称:主动矩阵有机发光二极体)因具有响应时间快,发光效率高,亮度高,宽视角等优点,已被广泛地应用于包括电脑、手机等电子产品在内的各种电子设备中。
[0003]
对于oled显示面板而言,相关技术中采用3t1c结构的像素驱动电路,在显示的过程中,相邻多行像素驱动电路连接的栅线存在同时开启的时段,也即多行像素驱动电路连接的栅线接收的扫描信号的波形存在交叠部分,容易造成像素驱动电路中的相关的控制节点的电压不稳定,进而造成显示面板的亮度均一性差。


技术实现要素:

[0004]
本发明的实施例提供一种显示面板及其控制方法、显示装置,能够解决因多行栅线同时开启导致的显示面板亮度不均的问题。
[0005]
为达到上述目的,本发明的实施例采用如下技术方案:
[0006]
本发明实施例提供一种显示面板,包括多个像素驱动电路;所述像素驱动电路包括开关晶体管、驱动晶体管、侦测晶体管、存储电容;所述侦测晶体管的栅极与第二扫描端连接,所述侦测晶体管的第一极与所述像素驱动电路中的第一控制节点连接;在所述显示面板中,对应同列像素驱动电路,至少设置有两条侦测信号线;同列像素驱动电路中,位于相邻行的像素驱动电路通过侦测晶体管的第二极与不同的侦测信号线连接。
[0007]
在一些实施例中,所述显示面板中,对应每列像素驱动电路均设置有n条侦测信号线;n为大于或等于2的正整数。
[0008]
在一些实施例中,针对同列像素驱动电路和与其对应的n条侦测信号线而言:所述n条侦测信号线周期性的依次与该列像素驱动电中的侦测晶体管的第二极连接。
[0009]
在一些实施例中,n=2。
[0010]
在一些实施例中,同列像素驱动电路中:第i行像素驱动电路连接的第二扫描端接收扫描信号的时段,与第i+n-1行像素驱动电路连接的第二扫描端接收扫描信号的时段,具有交叠区域;所述第i行像素驱动电路连接的第二扫描端接收扫描信号的时段,与第i+n行像素驱动电路连接的第二扫描端接收扫描信号的时段,无交叠区域。
[0011]
在一些实施例中,针对与同列像素驱动电路对应设置的所述至少两条侦测信号线而言:每一所述侦测信号线分别连接有控制单元;所述控制单元包括第一开关、第二开关、采样保持电路、模数转换器;所述侦测信号线通过所述第一开关与所述采样保持电路连接,所述采样保持电路与所述模数转换器连接;所述侦测信号线还通过所述第二开关与参考电压端连接。
[0012]
在一些实施例中,所述开关晶体管的栅极与第一扫描端连接,第一极与数据信号端连接,第二极与所述驱动晶体管的栅极连接;所述存储电容的第一极与所述驱动晶体管的栅极连接,第二极与所述第一控制节点连接;所述驱动晶体管的第一极与第一电源电压端连接,第二极与所述第一控制节点连接,并且所述第一控制节点通过发光单元与第二电源电压端连接。
[0013]
本发明实施例提供一种显示装置,包括前述的显示面板。
[0014]
本发明实施例提供一种如前述的显示面板的控制方法,包括:在显示面板的显示时段中的像素数据写入阶段:在开启一行像素驱动电路时,通过与该行像素驱动电路连接的侦测信号线,向该行的各像素驱动电路中的第一控制节点输入参考电压;在显示面板的补偿侦测时段中的数据写入阶段、数据写回阶段:在开启一行像素驱动电路时,通过与该行像素驱动电路连接的侦测信号线,向该行的各像素驱动电路中的第一控制节点输入参考电压;在显示面板的补偿侦测时段中的采样阶段:在开启一行像素驱动电路时,通过与该行像素驱动电路连接的侦测信号线,对该行的各像素驱动电路中第一控制节点的电压进行采集。
[0015]
在一些实施例中,在所述侦测信号线通过所述第一开关与所述采样保持电路连接,且该采样保持电路与所述模数转换器连接;所述侦测信号线还通过所述第二开关与参考电压端连接的情况下:所述通过与该行像素驱动电路连接的侦测信号线,向该行的各像素驱动电路中的第一控制节点输入参考电压包括:控制通过侦测信号线与该行像素驱动电路连接的第二开关导通,同时控制与其余的侦测信号线连接的第二开关以及所有的第一开关断开,以将参考电压端的参考电压输入至该行的各像素驱动电路中的第一控制节点;所述通过与该行像素驱动电路连接的侦测信号线,对该行的各像素驱动电路中第一控制节点的电压进行采集包括:控制通过侦测信号线与该行像素驱动电路连接的第一开关导通,同时控制与其余的侦测信号线连接的第一开关以及所有的第二开关断开,以对该行的各像素驱动电路中第一控制节点的电压进行采集。
[0016]
本发明实施例提供一种显示面板及其控制方法、显示装置,该显示面板包括多个像素驱动电路;像素驱动电路包括开关晶体管、驱动晶体管、侦测晶体管、存储电容;侦测晶体管的栅极与第二扫描端连接,侦测晶体管的第一极与像素驱动电路中的第一控制节点连接,在显示面板中,对应同列像素驱动电路,至少设置有两条侦测信号线;同列像素驱动电路中,位于相邻行的像素驱动电路通过侦测晶体管的第二极与不同的侦测信号线连接。
[0017]
综上所述,本发明通过设置同列像素驱动电路中,相邻行的像素驱动电路通过侦测晶体管与不同的侦测信号线连接,这样一来,在一行像素驱动电路连接的侦测晶体管开启时,即使位于该行的相邻行的像素驱动电路中的侦测晶体管开启,也不会造成该行像素驱动电路连接的侦测信号线上的电流以及ir drop的增加;进而避免了因多行像素驱动电路中的侦测晶体管开启对第一控制节点的电位造成影响,也即提高了像素驱动电路中的第一控制节点的电位的准确性(也即降低偏差),从而提高了显示面板的显示亮度均一性。
附图说明
[0018]
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本
发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0019]
图1为本发明实施例提供的一种显示面板的结构示意图;
[0020]
图2为本发明实施例提供的一种像素驱动电路的连接关系示意图;
[0021]
图3为本发明实施例提供的一列像素驱动电路的连接关系示意图;
[0022]
图4为本发明实施例提供的一列像素驱动电路的连接关系示意图;
[0023]
图5为本发明实施例提供的多行像素驱动电路的扫描信号的时序图;
[0024]
图6为本发明实施例提供的一列像素驱动电路的连接关系示意图;
[0025]
图7为本发明实施例提供的一种显示面板在显示时段的时序控制示意图;
[0026]
图8为本发明实施例提供的一种显示面板在补偿侦测时段的时序控制示意图。
具体实施方式
[0027]
下面将结合本申请实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0028]
除非另外定义,本申请实施例中使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明实施例中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
[0029]
此外,本申请中,“上”、“下”、“左”、“右”、“水平”以及“竖直”等方位术语是相对于附图中的部件示意置放的方位来定义的,应当理解到,这些方向性术语是相对的概念,它们用于相对于的描述和澄清,其可以根据附图中部件所放置的方位的变化而相应地发生变化。
[0030]
本发明实施例提供一种显示装置,该显示装置可以为电视、手机、电脑、笔记本电脑、平板电脑、个人数字助理(personal digital assistant,pda)、车载电脑等。该显示装置包括框架、设置于框架内的显示面板、电路板、显示驱动ic以及其他电子配件等。
[0031]
上述显示面板可以为:有机发光二极管(organic light emitting diode,简称oled)显示面板、量子点发光二极管(quantum dot light emitting diodes,简称qled)显示面板、微发光二极管(micro light emitting diodes,简称micro led)显示面板等,本发明对此不做具体限定。
[0032]
oled显示面板因其具有自发光、轻薄、功耗低、高对比度、高色域、可实现柔性显示等优点,受到广泛的关注,oled显示面板也被誉为新一代显示技术。本发明以下实施例均是以上述显示面板为oled显示面板为例,对本发明进行说明的。
[0033]
图1为本发明实施例提供的一种显示面板的示意图。参考图1,该显示面板001包括:显示区1(active area,aa;简称aa区;也可称为有效显示区)和围绕显示区1一圈设置的周边区2。
[0034]
另外,如图1所示,显示面板001在显示区1中设置有多个亚像素(sub pixel)p。该多个亚像素p至少包括:第一颜色亚像素、第二颜色亚像素和第三颜色亚像素。其中,第一颜色、第二颜色和第三颜色为三基色(例如红色、绿色和蓝色)。
[0035]
为了方便说明,本申请中,上述多个亚像素p是以矩阵形式排列为例进行的说明。在此情况下,将沿水平方向x排列成一排的亚像素p称为同一行亚像素;将沿竖直方向y排列成一排的亚像素p称为同一列亚像素。
[0036]
如图1所示,显示面板001在显示区1中的每一亚像素p中均设置有像素驱动电路10;同时显示面板001在显示区1还设置有多条栅线g(gate line)和多条数据线d(data line)。
[0037]
在一些实施例中,同一栅线g与位于同行亚像素p中的像素驱动电路10连接,同一数据线d与位于同列亚像素p中的像素驱动电路10连接。
[0038]
此外,如图1所示,显示面板001在周边区2中还设置有:与栅线g连接的栅极驱动电路01,以及与数据线d连接的数据驱动电路02。通过栅极驱动电路01逐行开启像素驱动电路10,并在一行像素驱动电路10开启时,通过数据驱动电路02将像素数据电压写入至该行的各像素驱动电路10中,以进行画面显示。
[0039]
在一些实施例中,如图1所示,栅极驱动电路01可以设置在沿栅线g的延伸方向上的周边区2,数据驱动电路02可以设置在沿数据线线d的延伸方向上的周边区2。
[0040]
在一些实施例中,上述栅极驱动电路01可以为goa(gate driver on array,goa)电路,也即上述栅极驱动电路01直接集成在显示面板001的阵列基板中。相比于将栅极驱动电路01设置为栅极驱动ic而言,将栅极驱动电路01设置为goa电路,一方面,可以降低制作成本;另一方面,还可以窄化显示装置的边框宽度。
[0041]
对于上述像素驱动电路10而言,在一些实施例中,如图2所示,该像素驱动电路10可以包括开关晶体管t1、侦测晶体管t2、驱动晶体管t3、存储电容cst。
[0042]
开关晶体管t1的栅极与第一扫描端scan1连接,开关晶体管t1的第一极与数据信号端data连接,开关晶体管t1的第二极通过第二控制节点g与驱动晶体管t3的栅极连接。存储电容cst的第一极通过第二控制节点g与驱动晶体管t3的栅极连接,存储电容cst的第二极与通过第一控制节点s与驱动晶体管t3的第二极连接。驱动晶体管t3的第一极与第一电源电压端elvdd连接,并且驱动晶体管t3的第二极与第一控制节点s连接,并且该第一控制节点s与有机发光二极管oled的一极连接,该有机发光二极管oled的另一极与第二电源电压端elvss连接。
[0043]
在此基础上,参考图2,对于上述像素驱动电路10中的侦测晶体管t2而言,该侦测晶体管t2的栅极与第二扫描端scan2连接,该侦测晶体管t2的第一极a与第一控制节点s连接,该侦测晶体管t2的第二极b与侦测信号线sl(sense line)连接。
[0044]
需要说明的是,本发明中的像素驱动电路10并不限制于图2中示出的电路结构,在一些实施例中,该像素驱动电路10还可以包括其他的晶体管。例如,可以在驱动晶体管t3的第一极与第一电源电压端elvdd之间设置晶体管,在驱动晶体管t3的第二极与有机发光二极管oled之间设置晶体管等;本发明对此均不作限定。
[0045]
对于上述像素驱动电路10而言,在一些实施例中,位于同行的亚像素p中,各像素驱动电路10连接的第一扫描端scan1与同一第一栅线g1连接,各像素驱动电路10连接的第
二扫描端scan2与同一第二栅线g2连接;也就是说,同行的亚像素p中的像素驱动电路10对应连接两条栅线(第一栅线g1和第二栅线g2)。另外,位于同列的亚像素p中,各像素驱动电路10连接的数据信号端data与同一数据线d连接。
[0046]
相关技术中,将位于同列的像素驱动电路10中各测晶体管t2的第二极与同一侦测信号线sl连接,从而在相邻的多行像素驱动电路10中侦测晶体管t2的栅极接收的扫描信号存在交叠部分(也即相邻的多行像素驱动电路10中侦测晶体管t2具有同时导通的时段)的情况下,多个侦测晶体管t2的同时开启,会造成侦测信号线sl上的电流增加,进而使得侦测信号线sl上产生的ir drop(电流电阻压降)增加。这样一来,在显示面板001进行显示时,通过侦测信号线sl经侦测晶体管t2输入至第一控制节点s的电压会出现较大的偏差,从而导致显示面板001在显示时出现显示亮度均一性差的问题。
[0047]
基于此,如图3所示,在本发明实施例提供的显示面板001中,对应同列的像素驱动电路10对应设置至少两条侦测信号线sl(并不限制于图3中的2条)。并且,在同列像素驱动电路10中,位于相邻行的像素驱动电路10通过侦测晶体管t2的第二极b与不同的侦测信号线sl连接。
[0048]
综上所述,本发明通过设置同列像素驱动电路10中,相邻行的像素驱动电路10通过侦测晶体管t2与不同的侦测信号线sl连接,这样一来,在一行像素驱动电路10连接的侦测晶体管t2开启时,即使位于该行的相邻行的像素驱动电路10中的侦测晶体管t2开启,也不会造成该行像素驱动电路10连接的侦测信号线sl上的电流以及ir drop的增加;进而避免了因多行像素驱动电路10中的侦测晶体管t2开启对第一控制节点s的电位造成影响,也即提高了像素驱动电路10中的第一控制节点s的电位的准确性(也即降低偏差),从而提高了显示面板的显示亮度均一性。
[0049]
对于上述对应同列的像素驱动电路10对应设置至少两条侦测信号线sl而言:
[0050]
在一些实施例中,在显示面板001中,每一列像素驱动电路10对应设置的侦测信号线sl的条数相同;也即每列像素驱动电路10均对应设置n条侦测信号线sl,n为大于或等于2的正整数。
[0051]
在另一些实施例中,在显示面板001中,每一列像素驱动电路10对应设置的侦测信号线sl的条数可以不完全相同。
[0052]
本发明以下实施例均是以每列像素驱动电路10均对应设置的侦测信号线sl的条数相同为例进行说明的。
[0053]
在一些实施例中,对于同列像素驱动电路10对应设置n条侦测信号线sl而言,该n条侦测信号线周期性的依次与该列像素驱动电10中的侦测晶体管t2的第二极b连接。
[0054]
示例的,如图3所示,在一些实施例中,同列的像素驱动电路10对应设置有2条(即n=2)侦测信号线sl(11、12)。在此情况下,位于奇数行的像素驱动电路10通过侦测晶体管t2的第二极与一条侦测信号线sl(11)连接;位于偶数行的像素驱动电路10通过侦测晶体管t2的第二极与另一条侦测信号线sl(12)连接。其中,图3以及后续附图中:g1(i)表示与第i行像素驱动电路10连接的第一栅线,g2(i)表示与第i行像素驱动电路10连接的第二栅线。
[0055]
示例的,如图4所示,在一些实施例中,同列的像素驱动电路10对应设置有两条以上的侦测信号线sl。例如,图4中n=4,4条侦测信号线sl(11、12、13、14)周期性的依次与该列像素驱动电10中的侦测晶体管t2的第二极b连接。
[0056]
也即,在n=4时,第4k+1行的像素驱动电路10通过侦测晶体管t2的第二极b与侦测信号线sl(11)连接,第4k+2行的像素驱动电路10通过侦测晶体管t2的第二极b与侦测信号线sl(12)连接,第4k+3行的像素驱动电路10通过侦测晶体管t2的第二极b与侦测信号线sl(13)连接,第4k+4行的像素驱动电路10通过侦测晶体管t2的第二极b与侦测信号线sl(14)连接;其中,4k+4小于或等于显示面板001中像素驱动电路10(也可以说亚像素p)的总行数。
[0057]
在此基础上,为了最大程度的降低一行像素驱动电路10中的第一控制节点s的电位,受其他行像素驱动电路10中侦测晶体管t2的影响。在一些实施例中,如图5所示,在同列像素驱动电路10中,最多相邻行的像素驱动电路10连接的第二扫描端scan2接收的扫描信号具有交叠区域的情况下,可以选取n等于该最多相邻行的行数。
[0058]
也就是说,第i行像素驱动电路10连接的第二扫描端scan2接收的扫描信号的时段,与第i+n-1行像素驱动电路10连接的第二扫描端scan2接收的扫描信号的时段,具有交叠区域;且该第i行像素驱动电路10连接的第二扫描端scan2接收的扫描信号的时段,与第i+n行像素驱动电路10连接的第二扫描端scan2接收的扫描信号的时段,无交叠区域。
[0059]
示例的,如图5所示,第1行像素驱动电路10连接的第二扫描端scan2(对应g2(1))接收的扫描信号的时段,与第4行像素驱动电路10连接的第二扫描端scan2(对应g2(4))接收的扫描信号的时段,具有交叠区域,但与第5行像素驱动电路10连接的第二扫描端scan2(对应g2(5))接收的扫描信号的时段,无交叠区域;在此情况下,可以设置n=4。
[0060]
在此基础上,在一些实施例中,需要通过侦测信号线sl向第一控制节点s输入参考电压,以及对第一控制节点s的电压进行采集;基于此,以下对侦测信号线sl的相关设置做进一步的说明。
[0061]
在一些实施例中,如图6所示(图6中为4条侦测信号线sl;图6与各侦测信号线sl连接的电阻r表示该侦测信号线sl的等效电阻),针对与同列像素驱动电路10对应设置的至少两条侦测信号线sl而言:
[0062]
每一侦测信号线sl分别连接有控制单元u(也即,显示面板001中针对单个的侦测信号线sl分别设置不同的控制单元u),该控制单元u包括第一开关k1、第二开关k2、采样保持电路(sample hold devices,s/h)、模数转换器(analog-to-digital converter,adc)。其中,侦测信号线sl通过第一开关k1与采样保持电路(s/h)连接,采样保持电路(s/h)与模数转换器(adc)连接;并且该侦测信号线sl还通过第二开关k2与参考电压端vref连接。
[0063]
基于此,在实际控制过程中,通过控制第一开关k1导通,第二开关k2断开,以通过采样保持电路(s/h)与模数转换器(adc)来实现对第一控制节点s的电压的采样。通过控制第一开关k1断开,第二开关k2导通,以将参考电压端vref的电压输入至第一控制节点s。
[0064]
在一些实施例中,可以将与多列像素驱动电路10对应设置的侦测信号线sl连接的控制单元u集成在同一个ic芯片(integrated circuit chip)中,且该ic芯片设置于显示面板001中沿侦测信号线sl延伸方向上的周边区2中。
[0065]
以下对本发明实施例中提供的像素驱动电路10的驱动过程做进一步的说明。
[0066]
显示面板001的实际驱动过程中,像素驱动电路10的驱动包括显示时段以及补偿侦测时段。
[0067]
以下参考图2、图6以及图7,对显示面板001在显示时段中,像素驱动电路10的驱动过程进行说明。
[0068]
上述显示时段包括:像素数据写入阶段s1(write data)和发光阶段s2(eimssion)。
[0069]
在像素数据写入阶段s1:
[0070]
通过第一栅线g1向第一扫描端scan1输入第一扫描信号,通过第二栅线g2向第二扫描端scan2输入第二扫描信号,开关晶体管t1和侦测晶体管t2导通;即开启一行像素驱动电路10。
[0071]
通过数据线d向数据信号端data输入像素数据电压,该像素数据电压经导通的开关晶体管t1存储至存储电容cst中。通过与侦测晶体管t2连接的侦测信号线sl,将参考电压端vref的参考电压vref经导通的侦测晶体管t2输入至第一控制节点s。
[0072]
可以理解的是,像素数据电压的写入时段(像素数据电压写入脉宽)对应第一栅线g1输入的第一扫描信号最后时段,且位于该第一栅线前一行的第一栅线在该时段内不输出扫描信号。
[0073]
在此基础上,第二控制节点g电压逐渐上升,驱动晶体管t3导通,第一控制节点s电压相应的逐渐上升,并通过存储电容cst的自举作用,对第二控制节点g的电压进一步抬升,像素驱动电路10进入发光阶段s2,有机发光二极管oled开始发光。
[0074]
对于图7中示出的侦测信号线sl通过第一开关k1与采样保持电路(s/h)连接,采样保持电路(s/h)与模数转换器adc连接;侦测信号线sl还通过第二开关k2与参考电压端vref连接的情况下,上述像素数据写入阶段s1中,前述通过与侦测晶体管t2连接的侦测信号线sl,将参考电压端vref的参考电压vref经导通的侦测晶体管t2输入至第一控制节点s可以包括:
[0075]
控制与当前开启行的各像素驱动电路10连接的侦测信号线sl连接的第二开关k2导通,同时控制与其余的侦测信号线sl连接的第二开关k2以及所有的第一开关k1断开,以将参考电压端vref的参考电压vref经导通的侦测晶体管t2输入至该行的各像素驱动电路10中的第一控制节点s。
[0076]
以下参考图2、图6以及图8,对显示面板001在补偿侦测时段中,像素驱动电路10的驱动过程进行说明。
[0077]
上述补偿侦测时段包括:数据写入阶段t1(write data)、充电阶段t2(charging)、采样阶段t3(sampling)、数据写回阶段t4(write back)。
[0078]
在整个补偿侦测时段(t1、t2、t3、t4),通过第二栅线g2向第二扫描端scan2输入扫描信号,侦测晶体管t2保持导通;并在整个补偿侦测时段,通过数据线d持续向数据信号端data输入数据信号。也即一行像素驱动电路10开启。
[0079]
在数据写入阶段t1:
[0080]
通过第一栅线g1向第一扫描端scan1输入扫描信号,开关晶体管t1导通,将数据线d上的数据信号输入至第二控制节点g,并存储至存储电容cst。
[0081]
通过侦测信号线sl经导通的侦测晶体管t2向第一控制节点s输入参考电压。
[0082]
在充电阶段t2:
[0083]
侦测信号线sl停止向第一控制节点s输入参考电压,第一控制节点s处于漂浮(floating)状态,此时在第二控制节点g的电压的作用下,驱动晶体管t3导通,第一控制节点s开始充电(也即向侦测信号线sl充电)。
[0084]
在采样阶段t3:
[0085]
在经过充电阶段t2的一段时间的充电后,侦测信号线sl上的电压基本保持稳定,此时,对侦测信号线sl上的电压进行采集(也即对与该侦测信号线sl连接的第一控制节点s的电压进行采集)。
[0086]
在数据写回阶段t4:
[0087]
再次通过第一栅线g1向第一扫描端scan1输入扫描信号,开关晶体管t1导通,将数据线d上的数据信号输入至第二控制节点g;通过侦测信号线sl经导通的侦测晶体管t2向第一控制节点s输入参考电压。
[0088]
对于图7中示出的侦测信号线sl通过第一开关k1与采样保持电路(s/h)连接,且该采样保持电路(s/h)与模数转换器adc连接;侦测信号线sl还通过第二开关k2与参考电压端vref连接的情况下:
[0089]
在上述数据写入阶段t1和数据写回阶段t4中,通过侦测信号线sl经导通的侦测晶体管t2向第一控制节点s输入参考电压可以包括:
[0090]
控制与当前开启行的各像素驱动电路10连接的侦测信号线sl连接的第二开关k2导通,同时控制与其余的侦测信号线sl连接的第二开关k2以及所有的第一开关k1断开,以将参考电压端vref的参考电压vref经导通的侦测晶体管t2输入至该行的各像素驱动电路10中的第一控制节点s。
[0091]
在上述采样阶段t3,通过侦测信号线sl上的电压进行采集可以包括:
[0092]
控制与当前开启行的像素驱动电路10连接的侦测信号线sl连接的第一开关k1导通,同时控制与其余的侦测信号线sl连接的第一开关k1以及所有的第二开关k2断开,以将该行的各像素驱动电路10中第一控制节点s的电压,通过采样保持电路(s/h)后,经模数转换器adc转换得到对应的数字信号。
[0093]
对于上述采集得到与第一控制节点s的电压对应的数字信号而言,可以通过后续的数据处理、运算等,得到驱动晶体管的阈值电压,并在后续的显示时间中根据该阈值电压对像素数据电压进行补偿,以进行显示;本发明中对该部分不做具体限定。
[0094]
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:rom、ram、磁碟或者光盘等各种可以存储程序代码的介质。
[0095]
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1