1.一种像素驱动电路,其特征在于,包括数据写入单元、驱动单元、补偿单元和发光单元;
所述数据写入单元用于接收数据电压信号和第一扫描信号,并与所述驱动单元耦接于第一节点;
所述驱动单元用于接收电源高压信号,并与所述补偿单元耦接于第二节点;
所述发光单元用于接收发光信号和电源低压信号,并与所述驱动单元耦接于第三节点;
其中,所述驱动单元包括第一电容,所述第一电容的第一端用于接收所述电源高压信号,所述第一电容的第二端耦接所述第二节点,所述发光单元包括第一薄膜晶体管和微发光二极管,所述第一薄膜晶体管的栅极用于接收所述发光信号,所述第一薄膜晶体管的源极耦接所述第三节点,所述第一薄膜晶体管的漏极耦接所述微发光二极管的第一端。
2.如权利要求1所述的像素驱动电路,其特征在于,所述数据写入单元包括第二薄膜晶体管,所述第二薄膜晶体管的栅极用于接收所述第一扫描信号,所述第二薄膜晶体管的源极用于接收所述数据电压信号,所述第二薄膜晶体管的漏极耦接所述第一节点。
3.如权利要求2所述的像素驱动电路,其特征在于,所述驱动单元还包括第三薄膜晶体管和储存电容,所述第三薄膜晶体管的栅极耦接所述第一节点,所述第三薄膜晶体管的源极用于接收所述电源高压信号,所述第三薄膜晶体管的漏极耦接所述第三节点,所述储存电容的第一端耦接所述第一节点,所述储存电容的第二端耦接所述第二节点。
4.如权利要求3所述的像素驱动电路,其特征在于,所述补偿单元用于接收第二扫描信号和耦接感测电路,所述感测电路用于产生感测电压信号,通过所述补偿单元传输至所述第三薄膜晶体管,用于感测所述第三薄膜晶体管的阈值电压,并对所述阈值电压进行补偿。
5.如权利要求4所述的像素驱动电路,其特征在于,所述补偿单元包括第四薄膜晶体管,所述第四薄膜晶体管的栅极用于接收所述第二扫描信号,所述第四薄膜晶体管的源极耦接所述感测电路,所述第四薄膜晶体管的漏极耦接所述第二节点。
6.如权利要求5所述的像素驱动电路,其特征在于,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管和所述第四薄膜晶体管均为n型晶体管。
7.如权利要求5所述的像素驱动电路,其特征在于,所述像素驱动电路的驱动时序包括第一阶段、第二阶段和第三阶段;
其中,在所述第一阶段内,通过所述第一扫描信号和所述第二扫描信号分别开启所述第二薄膜晶体管和所述第四薄膜晶体管,并写入所述数据电压信号和所述感测电压信号;
在所述第二阶段内,通过所述第一扫描信号和所述第二扫描信号分别关闭所述第二薄膜晶体管和所述第四薄膜晶体管,所述驱动单元发生电容耦合效应;
在所述第三阶段内,开启所述第三薄膜晶体管,并通过所述发光信号开启所述第一薄膜晶体管,所述驱动单元产生驱动电流驱动所述微发光二极管发光。
8.如权利要求7所述的像素驱动电路,其特征在于,在所述第一阶段内,所述第一扫描信号、所述第二扫描信号、所述数据电压信号以及所述感测电压信号均为高电平信号,所述发光信号为低电平信号;
在所述第二阶段内,所述第一扫描信号、所述第二扫描信号和所述发光信号均为低电平信号,所述数据电压信号包括高电平信号和低电平信号,所述感测电压信号包括高电平信号和低电平信号;
在所述第三阶段内,所述第一扫描信号、所述第二扫描信号、所述数据电压信号以及所述感测电压信号均为低电平信号,所述发光信号为高电平信号。
9.如权利要求8所述的像素驱动电路,其特征在于,所述数据电压信号的时序与所述感测电压信号的时序相同,所述第一扫描信号的时序与所述第二扫描信号的时序相同。
10.一种显示装置,其特征在于,包括如权利要求1至9任一项所述的像素驱动电路。