OLED像素电路及显示装置的制作方法

文档序号:19789414发布日期:2020-01-24 14:03阅读:128来源:国知局
OLED像素电路及显示装置的制作方法

本发明涉及显示技术领域,特别是涉及一种oled像素电路及显示装置。



背景技术:

有源(主动)矩阵有机发光二极体(active-matrixorganiclightemittingdiode,amoled)电路的制造过程中,随着屏体的高像素要求、屏下指纹和窄边框的需求日益增多,屏体内部像素间隙和信号线的空间也不断被压缩,但是由于压缩空间有限,因此需要设计新的像素电路,以此实现窄边框设计。



技术实现要素:

本发明主要解决的技术问题是提供一种oled像素电路及显示装置,以实现减小显示区内像素间隙和实现窄边框设计的目的。

为解决上述技术问题,本发明采用的一个技术方案是:提供一种oled像素电路,包括多个阵列分布的像素单元,每个像素单元分别包括:电源提供单元,接收本级发光使能信号,并根据本级发光使能信号而为像素单元的发光二极管提供电源信号;驱动信号写入单元,接收本级第一扫描信号,并在本级第一扫描信号的驱动下将驱动信号写入至驱动单元;驱动单元,连接驱动信号写入单元和电源提供单元,以写入保存驱动信号,并根据驱动信号,利用电源信号而生成匹配驱动信号的驱动电流,从而利用驱动电流驱动发光二极管;初始化单元,连接驱动单元及发光二极管,并接收本级第二扫描信号和下一级发光使能信号,以在本级第二扫描信号的驱动下藉由下一级发光使能信号对驱动单元和发光二极管进行初始化处理。

其中,电源提供单元包括:第一晶体管,其包括控制端、第一通路端和第二通路端,其中,第一晶体管的控制端连接本级发光使能信号线以接收本级发光使能信号,第一通路端连接本级电源信号线以接收本级电源信号,第二通路端连接至驱动单元;第二晶体管,其包括控制端、第一通路端和第二通路端,其中,第二晶体管的控制端连接本级发光使能信号线以接收本级发光使能信号,第一通路端连接驱动单元,第二通路端连接发光二极管;其中,第一晶体管与驱动单元的连接点为第一节点,第二晶体管与驱动单元的连接点为第二节点。

其中,所述驱动信号写入单元包括:第三晶体管,其包括控制端、第一通路端和第二通路端,其中,第三晶体管的控制端连接本级第一扫描信号线以接收本级第一扫描信号,第一通路端连接本级驱动信号线以接收驱动信号,第二通路端连接第一节点;第四晶体管,其包括控制端、第一通路端和第二通路端,其中,第四晶体管的控制端连接本级第一扫描信号线以接收本级第一扫描信号,第一通路端连接第二节点,第二通路端连接驱动单元。

其中,驱动单元包括:第五晶体管,其包括控制端、第一通路端和第二通路端,其中,第五晶体管的控制端连接第四晶体管的第二通路端,第五晶体管的第一通路端连接第一节点,第二通路端连接第二节点。

其中,初始化单元包括:第六晶体管,其包括控制端、第一通路端和第二通路端,其中,控制端连接本级第二扫描信号线以接收本级第二扫描信号,第一通路端连接第四晶体管的第二通路端,第二通路端连接下一级发光使能信号线以接收下一级发光使能信号;第七晶体管,其包括控制端、第一通路端和第二通路端,其中,控制端连接本级第二扫描信号线以接收本级第二扫描信号,第一通路端连接下一级发光使能信号线以接收下一级发光使能信号,第二通路端连接发光二极管。

其中,发光二极管包括阳极及阴极,其中,发光二极管的阳极连接电源提供单元及初始化单元,阴极连接参考地。

其中,像素单元进一步包括存储电容,其包括第一通路端及第二通路端,第一通路端连接本级电源信号线以接收本级电源信号,第二通路端连接驱动单元。

其中,本级第二扫描信号的使能期间的结束点早于本级第一扫描信号的使能期间的起始点。

其中,在第一期间内发光使能信号处于第一状态,而在其它期间内发光使能信号处于第二状态;其中,本级发光使能信号所对应的第一期间涵盖本级第二扫描信号的使能期间和本级第一扫描信号的使能期间;而当本级第二扫描信号处于使能期间和本级第一扫描信号处于使能期间时,下一级发光使能信号处于第二状态。

为解决上述技术问题,本发明采用的另一个技术方案是:提供一种显示装置,显示装置包括上述任意一项所述的oled像素电路。

本发明的有益效果是:区别于现有技术的情况,本发明通过将初始化单元与下一级发光使能信号线连接,以通过下一级发光使能信号对本级像素单元进行初始化,相对于现有的技术方案,其方案去除了参考信号线,以此减小像素间隙,节省了参考信号线占用空间,进而实现窄边框设计。

附图说明

图1是本发明oled像素电路的第一实施例的结构示意图;

图2是本发明oled像素电路的第二实施例的结构示意图;

图3是本发明oled像素电路的时序波形图;

图4是本发明显示装置的第一实施例的结构示意图。

具体实施方式

下面结合附图和实施例对本发明进行详细的说明。

请参见图1,为本发明oled像素电路的第一实施例的结构示意图。包括多个阵列分布的像素单元,其中,每个像素单元分别包括:电源提供单元11、驱动信号写入单元12、驱动单元13及初始化单元14。

其中,电源提供单元11连接本级发光使能信号线,接收本级发光使能信号em(n)。根据本级发光使能信号em(n)为像素单元的发光二极管提供电源信号。

其中,驱动信号写入单元12连接本级第一扫描信号线,接收本级第一扫描信号scan1(n)。并在本级第一扫描信号scan1(n)的驱动下将驱动信号写入至驱动单元13。

其中,驱动单元13连接驱动信号写入单元12和电源提供单元11,以写入保存驱动信号,并根据驱动信号,利用电源信号而生成匹配驱动信号的驱动电流,从而利用驱动电流驱动发光二极管,以使发光二极管进行发光。

其中,初始化单元14连接驱动单元13及发光二极管,并连接本级第二扫描信号线和下一级发光使能信号线,以接收本级第二扫描信号scan2(n)和下一级发光使能信号em(n+1),以在本级第二扫描信号scan2(n)的驱动下藉由下一级发光使能信号em(n+1)对驱动单元13和发光二极管进行初始化处理。

在本实施例中,初始化单元14连接下一级发光使能信号线,利用下一级发光使能信号em(n+1)对驱动单元13和发光二极管进行初始化,相对于现有的初始化单元14连接参考信号线以对驱动单元13和发光二极管进行初始化,本申请的方案去除了参考信号线,以此能够在具体使用中减少参考信号线的占用空间,进而节省像素空间,实现窄边框设计。

请参见图2,为本发明oled像素电路的第二实施例的结构示意图。其中,电源提供的单元11包括:第一晶体管m1及第二晶体管m2。具体地,第一晶体管m1包括控制端、第一通路端和第二通路端。其中,第一晶体管m1的控制端连接本级发光使能信号线以接收本级发光使能信号em(n),第一通路端连接本级电源信号线以接收本级电源信号elvdd,第二通路端连接至驱动单元13。第二晶体管m2包括控制端、第一通路端和第二通路端。其中,第二晶体管m2的控制端连接本级发光使能信号线以接收本级发光使能信号em(n),第一通路端连接驱动单元13,第二通路端连接发光二极管d。

在本实施例中,将第一晶体管m1与驱动单元13的连接点定义为第一节点n1,第二晶体管m2与驱动单元13的连接点定义为第二节点n2。

驱动信号写入单元12包括:第三晶体管m3及第四晶体管m4。其中,第三晶体管m3包括控制端、第一通路端和第二通路端。其中,第三晶体管m3的控制端连接本级第一扫描信号线以接收本级第一扫描信号scan1(n),第一通路端连接本级驱动信号线以接收本级驱动信号vdata,第二通路端连接第一节点n1。第四晶体管m4包括控制端、第一通路端和第二通路端。其中,第四晶体管m4的控制端连接本级第一扫描信号线以接收本级第一扫描信号scan1(n),第一通路端连接第二节点n2,第二通路端连接驱动单元13。

驱动单元13包括:第五晶体管m5,其包括控制端、第一通路端和第二通路端。其中,第五晶体管m5的控制端连接第四晶体管m4的第二通路端,第五晶体管m5的第一通路端连接第一节点n1,第二通路端连接第二节点n2。

初始化单元14包括:第六晶体管m6及第七晶体管m7。其中,第六晶体管m6包括控制端、第一通路端和第二通路端,其中,控制端连接本级第二扫描信号线以接收本级第二扫描信号scan2(n),第一通路端连接第四晶体管m4的第二通路端,第二通路端连接下一级发光使能信号线以接收下一级发光使能信号em(n+1)。第七晶体管m7包括控制端、第一通路端和第二通路端,其中,控制端连接本级第二扫描信号线以接收本级第二扫描信号scan2(n),第一通路端连接下一级发光使能信号线以接收下一级发光使能信号em(n+1),第二通路端连接发光二极管d。

进一步地,像素电路的发光二极管d包括阳极及阴极,其中,发光二极管d的阳极连接电源提供单元11及初始化单元14,具体地,发光二极管的阳极连接电源提供单元11的第二晶体管m2的第二通路端,及初始化单元14的第七晶体管m7的第二通路端;发光二极管d的阴极连接参考地gnd。

进一步地,像素单元还包括存储电容c,其包括第一通路端及第二通路端。其中,第一通路端连接本级电源信号线以接收本级电源信号elvdd,第二通路端连接驱动单元13。具体地,存储电容c的第一通路端连接第一晶体管m1的第一通路端,进而连接本级电源信号线,存储电容c的第二通路端连接驱动单元13的第五晶体管m5的控制端。

在一具体实施例中,第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4、第五晶体管m5、第六晶体管m6、第七晶体管m7均为pmos晶体管。具体地,第一晶体管m1至第七晶体管m7均在逻辑为低电平时导通,在逻辑为高电平时截止。

请参见图3,为本发明oled像素电路的时序波形图。具体地,本发明所示的oled像素电路在工作时,包括初始化阶段t1、数据写入阶段t2及发光阶段t3。

进一步地,在初始化阶段t1时,本级第二扫描信号scan2(n)为低电平,第六晶体管m6及第七晶体管m7导通,藉由下一级发光使能信号em(n+1)对第五晶体管m5的控制端及发光二极管d的阳极进行初始化。

在数据写入阶段t2,本级第一扫描信号scan1(n)为低电平,第三晶体管m3及第四晶体管m4导通,在本级第一扫描信号scan1(n)的驱动下将驱动信号写入至第五晶体管m5。

在发光阶段t3,本级发光使能信号em(n)为低电平,第一晶体管m1及第二晶体管m2导通,以将电源信号elvdd提供给发光二极管d,第五晶体管m5利用电源信号elvdd生成匹配驱动信号的驱动电流,从而利用驱动电流驱动发光二极管d,以使发光二极管d进行发光。

在本实施例中,为了在初始化阶段t1时,下一级发光使能信号em(n+1)能够有效对第五晶体管m5的控制端及发光二极管d的阳极进行初始化,下一级发光使能信号em(n+1)需要在初始化阶段t1时保持低电平。

请继续参见图3,本级第二扫描信号scan2(n)的使能期间的结束点早于本级第一扫描信号scan1(n)的使能期间的起始点。具体地,在第六晶体管m6及第七晶体管m7截止后,第三晶体管m3及第四晶体管m4才开始导通。其中,使能期间为保持低电平期间。进一步地,还可以在第六晶体管m6及第七晶体管m7截止后,持续一段时间后,第三晶体管m3及第四晶体管m4才开始导通。

在一实施例中,在发光二极管d处于第一状态时,即非发光期间时,发光使能信号em为逻辑高电位,在发光二极管d处于第二状态时,即发光期间时,发光使能信号em为逻辑低电位。进一步地,本发明利用发光使能信号em高电位之前的低电位(即下一级发光使能信号em(n+1))在初始化阶段将第五晶体管m5的控制端及发光二极管d的阳极电压进行复位。

具体地,本级发光使能信号em(n)所对应的第一期间(即逻辑高电位期间)涵盖本级第二扫描信号scan2(n)的使能期间(逻辑低电位期间)和本级第一扫描信号scan1(n)的使能期间(逻辑低电位期间)。具体地,在本级发光使能信号em(n)为高电平期间,本级第二扫描信号scan2(n)及本级第一扫描信号scan1(n)为低电平。而当本级第二扫描信号scan2(n)处于使能期间(逻辑低电平)和本级第一扫描信号scan1(n)处于使能期间(逻辑低电平)时,下一级发光使能信号em(n+1)处于第二状态(逻辑低电平)。即在本级第二扫描信号scan2(n)及本级第一扫描信号scan1(n)为低电平时,下一级发光使能信号em(n+1)为低电平,以此能够在初始化阶段通过下一级发光使能信号em(n+1)的低电平信号对像素电路进行初始化。

具体地,在t1阶段时,本级第二扫描信号scan2(n)为低电平,此时发光二极管d的阳极及第五晶体管m5的控制端被初始化为下一级发光使能信号em(n+1),即第五晶体管m5的控制端的电压v=em(n+1)。

在t2阶段时,本级第一扫描信号scan1(n)为低电平,此时第二节点n2的电压vn2=vdata,第五晶体管m5导通,由于第五晶体管m5为驱动晶体管,在导通时会产生阈值电压vth,此时第五晶体管m5的控制端的电压为驱动信号vdata与阈值电压vth之和,即v=vdata+vth。

在t3阶段时,本级发光使能信号em(n)为低电平,发光二极管发光。

请参见图4,为本发明显示装置的结构示意图。显示装置401包括上述任一实施例中的oled像素电路402。显示装置401的其他器件及功能与现有显示装置401的器件及功能相同,在此不再赘述。

具体的,显示装置401可以为双面显示装置、柔性显示装置、全面屏显示装置中任一种。柔性显示装置可以应用于弯曲的电子设备;双面显示装置可以应用于为使显示装置两侧的人员都能看到显示内容的装置;全面屏显示装置可以应用于全面屏手机或其他装置,在此不做限定。

本发明的显示装置401具体可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于显示装置的其他必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。

在本发明各实施例中,oled像素电路只描述了部分相关电路,其他结构与现有技术中的oled像素电路的结构相同,在此不再赘述。

本发明所述的像素电路,通过将初始化单元(第六晶体管及第七晶体管)连接至下一级发光使能信号线,以藉由下一级发光使能信号对像素电路进行初始化,与现有技术相比,去掉了参考信号线,以此减小像素间隙,实现窄边框设计。具体地,在像素电路的初始化阶段,下一级发光使能信号为低电平,即在本级像素单元发光时,下一级的发光使能信号为高电平,上一级的发光使能信号为低电平,以此实现初始化。

以上仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1