数据电压极性控制方法、模组和显示装置与流程

文档序号:21938379发布日期:2020-08-21 15:13阅读:359来源:国知局
数据电压极性控制方法、模组和显示装置与流程

本发明涉及显示技术领域,尤其涉及一种数据电压极性控制方法、模组和显示装置。



背景技术:

在现有技术中,显示产品在前端弱信号条件下,易造成画面抖动,使得某些像素区域一直处于正负极性不对称状态,从而形成残像,可以通过开启pol(polaritycontrolsingal,极性控制信号)信号翻转来改善残像,但是pol信号翻转开启之后,由于显示面板的充电因素会在翻转的时候出现全屏闪烁现象。该闪烁现象时客户不可接受的,

所述pol翻转指的是:每隔预定时间,控制pol信号翻转,也即,在第一帧画面显示时间至第k帧画面显示时间,在相邻帧画面显示时间,显示面板中的各像素电路接入的数据电压的极性相反;在第m+1帧显示画面显示时间至第2m帧画面显示时间,pol信号翻转;在第m+1帧画面显示时间,所述各像素电路接入的数据电压的极性与在第m帧画面显示时间,所述各像素电路接入的数据电压的极性相同。所述预定时间可以为14秒或28秒,m为大于1的整数。然而,如图1所示,在实现pol信号翻转时,由于在第m+1帧画面显示时间tm+1,所述各像素电路接入的数据电压的极性与在第m帧画面显示时间tm,所述各像素电路接入的数据电压的极性相同,会导致所述像素电路充入的电压同向变化而出现全屏闪烁现象。在图1中,标号为p1的为pol信号,标号为d0的为显示面板包括的一数据线上的数据电压(在栅极驱动信号的控制下,通过所述数据线上的数据电压为所述像素电路充电),标示为s0的为所述像素电路充入的电压。由图1可知,在第m+1帧画面显示时间tm+1,所述像素电路充入的电压变大,从而导致亮度增大,出现闪烁现象。



技术实现要素:

本发明的主要目的在于提供一种数据电压极性控制方法、模组和显示装置,解决现有技术中控制极性控制信号翻转时出现的闪烁现象。

为了达到上述目的,本发明提供了一种数据电压极性控制方法,应用于显示面板,显示面板包括栅极驱动电路和多行多列像素电路,所述数据电压极性控制方法包括:

在第k×n帧画面显示时间,所述栅极驱动电路不输出栅极驱动信号,并控制所述多行多列像素电路中的部分列像素电路接入的数据电压的极性翻转;

在第k×n+1帧画面显示时间,控制所述多行多列像素电路中的除了所述部分列像素电路的之外的其他像素电路接入的数据电压的极性翻转,并控制调节所述栅极驱动电路输出的栅极驱动信号的占空比为预定占空比;

在第k×n+2帧画面显示时间,控制所述多行多列像素电路接入的数据电压的极性翻转;

k为大于2的整数,n为大于1的整数。

可选的,所述部分列像素电路为第4a-1列像素电路与第4a列像素电路;或者,所述部分列像素电路为第4a-2列像素电路与第4a-3列像素电路;a为正整数。

可选的,所述部分列像素电路为奇数列像素电路;或者,所述部分列像素电路为偶数列像素电路。

可选的,所述显示面板为75英寸8k显示面板,所述预定占空比为1/4;或者,

所述显示面板为65英寸8k显示面板,所述预定占空比为0.35。

可选的,所述数据电压极性控制方法包括:

在显示阶段包括的除了第k×n帧画面显示时间、第k×n+1帧画面显示时间和第k×n+2帧画面显示时间的其他帧画面时间,所述多行多列像素电路接入的数据电压的极性翻转。

本发明还提供了一种数据电压极性控制模组,应用于显示面板,显示面板包括栅极驱动电路和多行多列像素电路,所述数据电压极性控制模组包括栅极驱动控制单元和数据电压极性控制单元,其中,

所述栅极驱动控制单元用于在第k×n帧画面显示时间,控制所述栅极驱动电路不输出栅极驱动信号,并在第k×n+1帧画面显示时间,控制调节所述栅极驱动电路输出的栅极驱动信号的占空比为预定占空比;

所述数据电压极性控制单元用于在第k×n帧画面显示时间,控制所述多行多列像素电路中的部分列像素电路接入的数据电压的极性翻转,在第k×n+1帧画面显示时间,控制所述多行多列像素电路中的除了所述部分列像素电路的之外的其他像素电路接入的数据电压的极性翻转,并在第k×n+2帧画面显示时间,控制所述多行多列像素电路接入的数据电压的极性翻转;

k为大于2的整数,n为大于1的整数。

可选的,所述部分列像素电路为第4a-1列像素电路与第4a列像素电路;或者,所述部分列像素电路为第4a-2列像素电路与第4a-3列像素电路;a为正整数。

可选的,所述部分列像素电路为奇数列像素电路;或者,所述部分列像素电路为偶数列像素电路。

可选的,所述显示面板为75英寸8k显示面板,所述预定占空比为1/4;或者,

所述显示面板为65英寸8k显示面板,所述预定占空比为0.35。

本发明还提供了一种显示装置,包括上述的数据电压极性控制模组。

与现有技术相比,本发明所述的数据电压极性控制方法、模组和显示装置能够实现pol(polaritycontrolsignal,极性控制信号)信号翻转以改善残像,并且能够改善pol信号翻转时的闪烁现象。

附图说明

图1是在现有技术中,pol信号翻转时像素电路充入的电压的波形图;

图2是本发明实施例所述的数据电压极性控制方法的流程图;

图3是在第n-1帧画面显示时间,显示面板中的各像素电路的极性示意图;

图4是在第n帧画面显示时间,显示面板中的各像素电路的极性示意图;

图5是在第n+1帧画面显示时间,显示面板中的各像素电路的极性示意图;

图6是在第n+2帧画面显示时间,显示面板中的各像素电路的极性示意图;

图7是本发明实施例所述的数据电压极性控制模组的结构框图;

图8是采用本发明实施例所述的数据电压极性控制模组后,极性控制信号p1翻转时对应的显示面板上的预定点的亮度l0的波形图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。

在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。

在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。

本发明实施例所述的数据电压极性控制方法,应用于显示面板,显示面板包括栅极驱动电路和多行多列像素电路,如图2所示,所述数据电压极性控制方法包括:

s1:在第k×n帧画面显示时间,所述栅极驱动电路不输出栅极驱动信号,并控制所述多行多列像素电路中的部分列像素电路接入的数据电压的极性翻转;

s2:在第k×n+1帧画面显示时间,控制所述多行多列像素电路中的除了所述部分列像素电路的之外的其他像素电路接入的数据电压的极性翻转,并控制调节所述栅极驱动电路输出的栅极驱动信号的占空比为预定占空比;

s3:在第k×n+2帧画面显示时间,控制所述多行多列像素电路接入的数据电压的极性翻转;

k为大于2的整数,n为大于1的整数。

在本发明实施例中,所述数据电压的极性翻转指的是:所述数据电压的极性从正极性翻转为负极性,或者,所述数据电压的极性从负极性翻转为正极性。

本发明实施例所述的数据电压极性控制方法中,在第k×n-1帧画面显示时间和第k×n+2帧画面显示时间之间设置第k×n帧画面显示时间和第k×n+1帧画面显示时间,在第k×n帧画面显示时间,所述栅极驱动电路不输出栅极驱动信号,显示面板中的各像素电路仍根据第k×n-1帧画面显示时间中的显示数据进行发光,由于在第k×n帧画面显示时间,没有数据电压为像素电路充电,则像素电路中的驱动晶体管的栅极的电压保持不住而导致发光亮度降低,并在第k×n+1帧画面显示时间,控制调节所述栅极驱动电路输出的栅极驱动信号的占空比为预定占空比,以调节对像素电路的充电时间,相应调节各像素电路的发光亮度;并且,在k×n帧画面显示时间,控制所述多行多列像素电路中的部分列像素电路接入的数据电压的极性翻转,在第k×n+1帧画面显示时间,控制所述多行多列像素电路中的除了所述部分列像素电路的之外的其他像素电路接入的数据电压的极性翻转,以使得所述多行多列像素电路接入的数据电压经过了第k×n帧画面显示时间和第k×n+1帧画面显示时间的过渡而保持不变,实现pol(polaritycontrolsignal,极性控制信号)信号翻转以改善残像,并且能够改善pol信号翻转时的闪烁现象。

在具体实施时,在第k×n+1帧画面显示时间,控制调节所述栅极驱动电路输出的栅极驱动信号的占空比为预定占空比,以调节对像素电路的充电时间,相应调节各像素电路的发光亮度;此时,所述预定占空比的设定可以根据实际情况选定;当在k×n帧画面显示时间亮度降低较大时,可以通过设定所述预定占空比而使得栅线打开时间提升;当在k×n帧画面显示时间亮度降低较小时,可以通过设定所述预定占空比而使得栅线打开时间减少。

例如,当像素电路中的数据写入晶体管(所述数据写入晶体管的栅极与相应行栅线电连接)为n型晶体管时,当栅极驱动信号的电位为高电压时,所述数据写入晶体管打开,以通过相应的数据电压为所述像素电路充电;当栅极驱动信号的电位为低电压时,所述数据写入晶体管关断;

当像素电路中的数据写入晶体管(所述数据写入晶体管的栅极与相应行栅线电连接)为p型晶体管时,当栅极驱动信号的电位为低电压时,所述数据写入晶体管打开,以通过相应的数据电压为所述像素电路充电;当栅极驱动信号的电位为高电压时,所述数据写入晶体管关断。

可选的,所述显示面板为75英寸8k显示面板,所述预定占空比为1/4;或者,

所述显示面板为65英寸8k显示面板,所述预定占空比为0.35

在具体实施时,当所述显示面板为75英寸8k显示面板,并该显示面板中的像素电路中的数据写入晶体管为n型晶体管时,所述预定占空比可以为1/4,但不以此为限;

当所述显示面板为65英寸8k显示面板,并所述像素电路中的数据写入晶体管为n型晶体管时,所述预定占空比可以为0.35,但不以此为限。

例如,当所述显示面板为75英寸8k显示面板,并该所述像素电路中的数据写入晶体管为n型晶体管,在一显示周期中,栅极驱动信号的电位为高电压的时间为2.5h,栅极驱动信号的电位为低电压的时间为7.5h,但不以此为限;1h可以等于3.7us,但不以此为限。

当所述显示面板为65英寸8k显示面板,并该所述像素电路中的数据写入晶体管为n型晶体管,在一显示周期中,栅极驱动信号的电位为高电压的时间为3.5h,栅极驱动信号的电位为低电压的时间为6.5h,但不以此为限。

可选的,所述部分列像素电路为第4a-1列像素电路与第4a列像素电路;或者,所述部分列像素电路为第4a-2列像素电路与第4a-3列像素电路;a为正整数。

可选的,所述部分列像素电路为奇数列像素电路;或者,所述部分列像素电路为偶数列像素电路。

以上列举的仅为部分极性转换的方式,在实际操作时,在第k×n+1帧画面显示时间和第k×n+1帧画面显示时间,还可以存在其他极性转换方式。

下面以一种极性转换的方式举例说明。

在第n-1帧画面显示时间,显示面板中的各像素电路的极性如图3所示;n为大于1的整数;

在第n帧画面显示时间,显示面板中的各像素电路的极性如图4所示;

在第n+1帧画面显示时间,显示面板中的各像素电路的极性如图5所示;n为大于1的整数;

在第n+2帧画面显示时间,显示面板中的各像素电路的极性如图6所示。

在图3、图4、图5和图6中,第n行第m列方框对应的是第n行第m列像素电路,n和m为正整数,例如,在图3中,第一行第一列方框中的“+”指的是第一行第一列像素电路接入的数据电压为正极性数据电压。

由图3和图4可知,在第n帧画面显示时间,第一列像素电路接入的数据电压的极性、第二列像素电路接入的数据电压的极性、第五列像素电路接入的数据电压的极性和第六列像素电路接入的数据电压的极性翻转;

由图3和图4可知,在第n帧画面显示时间,第三列像素电路接入的数据电压的极性、第四列像素电路接入的数据电压的极性、第七列像素电路接入的数据电压的极性和第八列像素电路接入的数据电压的极性不变。

由图4和图5可知,在第n+1帧画面显示时间,第三列像素电路接入的数据电压的极性、第四列像素电路接入的数据电压的极性、第七列像素电路接入的数据电压的极性和第八列像素电路接入的数据电压的极性翻转;

由图4和图5可知,在第n+1帧画面显示时间,第一列像素电路接入的数据电压的极性、第二列像素电路接入的数据电压的极性、第五列像素电路接入的数据电压的极性和第六列像素电路接入的数据电压的极性翻转;

由图5和图6所示,所有像素电路接入的数据电压的极性翻转。

在本发明实施例中,所述数据电压极性控制方法还可以包括:

在显示阶段包括的除了第k×n帧画面显示时间、第k×n+1帧画面显示时间和第k×n+2帧画面显示时间的其他帧画面时间,所述多行多列像素电路接入的数据电压的极性翻转。

在具体实施时,在显示阶段包括的除了第k×n帧画面显示时间、第k×n+1帧画面显示时间和第k×n+2帧画面显示时间的其他帧画面时间,在相邻帧画面显示时间,各像素电路接入的数据电压的极性相反。

如图7所示,本发明实施例所述的数据电压极性控制模组,应用于显示面板,显示面板包括栅极驱动电路70和多行多列像素电路(图7中未示出),所述像素电路通过相应的数据线dl接入数据电压,所述数据电压极性控制模组80包括栅极驱动控制单元71和数据电压极性控制单元72,其中,

所述栅极驱动控制单元71与所述栅极驱动电路70电连接,用于在第k×n帧画面显示时间,控制所述栅极驱动电路不输出栅极驱动信号,并在第k×n+1帧画面显示时间,控制调节所述栅极驱动电路输出的栅极驱动信号的占空比为预定占空比;

所述数据电压极性控制单元72与所述数据线dl电连接,用于在第k×n帧画面显示时间,控制所述多行多列像素电路中的部分列像素电路接入的数据电压的极性翻转,在第k×n+1帧画面显示时间,控制所述多行多列像素电路中的除了所述部分列像素电路的之外的其他像素电路接入的数据电压的极性翻转,并在第k×n+2帧画面显示时间,控制所述多行多列像素电路接入的数据电压的极性翻转;

k为大于2的整数,n为大于1的整数。

本发明实施例所述的数据电压极性控制模组在工作时,在第k×n-1帧画面显示时间和第k×n+2帧画面显示时间之间设置第k×n帧画面显示时间和第k×n+1帧画面显示时间,在第k×n帧画面显示时间,所述栅极驱动电路不输出栅极驱动信号,显示面板中的各像素电路仍根据第k×n-1帧画面显示时间中的显示数据进行发光,由于在第k×n帧画面显示时间,没有数据电压为像素电路充电,则像素电路中的驱动晶体管的栅极的电压保持不住而导致发光亮度降低,并在第k×n+1帧画面显示时间,控制调节所述栅极驱动电路输出的栅极驱动信号的占空比为预定占空比,以调节对像素电路的充电时间,相应调节各像素电路的发光亮度;并且,在k×n帧画面显示时间,控制所述多行多列像素电路中的部分列像素电路接入的数据电压的极性翻转,在第k×n+1帧画面显示时间,控制所述多行多列像素电路中的除了所述部分列像素电路的之外的其他像素电路接入的数据电压的极性翻转,以使得所述多行多列像素电路接入的数据电压经过了第k×n帧画面显示时间和第k×n+1帧画面显示时间的过渡而保持不变,实现pol(polaritycontrolsignal,极性控制信号)信号翻转以改善残像,并且能够改善pol信号翻转时的闪烁现象。

可选的,所述部分列像素电路为第4a-1列像素电路与第4a列像素电路;或者,所述部分列像素电路为第4a-2列像素电路与第4a-3列像素电路;a为正整数。

可选的,所述部分列像素电路为奇数列像素电路;或者,所述部分列像素电路为偶数列像素电路。

可选的,所述显示面板为75英寸8k显示面板,所述预定占空比为1/4;或者,

所述显示面板为65英寸8k显示面板,所述预定占空比为0.35。

图8是采用本发明实施例所述的数据电压极性控制模组后,极性控制信号p1翻转时对应的显示面板上的预定点的亮度l0的波形图。

本发明实施例所述的显示装置包括上述的数据电压极性控制模组。

本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。

以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1