显示面板和显示装置的制作方法

文档序号:31498982发布日期:2022-09-14 08:19阅读:95来源:国知局
显示面板和显示装置的制作方法

1.本发明实施例涉及显示技术领域,尤其涉及一种显示面板和显示装置。


背景技术:

2.随着显示技术的不断发展,人们对于显示面板的性能要求越来越高。显示面板中包括扫描电路和像素电路,扫描电路用于向对应的至少一行像素电路提供扫描信号,以使各行像素电路在扫描信号的控制下驱动发光器件发光,从而使显示面板进行显示。目前,扫描电路连接的信号线之间存在信号耦合的问题,这样会使扫描电路输出的扫描信号容易受到信号耦合的影响,导致显示效果变差。


技术实现要素:

3.本发明实施例提供了一种显示面板和显示装置,以减弱扫描电路中的信号耦合对于扫描信号的影响,从而提升显示效果。
4.第一方面,本发明实施例提供了一种显示面板,包括:多条扫描线、多行像素电路和至少一个扫描电路组,所述扫描电路组中的扫描电路的第一电平信号输入端连接电平信号线,用于响应时钟信号将所述电平信号线上的信号输出以生成扫描信号;
5.所述扫描电路组包括至少一个第一扫描电路和多个第二扫描电路,所述至少一个第一扫描电路和所述多个第二扫描电路依次级联,所述第二扫描电路用于通过所述扫描线向对应的所述像素电路提供所述扫描信号,所述第一扫描电路用于在所述第二扫描电路生成所述扫描信号之前,通过所述扫描线向所述像素电路提供所述扫描信号,且所述至少一个第一扫描电路和所述多个第二扫描电路逐级生成时序依次后移的所述扫描信号;
6.其中,所述至少一个第一扫描电路和所述多个第二扫描电路中,相邻两个所述扫描电路的第一电平信号输入端分别连接不同的所述电平信号线。
7.可选地,所述电平信号线包括第一电平信号线和第二电平信号线;
8.所述至少一个第一扫描电路和所述多个第二扫描电路中,奇数级的所述扫描电路的第一电平信号输入端连接所述第一电平信号线,偶数级的所述扫描电路的第一电平信号输入端连接所述第二电平信号线;
9.优选地,所述第一电平信号线和所述第二电平信号线分离设置。
10.可选地,所述第一电平信号线和所述第二电平信号线传输的信号的电压值相同或者不同;
11.可选地,所述第一电平信号线和所述第二电平信号线传输的信号的电压值,与所述时钟信号对于所述第一电平信号线和所述第二电平信号线传输的信号的耦合程度相关;
12.优选地,在所述电平信号线用于传输第一电平信号的情况下,所述第一电平信号线和所述第二电平信号线传输的信号中,所述时钟信号对于其耦合程度越大的一者,对应的信号的电压值越大,所述时钟信号对于其耦合程度越小的一者,对应的信号的电压值越小;
13.在所述电平信号线用于传输第二电平信号的情况下,所述第一电平信号线和所述第二电平信号线传输的信号中,所述时钟信号对于其耦合程度越大的一者,对应的信号的电压值越小,所述时钟信号对于其耦合程度越小的一者,对应的信号的电压值越大;
14.其中,所述第一电平信号的电压大于所述第二电平信号的电压。
15.可选地,所述第一扫描电路和所述第二扫描电路均包括输出模块,所述输出模块的电平信号输入端为所述第一电平信号输入端,所述输出模块用于响应自身控制端的信号将电平信号线上的信号输出以生成所述扫描信号。
16.可选地,所述第一扫描电路和所述第二扫描电路的第二电平信号输入端均连接第三电平信号线,所述第一电平信号输入端和所述第二电平信号输入端均用于传输第一电平信号或第二电平信号;
17.优选地,所述第一扫描电路和所述第二扫描电路还包括输出控制模块,所述输出控制模块的电平信号输入端为所述第二电平信号输入端,所述输出控制模块用于通过所述第三电平信号线上的信号对所述输出模块进行控制;
18.优选地,所述第一电平信号输入端连接的所述电平信号线和所述第三电平信号线彼此分离设置。
19.可选地,所述显示面板还包括第一时钟信号线和第二时钟信号线,所述第一时钟信号线和所述第二时钟信号线用于向所述多个扫描电路提供时钟信号;
20.其中,所述第一时钟信号线、所述第二时钟信号线、所述第一电平信号线和所述第二电平信号线依次排布于所述扫描电路的一侧,且所述第一时钟信号线与所述第一电平信号线之间的距离,等于所述第二时钟信号线与所述第二电平信号线之间的距离;
21.优选地,所述第一扫描电路和所述第二扫描电路的第二电平信号输入端均连接第三电平信号线,所述第一电平信号输入端和所述第二电平信号输入端均用于传输第一电平信号或第二电平信号;
22.所述第三电平信号线位于所述第二时钟信号线和所述第一电平信号线之间;
23.优选地,所述第一时钟信号线、所述第二时钟信号线、所述第三电平信号线、所述第一电平信号线和所述第二电平信号线中,相邻两条信号线之间的距离相等。
24.可选地,所述显示面板包括显示区和围绕所述显示区的边框区,多条所述电平信号线位于所述边框区内,且自所述扫描电路组中的最后一级所述第二扫描电路向第一级所述第一扫描电路延伸;
25.其中,所述边框区中的第一级所述第二扫描电路与最后一级所述第一扫描电路之间的区域,多条所述电平信号线分离设置;
26.优选地,所述边框区包括沿第一方向延伸的第一边框区和沿第二方向延伸的第二边框区,所述第一扫描电路位于所述第一边框区,所述第二扫描电路位于所述第二边框区,所述第一边框区的最后一级所述第一扫描电路和所述第二边框区的第一级所述第二扫描电路之间的区域的多条所述电平信号线分离设置;
27.优选地,所述第一边框区的最后一级所述第一扫描电路和所述第二边框区的第一级所述第二扫描电路之间的区域为弧角区;
28.优选地,所述第一边框区包括第一子边框区和第二子边框区,所述第二边框区包括第三子边框区和第四子边框区,所述第一子边框区与所述第三子边框区相邻,所述第二
子边框区与所述第四子边框区相邻;所述至少一个扫描电路组包括第一扫描电路组和第二扫描电路组,所述第一扫描电路组中的所述第一扫描电路位于所述第一子边框区,所述第一扫描电路组中的所述第二扫描电路位于所述第三子边框区,所述第二扫描电路组中的所述第一扫描电路位于所述第二子边框区,所述第二扫描电路组中的所述第二扫描电路位于所述第四子边框区;多条所述电平信号线自所述第一扫描电路组中的最后一级所述第二扫描电路向所述第一扫描电路组中的第一级所述第一扫描电路延伸,并经由所述第二扫描电路组中的第一级所述第一扫描电路向所述第二扫描电路组中的最后一级所述第二扫描电路延伸,且所述第一扫描电路组中的第一级所述第一扫描电路和所述第二扫描电路组中的第一级所述第一扫描电路之间的区域的多条所述电平信号线分离设置。
29.可选地,所述显示面板包括边框区,所述边框区中设置有邦定连接部;
30.其中,至少两条所述电平信号线均连接同一所述邦定连接部,一个所述邦定连接部用于向至少两条所述电平信号线传输信号;
31.或者,多条所述电平信号线与多个所述邦定连接部一一对应连接,一个所述邦定连接部用于向对应的一个所述电平信号线传输信号。
32.可选地,所述扫描电路组中的所述第一扫描电路的数量为m,所述像素电路的行数和所述扫描电路组中的所述第二扫描电路的数量均为n;其中,m为大于或等于1的正整数,n为大于m的正整数;
33.所述像素电路包括第一扫描信号输入端和第二扫描信号输入端,第i级所述第一扫描电路的扫描信号输出端通过所述扫描线连接第i行所述像素电路的所述第一扫描信号输入端;其中,1≤i≤m;
34.第j级所述第二扫描电路的所述扫描信号输出端通过所述扫描线连接第j行所述像素电路的所述第二扫描信号输入端,且第k级所述第二扫描电路的所述扫描信号输出端还通过所述扫描线连接第k+m行所述像素电路的所述第一扫描信号输入端;其中,1≤j≤n,1≤k≤n-m。
35.第二方面,本发明实施例提供了一种显示装置,包括第一方面所述的显示面板。
36.本发明实施例提供的显示面板和显示装置,通过设置相邻两个扫描电路的第一电平信号输入端连接不同的电平信号线,有助于减小每条电平信号线上的电容负载,以减弱时钟信号对于电平信号线的信号耦合作用,从而减弱该信号耦合作用对于扫描电路输出的扫描信号中的导通电平信号的影响,以降低扫描信号对于像素电路中的晶体管的导通状态的影响,从而减小各行像素电路驱动的发光器件的亮度差异,缓解水平细密横纹等显示异常问题。另外,由于第一级第一扫描电路至最后一级第二扫描电路逐级生成时序依次后移的扫描信号,相邻的两个第一扫描电路的第一电平信号输入端连接的电平信号线不同,相邻的第一扫描电路和第二扫描电路的第一电平信号输入端连接的电平信号线不同,且相邻的两个第二扫描电路的第一电平信号输入端连接的电平信号线也不同,使得本方案在减弱信号耦合作用对于每一级扫描电路输出的扫描信号的影响的同时,还有助于避免信号耦合作用对于扫描信号的影响传递至后续级的扫描电路中,使显示面板的整体显示效果均受到影响,因此,本发明实施例的技术方案还有助于提升显示面板的整体显示效果。
37.应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
38.为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
39.图1是本发明实施例提供的一种显示面板的结构示意图;
40.图2是应用于显示面板中的一种像素电路的结构示意图;
41.图3是应用于显示面板中的一种扫描电路的模块结构示意图;
42.图4是应用于显示面板中的一种扫描电路的结构示意图;
43.图5是本发明实施例提供的另一种显示面板的结构示意图;
44.图6是本发明实施例提供的另一种显示面板的结构示意图;
45.图7是本发明实施例提供的另一种显示面板的结构示意图。
具体实施方式
46.为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
47.需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
48.正如背景技术所述,扫描电路连接的信号线之间存在信号耦合的问题,这样会使扫描电路输出的扫描信号容易受到信号耦合的影响,导致显示效果变差。经发明人研究发现,出现上述问题的原因具体如下:
49.现有显示面板一般包括多个级联的扫描电路,扫描电路通常连接第一时钟信号线、第二时钟信号线、高电平信号线和低电平信号线,第一时钟信号线用于传输第一时钟信号,第二时钟信号线用于传输第二时钟信号,高电平信号线用于传输高电平信号,低电平信号线用于传输低电平信号。扫描电路能够在输入的起始信号、第一时钟信号、第二时钟信号、高电平信号和低电平信号等的控制下,交替输出高电平信号和低电平信号,以实现将起始信号中的脉冲信号的时序进行移位后输出,从而得到扫描信号。扫描电路连接的各条信号线之间存在寄生电容,使得一条信号线上的信号跳变会对其他信号线上的信号进行耦合,从而改变其他信号线上的信号,最终影响扫描电路输出的扫描信号。
50.下面以信号跳变会对高电平信号线上的信号进行耦合,而改变高电平信号线上的信号为例进行说明。第一时钟信号线和高电平信号线之间,以及第二时钟信号线和高电平
信号线之间均存在寄生电容,在第一时钟信号线上的第一时钟信号或第二时钟信号线上的第二时钟信号发生跳变时,会对高电平信号线上的高电平信号进行耦合,例如会将高电平信号的电位拉低,使得扫描信号中的高电平信号的电位较低,从而影响对应的至少一行像素电路中的晶体管的导通程度,进而影响对应的至少一行像素电路驱动的发光器件的亮度,使得这些行中的像素电路驱动的发光器件的亮度,与其他行中的像素电路驱动的发光器件的亮度存在差异,产生沿水平方向的细密横纹等显示异常。并且,现有显示面板中的各级扫描电路的高电平信号输入端通常连接同一条高电平信号线,使得该高电平信号线上的电容负载较大,这样会使第一时钟信号和第二时钟信号对于高电平信号线的耦合作用较强,从而加剧上述细密横纹等显示异常,导致显示效果变差。
51.针对上述问题,本发明实施例提供了一种显示面板。图1是本发明实施例提供的一种显示面板的结构示意图。参见图1,本发明实施例提供的显示面板包括:多条扫描线10、多行像素电路20和至少一个扫描电路组。每个扫描电路组均包括多个扫描电路30,扫描电路30的第一电平信号输入端连接电平信号线40,用于响应时钟信号将电平信号线40上的信号输出以生成扫描信号。
52.扫描电路组中的多个扫描电路30包括至少一个第一扫描电路31和多个第二扫描电路32,至少一个第一扫描电路31和多个第二扫描电路32依次级联,多个第二扫描电路32可以与多行像素电路20一一对应设置,第二扫描电路32用于通过扫描线10向对应的像素电路20提供扫描信号,第一扫描电路31用于在第二扫描电路32生成扫描信号之前,通过扫描线10向像素电路20提供扫描信号,且至少一个第一扫描电路31和多个第二扫描电路32逐级生成时序依次后移的扫描信号。
53.其中,至少一个第一扫描电路31和多个第二扫描电路32中,相邻两个扫描电路30的第一电平信号输入端连接不同的电平信号线40。具体地,相邻两个扫描电路30的第一电平信号输入端连接的多条电平信号线40可以分离设置。
54.具体地,本发明实施例中的显示面板可以是有机发光二极管(organic light-emitting diode,oled)显示面板、有源矩阵有机发光二极管(active matrix organic light emitting diode,amoled)显示面板或微米级发光二极管(micro-oled或mini-oled)显示面板等。
55.该显示面板包括显示区aa和围绕显示区aa的非显示区,非显示区包括显示面板的边框区。显示区aa中设置有多行像素电路20,扫描线10沿像素电路20排布的行方向延伸,扫描电路30位于显示面板的边框区中。像素电路20中包括开关晶体管、驱动晶体管和存储电容,每条扫描线10均连接一行像素电路20中的开关晶体管的栅极。扫描电路30接入起始信号和时钟信号,电平信号线40接入固定电平信号。比如,电平信号线40接入高电平信号,或者电平信号线40接入低电平信号。扫描电路30可以在时钟信号的控制下,将电平信号线40上的电平信号输出,以实现将起始信号中的导通电平信号的时序进行移位,从而得到扫描信号。扫描电路30的扫描信号输出端连接对应的扫描线10,以通过扫描线10向像素电路20中的开关晶体管的栅极传输扫描信号,通过扫描信号控制像素电路20中的开关晶体管的导通状态。
56.扫描电路30包括第一扫描电路31和第二扫描电路32,第二扫描电路32的个数可以与像素电路20的行数相等,第一级第二扫描电路32至最后一级第二扫描电路32,可以与第
一行像素电路20至最后一行像素电路20一一对应设置。每个第二扫描电路32均连接至少一条扫描线10,以通过扫描线10向其连接的一行像素电路20提供扫描信号。由于像素电路的工作时序需求,部分像素电路接入的扫描信号的时序需要早于第一级第二扫描电路32输出的扫描信号的时序,因此可以设置第一扫描电路31排布于第二扫描电路32之前,第一扫描电路31可以是前置扫描电路,每个第一扫描电路31均连接对应的扫描线10,以通过扫描线10向其连接的一行像素电路20提供扫描信号,且各个第一扫描电路31生成的扫描信号的时序均位于第二扫描电路32生成的扫描信号的时序之前。
57.扫描电路30之间的级联,其含义可以是前一级扫描电路30的扫描信号输出端连接后一级扫描电路30的起始信号输入端。在第一扫描电路31的数量为一个的情况下,该第一扫描电路31与第一级第二扫描电路32级联,且第一级第二扫描电路32至最后一级第二扫描电路32依次级联。在第一扫描电路31的数量为两个及以上的情况下,第一级第一扫描电路31至最后一级第一扫描电路31依次级联,第一级第二扫描电路32至最后一级第二扫描电路32依次级联,且最后一级第一扫描电路31与第一级第二扫描电路32级联。示例性地,扫描电路组中的至少一个第一扫描电路31和多个第二扫描电路32依次排列,第一级第一扫描电路31的起始信号输入端接入起始信号,第一级第一扫描电路31至最后一级第二扫描电路32中,前一级扫描电路30的扫描信号输出端连接后一级扫描电路30的起始信号输入端,以使前一级扫描电路30输出的扫描信号作为后一级扫描电路30的起始信号,使得第一级第一扫描电路31至最后一级第二扫描电路32逐级生成时序依次后移的扫描信号,并通过扫描线10将扫描信号提供至对应的像素电路20,从而实现逐行驱动像素电路20工作。
58.显示面板中的电平信号线40的数量可以是至少两条,第一级第一扫描电路31至最后一级第二扫描电路32中,任意两个相邻的扫描电路30的第一电平信号输入端连接的电平信号线40均不同,例如相邻的两个第一扫描电路31的第一电平信号输入端连接的电平信号线40不同,相邻的第一扫描电路31和第二扫描电路32的第一电平信号输入端连接的电平信号线40不同,且相邻的两个第二扫描电路32的第一电平信号输入端连接的电平信号线40也不同,这样无需将所有扫描电路30的第一电平信号输入端均连接至同一条电平信号线40。由于扫描电路30需要连接时钟信号线以接入时钟信号,而时钟信号线与电平信号线40之间存在寄生电容,使得时钟信号的高低电平跳变会对电平信号线40上的导通电平信号进行耦合,从而影响扫描电路30输出的扫描信号。若将所有扫描电路30的第一电平信号输入端均连接至同一条电平信号线40,则会使电平信号线40上的电容负载较大,从而加剧时钟信号对于电平信号线40上的导通电平信号的耦合作用。
59.本实施例的技术方案,通过设置相邻两个扫描电路30的第一电平信号输入端连接不同的电平信号线40,有助于减小每条电平信号线40上的电容负载,以减弱时钟信号对于电平信号线40的信号耦合作用,从而减弱该信号耦合作用对于扫描电路30输出的扫描信号中的导通电平信号的影响,以降低扫描信号对于像素电路20中的晶体管的导通状态的影响,从而减小各行像素电路20驱动的发光器件的亮度差异,缓解水平细密横纹等显示异常问题。另外,由于第一级第一扫描电路31至最后一级第二扫描电路32逐级生成时序依次后移的扫描信号,相邻的两个第一扫描电路31的第一电平信号输入端连接的电平信号线40不同,相邻的第一扫描电路31和第二扫描电路32的第一电平信号输入端连接的电平信号线40不同,且相邻的两个第二扫描电路32的第一电平信号输入端连接的电平信号线40也不同,
使得本方案在减弱信号耦合作用对于每一级扫描电路30输出的扫描信号的影响的同时,还有助于避免信号耦合作用对于扫描信号的影响传递至后续级的扫描电路30中,使显示面板的整体显示效果均受到影响,因此,本方案还有助于提升显示面板的整体显示效果。
60.继续参见图1,在上述实施例的基础上,可选地,第一扫描电路31的数量为m,第二扫描电路32的数量和像素电路20的行数均为n;其中,m为大于或等于1的正整数,n为大于m的正整数。像素电路20包括第一扫描信号输入端和第二扫描信号输入端,第i级第一扫描电路31的扫描信号输出端通过扫描线10连接第i行像素电路20的第一扫描信号输入端;其中,1≤i≤m。第j级第二扫描电路32的扫描信号输出端通过扫描线10连接第j行像素电路20的第二扫描信号输入端,且第k级第二扫描电路32的扫描信号输出端还通过扫描线10连接第k+m行像素电路20的第一扫描信号输入端;其中,1≤j≤n,1≤k≤n-m。
61.示例性地,扫描线10包括第一扫描线11和第二扫描线12。第i级第一扫描电路31的扫描信号输出端通过第二扫描线12连接第i行像素电路20的第一扫描信号输入端,以通过m个第一扫描电路31向前m行像素电路20的第一扫描信号输入端提供扫描信号。图1中示意性地示出了m=5的情况,在其他实施例中,还可以根据像素电路20的工作时序需求设置m的具体数值。第j级第二扫描电路32的扫描信号输出端通过第一扫描线11连接第j行像素电路20的第二扫描信号输入端,以通过第二扫描电路32向各行像素电路20的第二扫描信号输入端提供扫描信号,且第k级第二扫描电路32的扫描信号输出端还通过第二扫描线12连接第k+m行像素电路20的第一扫描信号输入端,以通过第二扫描电路32向第m+1至n行像素电路20的第一扫描信号输入端提供扫描信号。
62.下面结合具体的像素电路结构,对本发明实施例进行进一步地说明。图2是应用于显示面板中的一种像素电路的结构示意图。结合图1和图2,示例性地,像素电路20可以包括驱动晶体管dt、第一晶体管t1、第二晶体管t2、第三晶体管t3、第四晶体管t4、第五晶体管t5、第六晶体管t6、存储电容cst和发光器件d0。像素电路20的工作阶段包括初始化阶段、数据写入阶段和发光阶段。第一晶体管t1和第三晶体管t3响应于扫描信号s1在初始化阶段导通,使得初始化信号vref可以通过第一晶体管t1写入驱动晶体管dt的栅极,对驱动晶体管dt的栅极电压进行初始化,并控制驱动晶体管dt导通,初始化信号vref还可以通过第三晶体管t3写入发光器件d0的第一极,对发光器件d0的第一极的电压进行初始化。第二晶体管t2响应于扫描信号s2而导通,第四晶体管t4响应于扫描信号s3在数据写入阶段导通,以在第二晶体管t2和第四晶体管t4均导通时,使得数据电压data依次通过第四晶体管t4、驱动晶体管dt和第二晶体管t2写入驱动晶体管dt的栅极,同时通过存储电容cst对驱动晶体管dt的栅极电压进行存储,并通过第二晶体管t2对驱动晶体管dt的阈值电压进行补偿。第五晶体管t5和第六晶体管t6响应于发光控制信号em在发光阶段导通,在发光阶段,第一电源电压vdd通过第五晶体管t5写入驱动晶体管dt的第一极,第二电源电压vss写入发光器件d0的第二极,驱动晶体管dt根据自身的栅极电压产生驱动电流,驱动发光器件d0以相应的亮度进行发光,使得显示面板能够进行显示。
63.像素电路20中的第一晶体管t1至第六晶体管t6为开关晶体管,扫描电路30输出的扫描信号用于控制第一晶体管t1至第六晶体管t6中的至少部分晶体管进行工作。像素电路20中的第一扫描信号输入端和第二扫描信号输入端,可以是第一晶体管t1至第六晶体管t6中的任意晶体管的栅极。例如,像素电路20中的第一扫描信号输入端为第一晶体管t1的栅
极,第二扫描信号输入端为第二晶体管t2的栅极,由于第一晶体管t1的工作时序较为靠前,因此可以通过第一扫描电路31向前m行像素电路20中的第一晶体管t1提供扫描信号s1,通过第二扫描电路32向第m+1至n行像素电路20中的第一晶体管t1提供扫描信号s1,并通过第二扫描电路32向各行像素电路20中的第二晶体管t2提供扫描信号s2。m的具体数值,可以根据扫描信号s1和扫描信号s2之间的时序差异进行设置。
64.参见图1,可选地,电平信号线40包括第一电平信号线41和第二电平信号线42。至少一个第一扫描电路31和多个第二扫描电路32中,由第一级第一扫描电路31至最后一级第二扫描电路32,奇数级的扫描电路30的第一电平信号输入端连接第一电平信号线41,偶数级的扫描电路30的第一电平信号输入端连接第二电平信号线42。
65.具体地,第一电平信号线41和第二电平信号线42均用于传输第一电平信号或第二电平信号。其中,第一电平信号的电压大于第二电平信号的电压,例如第一电平信号为预设高电平信号,第二电平信号为预设低电平信号。示例性地,在扫描信号控制的晶体管为n型晶体管的情况下,第一电平信号线41和第二电平信号线42均用于传输预设高电平信号,预设高电平信号可以是用于控制n型晶体管导通的高电平信号;在扫描信号控制的晶体管为p型晶体管的情况下,第一电平信号线41和第二电平信号线42均用于传输预设低电平信号,预设低电平信号可以是用于控制p型晶体管导通的低电平信号。可选地,第一电平信号线41和第二电平信号线42分离设置,即第一电平信号线41和第二电平信号线42是相互独立的两条信号线。
66.与所有扫描电路30的第一电平信号输入端均连接至同一条电平信号线40的方案相比,本实施例的技术方案,通过设置奇数级的扫描电路30的第一电平信号输入端连接第一电平信号线41,偶数级的扫描电路30的第一电平信号输入端连接第二电平信号线42,有助于减小第一电平信号线41和第二电平信号线42上的电容负载,以分别减弱时钟信号对于第一电平信号线41和第二电平信号线42的信号耦合作用,且第一电平信号线41和第二电平信号线42分离设置,还有助于减弱二者之间的信号耦合作用,进而减弱上述信号耦合作用对于扫描电路30输出的扫描信号中的导通电平信号的影响,以降低扫描信号对于像素电路20中的晶体管的导通状态的影响,从而减小各行像素电路20驱动的发光器件的亮度差异,以缓解水平细密横纹等显示异常问题。
67.图3是应用于显示面板中的一种扫描电路的模块结构示意图。结合图1和图3,进一步地,第一扫描电路31和第二扫描电路32均包括输出模块370,输出模块370的电平信号输入端i1可以作为第一电平信号输入端,比如,输出模块370的某一个电平信号输入端i1作为第一电平信号输入端。输出模块370用于响应自身控制端的信号将电平信号线40()上的信号输出以生成扫描信号,该电平信号线40具体可以为第一电平信号线41或第二电平信号线42。至少一个第一扫描电路31和多个第二扫描电路32中,奇数级的扫描电路30中的输出模块370的电平信号输入端i1连接第一电平信号线41,偶数级的扫描电路30中的输出模块370的电平信号输入端i1连接第二电平信号线42。
68.示例性地,第一扫描电路31和第二扫描电路32还可以包括第一输入模块310、第二输入模块320、节点控制模块330、第一输出控制模块340、第二输出控制模块350和第三输出模块360。控制扫描电路30工作的时钟信号包括第一时钟信号sck1和第二时钟信号sck2,电平信号线40接入的导通电平信号可以是第一电平信号vgh或第二电平信号vgl,第一电平信
号vgh可以是高电平信号,第二电平信号vgl可以是为低电平信号。下面以电平信号线40接入的电平信号是第一电平信号vgh,且第一电平信号vgh是高电平信号为例进行说明。
69.第一输入模块310用于响应第一时钟信号sck1向第一节点n1写入第二电平信号vgl,第二输入模块320用于响应第一时钟信号sck1向第二节点n2、第三节点n3、第四节点n4和输出模块370的第二控制端g2写入起始信号sin,起始信号sin中的导通电平信号是第一电平信号vgh。节点控制模块330用于响应第二节点n2的信号向第一节点n1写入第一时钟信号sck1,以对第一节点n1的信号进行控制。第一输出控制模块340用于响应第一节点n1和第三节点n3的信号,通过第一电平信号vgh或第二时钟信号sck2对第三节点n3、第四节点n4和输出模块370的第二控制端g2的信号进行控制。第二输出控制模块350用于响应第一节点n1的信号和第二时钟信号sck2,对输出模块370的第一控制端g1的信号进行控制。第三输出控制模块360用于响应第四节点n4的信号向输出模块370的第一控制端g1写入第一电平信号vgh,以对输出模块370的第一控制端g1的信号进行控制。通过对输出模块370的第一控制端g1和第二控制端g2的信号进行控制,使得输出模块370能够响应自身的第一控制端g1和第二控制端g2的信号,将第一电平信号vgh和第二电平信号vgl交替输出至扫描信号输出端o,从而实现将起始信号sin中的第一电平信号vgh的时序进行移位后输出,得到扫描信号。
70.由于第一时钟信号sck1的信号线和电平信号线40之间存在寄生电容,且第二时钟信号sck2的信号线和电平信号线40之间存在寄生电容,使得第一时钟信号sck1和第二时钟信号sck2高低电平跳变会对电平信号线40上的第一电平信号vgh进行耦合,从而影响扫描电路30输出的扫描信号。与所有扫描电路30中的输出模块370的电平信号输入端i1均连接同一条电平信号线40的方案相比,本实施例的技术方案,通过设置第一级第一扫描电路31至最后一级第二扫描电路32中,奇数级的扫描电路30中的输出模块370的电平信号输入端i1连接第一电平信号线41,以接入第一电平信号vgh,偶数级的扫描电路30中的输出模块370的电平信号输入端i1连接第二电平信号线42,以接入第一电平信号vgh,有助于减小第一电平信号线41和第二电平信号线42上的电容负载,以分别减弱第一时钟信号sck1和第二时钟信号sck2对于第一电平信号线41和第二电平信号线42的信号耦合作用,从而减弱上述信号耦合作用对于扫描电路30输出的扫描信号中的导通电平信号的影响,以降低扫描信号对于像素电路20中的晶体管的导通状态的影响,从而减小各行像素电路20驱动的发光器件的亮度差异,以缓解水平细密横纹等显示异常问题。
71.结合图1和图3,进一步地,第一扫描电路31和第二扫描电路32的第二电平信号输入端均连接第三电平信号线43,第一扫描电路31和第二扫描电路32的第一电平信号输入端和第二电平信号输入端均为高电平信号输入端或低电平信号输入端。可选地,第一扫描电路31和第二扫描电路32还包括输出控制模块,第一扫描电路31和第二扫描电路32中的输出控制模块的电平信号输入端i2作为第二电平信号输入端,输出控制模块用于通过第三电平信号线43上的信号对输出模块370进行控制。
72.示例性地,第三电平信号线43同样用于传输电平信号,且该电平信号可以是第一电平信号vgh或第二电平信号vgl,下面仍以第三电平信号线43传输的电平信号是第一电平信号vgh,且第一电平信号vgh是高电平信号为例进行说明,第一扫描电路31和第二扫描电路32中的输出控制模块,可以包括图3中除输出模块370之外的接入第一电平信号vgh的各个模块,例如第一输出控制模块340和第三输出控制模块360。各个第一扫描电路31和第二
扫描电路32中的第一输出控制模块340和第三输出控制模块360的电平信号输入端i2均可以连接第三电平信号线43,以通过第三电平信号线43接入第一电平信号vgh。可选地,第一电平信号输入端连接的电平信号线40和第二电平信号输入端连接的电平信号线40彼此分离设置,例如第一电平信号线41、第二电平信号线42和第三电平信号线43彼此分离设置。
73.本实施例的技术方案,通过设置第一级第一扫描电路31至最后一级第二扫描电路32中,奇数级的扫描电路30中的输出模块370的电平信号输入端i1连接第一电平信号线41,偶数级的扫描电路30中的输出模块370的电平信号输入端i1连接第二电平信号线42,各个扫描电路30中的输出控制模块的电平信号输入端i2均连接第三电平信号线43,使得各个扫描电路30中的输出控制模块无需通过连接第一电平信号线41和第二电平信号线42来接入第一电平信号vgh,有助于进一步减小第一电平信号线41和第二电平信号线42上的电容负载,并且,第一电平信号线41、第二电平信号线42和第三电平信号线43可以彼此分离设置,与所有扫描电路30中的输出模块370和输出控制模块均连接同一条电平信号线的方案相比,本方案能够使第一电平信号线41、第二电平信号线42和第三电平信号线43上的电容负载均较小,这样有助于减弱第一时钟信号sck1和第二时钟信号sck2对于第一电平信号线41、第二电平信号线42和第三电平信号线43的信号耦合作用,从而减弱上述信号耦合作用对于扫描电路30输出的扫描信号中的导通电平信号的影响。
74.适用于本发明实施例所提供的显示面板中的扫描电路可包括多种,下面以其中的一种扫描电路的具体结构为例,对本发明实施例进行进一步说明。图4是应用于显示面板中的一种扫描电路的结构示意图。在上述实施例的基础上,参见图4,可选地,第一输入模块310包括第七晶体管t7,第二输入模块320包括第八晶体管t8,节点控制模块330包括第九晶体管t9,第一输出控制模块340包括第十晶体管t10、第十一晶体管t11和第一电容c1,第二输出控制模块350包括第十二晶体管t12、第十三晶体管t13和第二电容c2,第三输出模块360包括第十四晶体管t14,输出模块370包括第十五晶体管t15、第十六晶体管t16和第三电容c3。该扫描电路还可以包括第十七晶体管t17、第十八晶体管t18和第十九晶体管t19。
75.其中,第七晶体管t7的栅极接入第一时钟信号sck1,第七晶体管t7的第一极接入第二电平信号vgl。第八晶体管t8的栅极接入第一时钟信号sck1,第八晶体管t8的第一极接入起始信号sin。第九晶体管t9的第一极接入第一时钟信号sck1,第九晶体管t9可以是双栅晶体管,例如第九晶体管t9是由第一双栅子晶体管t9a和第二双栅子晶体管t9b构成的双栅晶体管,且第二双栅子晶体管t9b的第一极接入第一时钟信号sck1。第十晶体管t10的第一极接入第一电平信号vgh,第十一晶体管t11的第一极接入第二时钟信号sck2。第十二晶体管t12的第一极和第十三晶体管t13的栅极接入第二时钟信号sck2。第十四晶体管t14的第一极接入第一电平信号vgh。第十五晶体管t15的第一极接入第一电平信号vgh,第十六晶体管t16的第一极接入第二电平信号vgl。第十七晶体管t17连接于第一节点n1和第十二晶体管t12的栅极之间,第十七晶体管t17的栅极接入第二电平信号vgl。第十八晶体管t18连接于第三节点n3和第四节点n4之间,第十八晶体管t18的栅极接入第二电平信号vgl。第十九晶体管t19的栅极接入重置信号rst,第十九晶体管t19的第一极接入第一电平信号vgh,第十九晶体管t19的第二极连接于第二节点n2和第四节点n4之间。
76.结合图1和图4,扫描电路30中的第十五晶体管t15的第一极可以作为输出模块370的电平信号输入端i1,第一输出控制模块340、第三输出控制模块360和第十九晶体管t19均
可以作为扫描电路30中的输出控制模块,且第十晶体管t10的第一极、第十四晶体管t14的第一极和第十九晶体管t19的第一极均作为相应的输出控制模块的电平信号输入端i2。也就是说,在第一电平信号线41、第二电平信号线42和第三电平信号线43均用于传输导通电平信号,该导通电平信号是第一电平信号vgh,且第一电平信号vgh是高电平信号的情况下,可以设置第一级第一扫描电路31至最后一级第二扫描电路32中,各个奇数级的扫描电路30中的第十五晶体管t15的第一极均连接第一电平信号线41,各个偶数级的扫描电路30中的第十五晶体管t15的第一极均连接第二电平信号线42,每个扫描电路30中的第十晶体管t10的第一极、第十四晶体管t14的第一极和第十九晶体管t19的第一极均连接第三电平信号线43。
77.需要说明的是,上述实施例仅以第一电平信号线41、第二电平信号线42和第三电平信号线43传输的导通电平信号是第一电平信号vgh,且第一电平信号vgh是高电平信号的情况为例进行了叙述。在其他实施例中,第一电平信号线41、第二电平信号线42和第三电平信号线43传输的导通电平信号还可以是第二电平信号vgl,且第二电平信号vgl为低电平信号。在这种情况下,输出模块370的电平信号输入端i3(例如第十六晶体管t16的第一极)可以作为第一电平信号输入端,且输出控制模块的电平信号输入端i4(例如第七晶体管t7的第一极、第十七晶体管t17的栅极和第十八晶体管t18的栅极)可以作为第二电平信号输入端。这样可以设置第一级第一扫描电路31至最后一级第二扫描电路32中,各个奇数级的扫描电路30中的第十六晶体管t16的第一极均连接第一电平信号线41,各个偶数级的扫描电路30中的第十六晶体管t16的第一极均连接第二电平信号线42,每个扫描电路30中的第七晶体管t7的第一极、第十七晶体管t17的栅极和第十八晶体管t18的栅极均连接第三电平信号线43。
78.图5是本发明实施例提供的另一种显示面板的结构示意图。结合图3和图5,在上述各实施例的基础上,显示面板还包括第一时钟信号线51和第二时钟信号线52,第一时钟信号线51和第二时钟信号线52用于向多个扫描电路30提供时钟信号,比如第一时钟信号线51和第二时钟信号线52用于传输互为反相的时钟信号。扫描电路30包括第一时钟信号端m1和第二时钟信号端m2,扫描电路30用于响应第一时钟信号端m1和第二时钟信号端m2的信号,将电平信号线40上的信号输出以生成扫描信号。至少一个第一扫描电路31和多个第二扫描电路32中,奇数级的扫描电路30的第一时钟信号端m1连接第一时钟信号线51,第二时钟信号端m2连接第二时钟信号线52,偶数级的扫描电路30的第一时钟信号端m1连接第二时钟信号线52,第二时钟信号端m2连接第一时钟信号线51。
79.其中,第一时钟信号线51、第二时钟信号线52、第一电平信号线41和第二电平信号线42依次排布于各扫描电路30的一侧,且第一时钟信号线51与第一电平信号线41之间的距离,等于第二时钟信号线52与第二电平信号线42之间的距离。
80.可选地,第一时钟信号线51、第二时钟信号线52、第一电平信号线41和第二电平信号线42均位于边框区,在显示区到边框区的方向上,第一时钟信号线51、第二时钟信号线52、第一电平信号线41和第二电平信号线42依次排布。
81.示例性地,第一时钟信号线51用于传输第一时钟信号sck1,第二时钟信号线52用于传输第二时钟信号sck2,第一时钟信号sck1和第二时钟信号sck2均包括多个脉冲信号构成的时钟信号,且第一时钟信号sck1和第二时钟信号sck2的相位相反。扫描电路30能够在
第一时钟信号sck1和第二时钟信号sck2的控制下输出扫描信号。扫描电路30中的第一时钟信号端m1可以是第一输入模块310、第二输入模块320和节点控制模块330的控制端,第二时钟信号端m2可以是第一输出控制模块340和第二输出控制模块350的控制端。第一级第一扫描电路31至最后一级第二扫描电路32中,奇数级的扫描电路30的第一时钟信号端m1连接第一时钟信号线51,以接入第一时钟信号sck1,第二时钟信号端m2连接第二时钟信号线52,以接入第二时钟信号sck2(图3示出的扫描电路可以是奇数级的扫描电路30),偶数级的扫描电路30的第一时钟信号端m1连接第二时钟信号线52,以接入第二时钟信号sck2,第二时钟信号端m2连接第一时钟信号线51,以接入第一时钟信号sck1。
82.经发明人研究发现,对于奇数级的扫描电路30,第一时钟信号线51上的第一时钟信号sck1的跳变对于电平信号线40上的导通电平信号的耦合作用引起的显示效果影响较大,对于偶数级的扫描电路30,第二时钟信号线52上的第二时钟信号sck2的跳变对于电平信号线40上的导通电平信号的耦合作用引起的显示效果影响较大。下面结合图2至图5,以第一扫描线11连接像素电路20中的第一晶体管t1的栅极,第二扫描线12连接像素电路20中的第二晶体管t2的栅极,且像素电路20中的第一晶体管t1和第二晶体管t2是氧化物晶体管,即n型晶体管,其余晶体管均是p型晶体管为例进行说明,则第一扫描电路31和第二扫描电路32向像素电路20提供扫描信号s1和扫描信号s2,电平信号线40上的导通电平信号为第一电平信号vgh,且第一电平信号vgh为高电平信号。
83.在像素电路20的数据写入阶段,第二晶体管t2响应扫描信号s2而导通,第四晶体管t4响应扫描信号s3而导通,以使数据电压data依次通过第四晶体管t4、驱动晶体管dt和第二晶体管t2写入驱动晶体管dt的栅极,从而使驱动晶体管dt根据数据电压data产生驱动电流,驱动发光器件d0发光。对于第一级第一扫描电路31至最后一级第二扫描电路32中的奇数级的扫描电路30,在扫描电路30输出扫描信号s2中的第一电平信号vgh的过程中,第一时钟信号线51上的第一时钟信号sck1由高电平信号向低电平信号跳变,该信号跳变发生在数据写入阶段中的第四晶体管t4导通期间,由于第一时钟信号线51和电平信号线40之间存在寄生电容,第一时钟信号sck1的跳变会对电平信号线40上的第一电平信号vgh进行耦合,将第一电平信号vgh的电位拉低,从而使扫描信号s2中的第一电平信号vgh的电位降低,这样会影响第二晶体管t2的导通状态,使数据电压data难以充分写入驱动晶体管dt的栅极,从而使扫描电路30连接的至少一行像素电路20驱动的发光器件d0的亮度均会受到影响,产生水平细密横纹等显示异常。然而,第二时钟信号线52上的第二时钟信号sck2的跳变未发生在数据写入阶段中的第四晶体管t4导通期间,因此,对于奇数级的扫描电路30,引起水平细密横纹等显示异常的主要原因在于第一时钟信号线51上的第一时钟信号sck1的跳变对于电平信号线40上的导通电平信号的耦合作用。
84.同理,对于偶数级的扫描电路30,在扫描电路30输出扫描信号s2中的第一电平信号vgh的过程中,由于第二时钟信号线52上的第二时钟信号sck2的跳变发生在数据写入阶段中的第四晶体管t4导通期间,而第一时钟信号线51上的第一时钟信号sck1的跳变未发生在该期间,因此,对于偶数级的扫描电路30,引起水平细密横纹等显示异常的主要原因在于第二时钟信号线52上的第二时钟信号sck2的跳变对于电平信号线40上的导通电平信号的耦合作用。
85.有鉴于此,若奇数级的扫描电路30和偶数级的扫描电路30均连接同一条电平信号
线40,不仅会使电平信号线40上的电容负载较大,从而加剧第一时钟信号sck1和第二时钟信号sck2对于电平信号线40上的导通电平信号的耦合作用,而且奇数级的扫描电路30接入的导通电平信号主要受到第一时钟信号线51上的第一时钟信号sck1的耦合作用影响,偶数级的扫描电路30接入的导通电平信号主要受到第二时钟信号线52上的第二时钟信号sck2的耦合作用影响,但第一时钟信号线51与该电平信号线40的距离,与第二时钟信号线52与该电平信号线40的距离不同,那么对于奇数级和偶数级的扫描电路30来说,时钟信号对于导通电平信号的耦合程度是不同的,这样也会对奇数级和偶数极的扫描电路30输出的扫描信号产生不同程度的影响,从而引起显示差异。
86.本实施例的技术方案,通过设置第一级第一扫描电路31至最后一级第二扫描电路32中,奇数级的扫描电路30的第一电平信号输入端连接第一电平信号线41,偶数级的扫描电路30的第一电平信号输入端连接第二电平信号线42,第一时钟信号线51、第二时钟信号线52、第一电平信号线41和第二电平信号线42依次排布于各扫描电路30的一侧,且第一时钟信号线51与第一电平信号线41之间的距离,等于第二时钟信号线52与第二电平信号线42之间的距离,不仅有助于减小第一电平信号线41和第二电平信号线42上的电容负载,从而减弱第一时钟信号sck1和第二时钟信号sck2对于第一电平信号线41和第二电平信号线42上的信号的耦合作用,还能够使第一时钟信号线51上的第一时钟信号sck1对于第一电平信号线41上的信号的耦合程度,与第二时钟信号线52上的第二时钟信号sck2对于第二电平信号线42上的信号的耦合程度相近,从而使上述耦合作用对于奇数级和偶数极的扫描电路30输出的扫描信号产生的影响相近,有助于减弱不同行像素之间的显示差异,从而缓解水平细密横纹等显示异常,提升整体显示效果。
87.参见图5,可选地,第三电平信号线43位于第二时钟信号线52和第一电平信号线41之间。这样一来,能够使第一时钟信号线51和第二时钟信号线52位于第三电平信号线43的一侧,第一电平信号线41和第二电平信号线42位于第三电平信号线43的另一侧,以通过第三电平信号线43将第一时钟信号线51和第二时钟信号线52,与第一电平信号线41和第二电平信号线42隔开,从而减弱第一时钟信号sck1和第二时钟信号sck2对于第一电平信号线41和第二电平信号线42上的信号的耦合作用。
88.进一步地,还可以设置第一时钟信号线51、第二时钟信号线52、第三电平信号线43、第一电平信号线41和第二电平信号线42中,相邻两条信号线之间的距离相等。这样设置的好处在于,不仅能够通过第三电平信号线43将第一时钟信号线51和第二时钟信号线52,与第一电平信号线41和第二电平信号线42隔开,从而减弱第一时钟信号sck1和第二时钟信号sck2对于第一电平信号线41和第二电平信号线42上的信号的耦合作用,还能够使第一时钟信号线51上的第一时钟信号sck1对于第一电平信号线41上的信号的耦合程度,与第二时钟信号线52上的第二时钟信号sck2对于第二电平信号线42上的信号的耦合程度相近,从而使上述耦合作用对于奇数级和偶数极的扫描电路30输出的扫描信号产生的影响相近,有助于减弱不同行像素之间的显示差异,从而缓解水平细密横纹等显示异常,提升整体显示效果。
89.参见图5,在一种实施例中,可以设置第一电平信号线41和第二电平信号线42传输的信号的电压值相同。第一电平信号线41和第二电平信号线42均用于传输预设高电平信号的信号线,或者均用于传输预设低电平信号的信号线,且第一电平信号线41和第二电平信
号线42传输的信号的电压值相同,这样可以向第一电平信号线41和第二电平信号线42传输相同的电压信号,无需在显示装置的驱动芯片中设置不同的电压信号生成电路来向二者传输不同的电压信号,有助于节约驱动芯片的体积,并降低显示装置的功耗。
90.参见图5,在另一种实施例中,可以设置第一电平信号线41和第二电平信号线42传输的信号的电压值不相同。具体地,可以设置第一电平信号线41和第二电平信号线42传输的信号的电压值,与时钟信号对于第一电平信号线41和第二电平信号线42传输的信号的耦合程度相关。其中,在电平信号线40用于传输第一电平信号(比如预设高电平信号)的情况下,第一电平信号线41和第二电平信号线42传输的信号中,时钟信号对于其耦合程度越大的一者,对应的信号的电压值越大,时钟信号对于其耦合程度越小的一者,对应的信号的电压值越小。其中,在电平信号线40用于传输第二电平信号(比如预设低电平信号)的情况下,第一电平信号线41和第二电平信号线42传输的信号中,时钟信号对于其耦合程度越大的一者,对应的信号的电压值越小,时钟信号对于其耦合程度越小的一者,对应的信号的电压值越大。
91.示例性地,在测试阶段,可以通过各级扫描电路30驱动各行像素电路20进行逐行扫描,以根据各行像素电路20驱动发光器件进行发光的亮度与目标亮度之间的差距,确定时钟信号对于第一电平信号线41和第二电平信号线42传输的信号的耦合程度。时钟信号对于第一电平信号线41和第二电平信号线42传输的信号的耦合程度越强,扫描电路30输出的扫描信号受到的影响越大,像素电路20写入的数据电压越不充分,发光器件的亮度与目标亮度之间的差距越大。同理,时钟信号对于第一电平信号线41和第二电平信号线42传输的信号的耦合程度越弱,扫描电路30输出的扫描信号受到的影响越小,像素电路20写入的数据电压越充分,发光器件的亮度与目标亮度之间的差距越小。
92.在第一电平信号线41和第二电平信号线42传输的信号均为高电平信号的情况下,时钟信号由高电平至低电平的跳变会将第一电平信号线41和第二电平信号线42传输的高电平信号的电位拉低,从而使扫描电路30输出的高电平信号的电压值减小。因此,可以对比时钟信号对于第一电平信号线41的耦合程度和时钟信号对于第二电平信号线42的耦合程度,对于第一电平信号线41和第二电平信号线42传输的信号,时钟信号对于其耦合程度越大的一者,将其对应的信号的电压值设置得越大,时钟信号对于其耦合程度越小的一者,将其对应的信号的电压值设置得越小,以补偿上述耦合作用引起的奇数级扫描电路和偶数级扫描电路输出的扫描信号差异,从而提升显示效果。
93.在第一电平信号线41和第二电平信号线42传输的信号均为低电平信号的情况下,时钟信号由低电平至高电平的跳变会将第一电平信号线41和第二电平信号线42传输的低电平信号的电位拉高,从而使扫描电路30输出的高电平信号的电压值增大。因此,可以对比时钟信号对于第一电平信号线41的耦合程度和时钟信号对于第二电平信号线42的耦合程度,对于第一电平信号线41和第二电平信号线42传输的信号,时钟信号对于其耦合程度越大的一者,将其对应的信号的电压值设置得越小,时钟信号对于其耦合程度越小的一者,将其对应的信号的电压值设置得越大,以补偿上述耦合作用引起的奇数级扫描电路和偶数级扫描电路输出的扫描信号差异,从而提升显示效果。
94.图6是本发明实施例提供的另一种显示面板的结构示意图。参见图6,显示面板包括显示区aa和围绕显示区aa的边框区naa。
95.多条电平信号线位于边框区naa内,且自扫描电路组中的最后一级第二扫描电路32向第一级第一扫描电路31延伸。其中,边框区中的第一级第二扫描电路32与最后一级第一扫描电路31之间的区域,多条电平信号线40分离设置。示例性地,在边框区naa中,第一级第二扫描电路32与最后一级第一扫描电路31之间的区域中的多条电平信号线40可以包括第一电平信号线41和第二电平信号线42,或者包括第一电平信号线41、第二电平信号线42和第三电平信号线43,若第一级第二扫描电路32与最后一级第一扫描电路31之间的区域中的多条电平信号线40未分离设置,例如在该区域中的第一电平信号线41和第二电平信号线42合二为一,或者该区域中的第一电平信号线41、第二电平信号线42和第三电平信号线43汇合为一条电平信号线,则会使各级第一扫描电路31连接的电平信号线40之间存在信号耦合,从而导致各级第一扫描电路31输出的扫描信号存在异常,且该异常扫描信号会逐级传递至后续的各级第二扫描电路32输出的扫描信号中,从而影响显示面板的整体显示效果。本实施例的技术方案,通过将第一级第二扫描电路32与最后一级第一扫描电路31之间的区域中的多条电平信号线40分离设置,有助于减弱各信号线之间的耦合作用对于扫描信号的影响,从而提升显示效果。
96.继续参见图6,可选地,边框区naa包括沿第一方向x延伸的第一边框区naa10和沿第二方向y延伸的第二边框区naa20,第一扫描电路31位于第一边框区naa10,第二扫描电路32位于第二边框区naa20,第一边框区naa10的最后一级第一扫描电路31和第二边框区naa20的第一级第二扫描电路32之间的区域的多条电平信号线40分离设置。
97.具体地,第一方向x与第二方向y可以相交,第一边框区naa10和第二边框区naa20可以是位于显示区aa不同侧的边框区。例如,第一边框区naa10可以是位于显示区aa上方的边框区naa(下文简称为上边框区),第二边框区naa20可以是位于显示面板的中垂线l左侧的边框区naa(下文简称为左边框区),和/或位于显示面板的中垂线l右侧的边框区naa(下文简称为右边框区)。在一组扫描电路组包括m级第一扫描电路31和n级第二扫描电路32的情况下,可以设置m级第一扫描电路31在第一边框区naa10中依次级联,n级第二扫描电路32在第二边框区naa20中依次级联,最后一级第一扫描电路31位于第一边框区naa10中靠近第二边框区naa20的一侧,第一级第二扫描电路32位于第二边框区naa20中靠近第一边框区naa10的一侧,且最后一级第一扫描电路31与第一级第二扫描电路32级联。通过将第一边框区naa10的最后一级第一扫描电路31和第二边框区naa20的第一级第二扫描电路32之间的区域的多条电平信号线40分离设置,有助于减弱各信号线之间的耦合作用对于扫描信号的影响,从而提升显示效果。
98.进一步地,当一组扫描电路组中的n级第二扫描电路32设置在左边框区时,第一边框区naa10的最后一级第一扫描电路31和第二边框区naa20的第一级第二扫描电路32之间的区域可以是第三边框区naa1,当一组扫描电路组中的n级第二扫描电路32设置在右边框区时,第一边框区naa10的最后一级第一扫描电路31和第二边框区naa20的第一级第二扫描电路32之间的区域可以是第四边框区naa2,且第三边框区naa1和第四边框区naa2均可以为弧角区。通过将弧角区中的多条电平信号线40分离设置,有助于减弱各信号线之间的耦合作用对于扫描信号的影响,从而提升显示效果。
99.继续参见图6,可选地,第一边框区naa10包括第一子边框区naa11和第二子边框区naa12,第二边框区naa20包括第三子边框区naa21和第四子边框区naa22,第一子边框区
naa11与第三子边框区naa21相邻,第二子边框区naa12与第四子边框区naa22相邻。至少一个扫描电路组包括第一扫描电路组和第二扫描电路组,第一扫描电路组和第二扫描电路组分别位于显示面板的中垂线l的左右两侧。具体地,第一扫描电路组中的第一扫描电路31位于第一子边框区naa11,第一扫描电路组中的第二扫描电路32位于第三子边框区naa21,第二扫描电路组中的第一扫描电路31位于第二子边框区naa12,第二扫描电路组中的第二扫描电路32位于第四子边框区naa22。多条电平信号线40自第一扫描电路组中的最后一级第二扫描电路32向第一扫描电路组中的第一级第一扫描电路31延伸,并经由第二扫描电路组中的第一级第一扫描电路31向第二扫描电路组中的最后一级第二扫描电路32延伸,且第一扫描电路组中的第一级第一扫描电路32和第二扫描电路组中的第一级第一扫描电路31之间的区域的多条电平信号线40分离设置。
100.示例性地,第一子边框区naa11可以是第一边框区naa10中位于显示面板的中垂线l左侧的至少部分区域,第二子边框区naa12可以是第一边框区naa10中位于显示面板的中垂线l右侧的至少部分区域,第三子边框区naa21可以位于左边框区中,第四子边框区naa22可以位于右边框区中。第一扫描电路组和第二扫描电路组均可以包括m级第一扫描电路31和n级第二扫描电路32。在第一扫描电路组中,m级第一扫描电路31在第一子边框区naa11中依次级联,第一级第一扫描电路31至最后一级第一扫描电路31在第一方向x上由靠近中垂线l的一侧至远离中垂线l的一侧依次排列,n级第二扫描电路32在第三子边框区naa21中依次级联,第一级第二扫描电路32至最后一级第二扫描电路32在第二方向y上由靠近第一边框区naa10的一侧至远离第一边框区naa10的一侧依次排列,且最后一级第一扫描电路31与第一级第二扫描电路32级联。在第二扫描电路组中,m级第一扫描电路31在第二子边框区naa12中依次级联,第一级第一扫描电路31至最后一级第一扫描电路31在第一方向x上由靠近中垂线l的一侧至远离中垂线l的一侧依次排列,n级第二扫描电路32在第四子边框区naa22中依次级联,第一级第二扫描电路32至最后一级第二扫描电路32在第二方向y上由靠近第一边框区naa10的一侧至远离第一边框区naa10的一侧依次排列,且最后一级第一扫描电路31与第一级第二扫描电路32级联。
101.第一边框区naa10中还可以包括位于第一子边框区naa11和第二子边框区naa12之间的区域,例如该区域为第五边框区naa3,则第一扫描电路组中的第一级第一扫描电路32和第二扫描电路组中的第一级第一扫描电路31之间的区域可以包括第五边框区naa3。多条电平信号线40可以自第三子边框区naa21中的第一扫描电路组的最后一级第二扫描电路32所在的区域,依次经由第三边框区naa1、第一子边框区naa11、第五边框区naa3、第二子边框区naa12和第四边框区naa2,延伸至第四子边框区naa22中的第二扫描电路组的最后一级第二扫描电路32。
102.第五边框区naa3中的多条电平信号线40可以分离设置,例如第五边框区naa3中的第一电平信号线41和第二电平信号线42可以分离设置。若第五边框区naa3中的第一电平信号线41和第二电平信号线42合二为一,则会使第一扫描电路组和第二扫描电路组中的各级第一扫描电路31连接的电平信号线之间存在信号耦合,这样同样会导致第一扫描电路组和第二扫描电路组中的各级第一扫描电路31输出的扫描信号存在异常,且该异常扫描信号会逐级传递至后续的各级第二扫描电路32输出的扫描信号中,从而影响显示面板的整体显示效果。本实施例的技术方案,通过将第五边框区naa3中的第一电平信号线41和第二电平信
号线42分离设置,有助于减弱各信号线之间的耦合作用对于扫描信号的影响,从而提升显示效果。进一步地,还可以将第五边框区naa3中的第一电平信号线41、第二电平信号线42和第三电平信号线43均分离设置,从而进一步减弱各信号线之间的耦合作用对于扫描信号的影响,以提升显示效果。
103.继续参见图6,在一种实施例中,边框区naa中设置有邦定连接部60,至少两条电平信号线40均连接同一邦定连接部60,一个邦定连接部60用于向至少两条电平信号线40传输信号。比如,各条导通电平信号线40均连接同一邦定连接部60,邦定连接部60用于向各条导通电平信号线40传输信号。具体地,邦定连接部60用于接收导通电平信号,显示装置中的驱动芯片可以设置在柔性印制电路板(flexible printed circuit,fpc)上,柔性印制电路板可以与邦定连接部60连接,以使驱动芯片通过fpc向邦定连接部60提供导通电平信号。在电平信号线40包括第一电平信号线41和第二电平信号线42的情况下,可以设置第一电平信号线41和第二电平信号线42均可以连接同一邦定连接部60,以通过邦定连接部60向第一电平信号线41和第二电平信号线42传输相同的信号,在电平信号线40还包括第三电平信号线43的情况下,可以设置第一电平信号线41、第二电平信号线42和第三电平信号线43均连接同一邦定连接部60,以通过邦定连接部60向第一电平信号线41、第二电平信号线42和第三电平信号线43传输相同的信号,这样无需在驱动芯片中设置不同的电压信号生成电路来向各条电平信号线40传输不同的电压信号,有助于节约驱动芯片的体积,并降低显示装置的功耗。邦定连接部60的数量可以是一个,以通过邦定连接部60向各条电平信号线40的一侧提供信号,邦定连接部60的数量也可以是两个,以通过邦定连接部60向各条电平信号线40的两侧同时传输信号,从而降低各条电平信号线40上的压降。
104.图7是本发明实施例提供的另一种显示面板的结构示意图。参见图7,在另一种实施例中,边框区naa中设置有多个邦定连接部,且多条电平信号线40可以与多个邦定连接部一一对应连接,一个邦定连接部可以用于向对应的一个电平信号线40传输信号。
105.示例性地,在电平信号线40包括第一电平信号线41、第二电平信号线42和第三电平信号线43的情况下,可以在边框区naa中设置第一邦定连接部61、第二邦定连接部62和第三邦定连接部63。第一电平信号线41连接第一邦定连接部61,第一邦定连接部61用于向第一电平信号线41传输第一导通电平信号。第二电平信号线42连接第二邦定连接部62,第二邦定连接部62用于向第二电平信号线42传输第二导通电平信号。第三电平信号线43连接第三邦定连接部63,第三邦定连接部63用于向第三电平信号线43传输第三导通电平信号。
106.这样设置的好处在于,能够通过第一邦定连接部61、第二邦定连接部62和第三邦定连接部63,分别向第一电平信号线41、第二电平信号线42和第三电平信号线43传输不同的信号,例如可以通过第三邦定连接部63向第三电平信号线43传输控制像素电路中的晶体管导通的常规电平信号,并根据时钟信号对于第一电平信号线41和第二电平信号线42传输的信号的耦合程度,通过第一邦定连接部61和第二邦定连接部62向第一电平信号线41和第二电平信号线42传输电压值不同的导通电平信号,以补偿时钟信号对于第一电平信号线41和第二电平信号线42上的信号的耦合作用引起的奇数级扫描电路和偶数级扫描电路输出的扫描信号差异,从而提升显示效果。
107.本发明实施例还提供了一种显示装置,该显示装置可以是手机、电脑或平板电脑等。本发明实施例提供的显示装置,包括上述任意实施例中的显示面板,因而具有显示面板
相应的结构及有益效果,这里不再赘述。
108.上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1