像素驱动电路及其驱动方法和显示设备的制造方法

文档序号:8458007阅读:288来源:国知局
像素驱动电路及其驱动方法和显示设备的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,特别涉及一种像素驱动电路及其驱动方法和显示设备。
【背景技术】
[0002]随着显示技术的发展,OLED(Organic Light Emitting D1de,有机发光二极管)得到了广泛的应用。在OLED显示面板中,对于每个像素,设置有一个包含有OLED的像素驱动电路,用于显示相应的像素。
[0003]在现有技术中,像素驱动电路中可以包括驱动晶体管、0LED、存储电容和一些用于电路通断控制的晶体管等。像素驱动电路的驱动过程包括编程阶段和发光阶段两个阶段。在编程阶段(第一阶段),驱动晶体管的栅极和漏极连接,使驱动晶体管处于饱和状态,数据电流过驱动晶体管,存储电容记录该数据电流下驱动晶体管的栅源电压。在发光阶段(第二阶段),通过控制VDD、VSS使驱动晶体管处于饱和状态,此时,驱动晶体管的栅源电压为电容记录的电压,基于饱和状态下驱动晶体管的电流与栅源电压的关系式,可知驱动晶体管的电流为Idata,此电流亦为OLED的发光电流1。丨。
[0004]在实现本发明的过程中,发明人发现现有技术至少存在以下问题:
[0005]当驱动电路对应的像素点要显示低灰阶内容时,发光电流1_较小,因此所需的Idata也较小,这样,存储电容的充电速度较慢,如果在编程阶段的规定持续时长内不能完成充电,则存储电容记录的电压则会偏小,导致Itjlral不准确,进而导致显示不准确。

【发明内容】

[0006]为了解决现有技术的问题,本发明实施例提供了一种像素驱动电路及其驱动方法和显示设备。所述技术方案如下:
[0007]第一方面,提供了一种像素驱动电路,所述像素驱动电路包括存储模块、发光模块、驱动晶体管和电压调整模块,其中:
[0008]所述存储模块,分别与第一控制信号端、数据电流输入端、所述驱动晶体管、所述电压调整模块连接,用于在第一控制信号的控制下,对数据电流流过所述驱动晶体管时所述驱动晶体管的栅源电压进行存储;
[0009]所述发光模块,分别与第二控制信号端、电源电压端、所述驱动晶体管连接,用于在第二控制信号控制下根据所述驱动晶体管中的发光电流发光;
[0010]所述电压调整模块,分别与所述第二控制信号端、所述存储模块连接,用于在所述第二控制信号控制下,降低所述存储模块存储的电压,以控制所述驱动晶体管中的发光电流相对于数据电流进行预设比例的缩小。
[0011]可选地,所述存储模块至少包括相互串联的存储电容和匹配晶体管;其中,所述匹配晶体管与所述驱动晶体管具有相同的阈值电压。
[0012]可选地,所述电压调整模块,包括:降压电容和第一晶体管;
[0013]所述第一晶体管设置于所述降压电容与所述存储电容并联的支路上,用于根据所述第二控制信号,控制所述降压电容与所述存储电容并联。
[0014]可选地,所述像素驱动电路还包括:
[0015]放电模块,用于在所述第一控制信号的控制下,在所述存储模块对所述驱动晶体管的栅源电压进行存储之前,对所述存储电容和所述降压电容进行放电。
[0016]可选地,所述放电模块,包括:第二晶体管。
[0017]可选地,所述存储模块还包括第四晶体管和第五晶体管,设置于所述驱动晶体管栅极和源极的连线上,并分别与所述第一控制信号端、所述数据电流输入端连接;
[0018]所述第四晶体管和所述第五晶体管,用于在所述第一控制信号控制下,将所述驱动晶体管的栅极和源极导通,并将数据电流输入所述驱动晶体管的源极和所述存储电容。
[0019]可选地,所述发光模块,包括:发光器件和第三晶体管;
[0020]所述发光器件设置于所述第三晶体管与所述电源电压端之间的线路上。
[0021]第二方面,提供了一种显示设备,包括如上所述的像素驱动电路。
[0022]第三方面,提供了一种像素驱动电路的驱动方法,所述方法包括:
[0023]存储模块在第一控制信号的控制下,对所述数据电流流过驱动晶体管时所述驱动晶体管的栅源电压进行存储;
[0024]发光模块在第二控制信号控制下根据所述驱动晶体管中的发光电流发光,且电压调整模块在所述第二控制信号控制下,降低所述存储模块存储的电压,以控制所述驱动晶体管中的发光电流相对于所述数据电流进行预设比例的缩小。
[0025]可选地,所述存储模块在第一控制信号的控制下,对所述数据电流流过驱动晶体管时所述驱动晶体管的栅源电压进行存储之前,还包括:
[0026]放电模块根据所述第一控制信号,对存储电容和降压电容进行放电。
[0027]可选地,所述发光模块在第二控制信号控制下根据所述驱动晶体管中的发光电流发光,且电压调整模块在所述第二控制信号控制下,降低所述存储模块存储的电压,以控制所述驱动晶体管中的发光电流相对于所述数据电流进行预设比例的缩小,包括:
[0028]在所述存储模块结束对所述驱动晶体管的栅源电压进行存储的处理之后,达到预设时长时,发光模块在所述第二控制信号控制下根据所述驱动晶体管中的发光电流发光,且电压调整模块在所述第二控制信号控制下,降低所述存储模块存储的电压,以控制所述驱动晶体管中的发光电流相对于所述数据电流进行预设比例的缩小。
[0029]本发明实施例提供的技术方案带来的有益效果是:
[0030]本发明实施例中,通过电压调整模块,降低存储模块存储的电压,以控制驱动晶体管中的发光电流相对于数据电流进行预设比例的缩小,这样,可以使用较强的数据电流触发较弱的发光电流,可以在对驱动晶体管的栅源电压进行存储时,提高存储速度,从而,可以提尚显不准确度。
【附图说明】
[0031]为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0032]图1是本发明实施例提供的像素驱动电路的电路结构示意图;
[0033]图2是本发明实施例提供的像素驱动电路的电路结构示意图;
[0034]图3是本发明实施例提供的像素驱动电路的电路结构示意图;
[0035]图4是本发明实施例提供的像素驱动电路的电路结构示意图;
[0036]图5是本发明实施例提供的像素驱动电路的电路结构示意图;
[0037]图6是本发明实施例提供的像素驱动电路的电路结构示意图;
[0038]图7是本发明实施例提供的像素驱动电路的驱动方法的流程示意图;
[0039]图8是本发明实施例提供的像素驱动电路的时序操作图;
[0040]图9a、9b、9c、9d是本发明实施例提供的像素驱动电路的电路结构示意图。
【具体实施方式】
[0041]为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
[0042]实施例一
[0043]本发明实施例提供了一种像素驱动电路,如图1所示,该像素驱动电路可以包括存储模块1、发光模块2、电压调整模块3和驱动晶体管TD,其中:
[0044]存储模块1,分别
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1