像素电路的制作方法

文档序号:9201422阅读:337来源:国知局
像素电路的制作方法
【技术领域】
[0001]本发明是有关于一种像素电路,尤其是有关于一种可降低漏电流的像素电路。
【背景技术】
[0002]有机发光二极管(Organic Light Emitting D1de, 0LED)显示装置较液晶显示装置具有可自发光、广视角、高对比、反应速度快等优点,适合应用于对功率消耗敏感的可携式电子装置中。在有机发光二极管显示装置中,有机发光二极管是根据流经有机发光二极管的驱动电流来显示对应的显示数据,而驱动电流是由像素单元中的驱动晶体管依照所接收到的数据电压而产生。因此驱动晶体管的各端点的电压准位变化会直接影响到显示画面。然现有的有机发光二极管显示装置的像素单元由于具有较多的漏电路径,因此容易造成驱动晶体管所耦接的电压准位变动,导致像素单元无法正常显示显示数据,因而造成画面的闪烁。此外,在低更新率(low frame rate)的显示应用上,传统的像素电路会使得画面闪烁的现象更加明显。

【发明内容】

[0003]为了解决上述现有像素单元具有较多的漏电路径的缺陷,本发明提出一种像素电路,根据本发明的一实施例,其包括一第一晶体管,第一晶体管具有一第一端、一第二端以及一控制端,第一晶体管的第一端与一参考电压电性耦接,第一晶体管的控制端接收一第一控制信号;一第二晶体管,第二晶体管具有一第一端、一第二端以及一控制端,第二晶体管的第一端与一显示数据电性耦接,第二晶体管的控制端接收一第二控制信号,第二晶体管的第二端与第一晶体管的第二端电性耦接;一第一电容,第一电容具有一第一端以及一第二端,第一电容的第一端与第一晶体管的第二端以及第二晶体管的第二端电性耦接;一第三晶体管,第三晶体管其具有一第一端、一第二端以及一控制端,第三晶体管的第一端与第二控制信号电性耦接,第三晶体管的控制端接收一第三控制信号,第三晶体管的第二端与第一电容的第二端电性耦接;一第四晶体管,第四晶体管其具有一第一端、一第二端以及一控制端,第四晶体管的第一端与一外部高电压电性耦接,第四晶体管的控制端与第一电容的第二端电性耦接;第五晶体管,第五晶体管其具有一第一端、一第二端以及一控制端,第五晶体管的第一端与第四晶体管的第二端电性耦接,第五晶体管的控制端接收第二控制信号,第五晶体管的第二端与第一电容的第二端电性耦接;一第六晶体管,第六晶体管其具有一第一端、一第二端以及一控制端,第六晶体管的第一端与第四晶体管的第二端电性耦接,第六晶体管的控制端接收第一控制信号;一有机发光二极管,有机发光二极管具有一第一端以及一第二端,有机发光二极管的第一端与第六晶体管的第二端电性耦接,有机发光二极管的第二端与一外部低电压电性耦接。
[0004]在本实施例中,像素电路操作于一第一初始期间时,第一控制信号为高电压准位,第二控制信号为高电压准位,第三控制信号为低电压准位,第一晶体管、第二晶体管、第五晶体管以及第六晶体管为关闭;像素电路操作于一第二初始期间时,第一控制信号为高电压准位,第二控制信号由高电压准位变换为低电压准位,第三控制信号为低电压准位,第一晶体管与第六晶体管为关闭;像素电路操作于一补偿期间时,第一控制信号为高电压准位,第二控制信号为低电压准位,第三控制信号为高电压准位,第一晶体管、第三晶体管、第六晶体管为关闭;像素电路操作于一显示期间时,第一控制信号为低电压准位,第二控制信号为高电压准位,第三控制信号为高电压准位,第二晶体管、第三晶体管以及第五晶体管为关闭。
[0005]在本发明的其他实施例中,像素电路实施例更可包括一第二电容,其具有一第一端以及一第二端并电性耦接于第二控制信号与第三晶体管的第一端之间,第二电容的第一端与第二控制信号电性耦接,第二电容的第二端与第三晶体管的第一端电性耦接。
[0006]综上所述,由于本发明的像素电路实施例的第四晶体管控制端与第一电容以及第三晶体管电性耦接,在显示期间时,基于电容特性以及第三晶体管的第一端为高于第四晶体管控制端电压准位的高电压准位,因此第四晶体管控制端的漏电流只会往有机发光二极管流动,故本发明的像素电路实施例能有效降低漏电流的路径,使第四晶体管控制端的电压准位不因漏电流大幅变动,因此第四晶体管的驱动电流可正常驱动有机发光二极管以正常显示。此外,第四晶体管的驱动电流更与外部高电压以及第四晶体管的截止电压无关,驱动电流因此不会受到外部高电压在传输途中的电压衰退或第四晶体管的电性改变所影响,而导致显示错误的情况发生。
[0007]为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例并配合所附图式做详细说明如下。
【附图说明】
[0008]图1为本发明的像素电路的实施例一的示意图。
[0009]图2为本发明的像素电路的实施例一的信号时序示意图。
[0010]图3为本发明的像素电路的实施例二的示意图。
[0011]附图标号说明
[0012]10、30像素电路
[0013]T1、T2、T3、T4、T5、T6 晶体管
[0014]SUSZjni 控制信号
[0015]Cs0Cp 电容
[0016]OLED有机发光二极管
[0017]OVDD外部高电压
[0018]OVSS外部低电压
[0019]Vth截止电压
[0020]Vh高电压准位
[0021]Vl低电压准位
[0022]Ids驱动电流
[0023]Vdata显示数据
[0024]Vref参考电压
[0025]Vs晶体管Τ4第一端的电压准位
[0026]Vg晶体管T4控制端的电压准位
[0027]FrameK Frame2 显不画面
【具体实施方式】
[0028]图1为根据本发明一第一实施例的像素电路示意图。请参阅图1,像素电路10包括一晶体管Tl、一晶体管T2、一晶体管T3、一晶体管T4、一晶体管T5 —晶体管T6、电容Cst、电容Cp、以及一有机发光二极管OLED,上述的晶体管Tl?T6可为P型晶体管,但不以此为限。晶体管Tl具有一第一端、一第二端以及一控制端,晶体管Tl的第一端与一参考电压Vraf电性耦接,晶体管Tl的控制端接收一控制信号Em,晶体管Tl的第二端则与晶体管T2电性耦接。晶体管T2具有一第一端、一第二端以及一控制端,晶体管T2的第一端与一显示数据Vdata电性耦接,晶体管T2的控制端接收一控制信号S2,晶体管T2的第二端则与晶体管Tl的第二端电性耦接。电容Cst具有一第一端以及一第二端,电容Cst的第一端与晶体管Tl的第二端以及晶体管T2的第二端电性耦接。晶体管T4具有一第一端、一第二端以及一控制端,晶体管T4的第一端与一外部高电压OVDD电性耦接,晶体管T4的控制端与电容Cst的第二端电性耦接,晶体管T4的第二端与晶体管T5以及晶体管T6电性耦接。晶体管T5具有一第一端、一第二端以及一控制端,晶体管T5的第一端与晶体管T4的第二端电性耦接,晶体管T5的控制端用以接收上述的控制信号S2,晶体管T5的第二端与电容Cst的第二端电性耦接。晶体管T3具有一第一端、一第二端以及一控制端,晶体管T3的第一端与电容Cp电性耦接,晶体管T3的控制端接收一控制信号SI,晶体管T3的第二端与电容Cst的第二端电性耦接。电容(;具有一第一端以及一第二端,电容Cp的第一端与控制信号S2以及晶体管T5的控制端电性耦接,电容Cp的第二端与晶体管T3的第一端电性耦接。晶体管T6具有一第一端、一第二端以及一控制端,晶体管T6的第一端与晶体管T4的第二端以及晶体管T5的第一端电性耦接,晶体管T6的控制端接收控制信号Em,晶体管T6的第二端与有机发光二极管OLED电性親接。有机发光二极管OLED具有一第一端以及一第二端,有机发光二极管OLED的第一端与晶体管T6的第二端电性耦接,有机发光二极管OLED的第二端与一外部低电压OVSS电性耦接。
[0029]图2为本发明第一实施例的像素电路的控制信号时序示意图。请参考图2,第一实施例的像素电路的控制信号包含控制信号Em、控制信号SI以及控制信号S2,上述的控制信号是用以根据信号时序使像素电路10显示不同显示画面frame的显示数据,图2中并以显示画面Framel以及Frame2为例,但不以此为限。其中控制信号SI以及控制信号S2,举例而言,可分别为相邻两列的像素电路所使用的扫描信号,且控制信号SI为第N列像素电路的扫描信号,而控制信号S2为第N+1列像素电路的扫描信号,此外控制信号SI以及控制信号S2的扫描频率,举例而言,可为1Hz,即前述的低更新率,以下更以显示画面Framel为例说明像素电路的控制信号。每一控制信号皆具有至少一上升缘以及至少一下降缘,控制信号SI的下降缘早于控制信号S2的下降缘,控制信号SI的上升缘早于控制信号S2的上升缘,控制信号上升缘早于控制信号SI以及控制信号S2的下降缘,控制信号Em的下降缘晚于控制信号SI以及控制信号S2的上升缘。此外,每一控制信号皆具有高电压准位Vh以及低电压准位V y高电压准位Vh并高于外部高电压OVDD的电压准位,外部高电压OVDD的电压准位高于参考电压的电压准位,参考电压的电压准位于外部低电压OVSS的电压准位,外部低电压OVSS的电压准位高于低电压准位VL。
[0030]接着将配合图1以及图2来说明本发明的像素电路实施例一的运作方法。首先,当像素电路10操作于一第一初始期间(对应于图2时段A)时,控制信号SI为低电压准位\,控制信号S2为高电压准位VH,控制信号EmS高电压准位,因此此时只有晶体管T3开启,使晶体管T4的控制端的电压准位分压至电容Cp与电容Cst。接着,当像素电路10操作于一第二初始期间(对应于图2时段B)时,控制信号SI为低电压准位 ',控制信号S2由高电压准位Vh转换为低电压准位V L,控制信号Em为高电压准位,此时由于晶体管T3仍开启,因此与晶体管T4的控制端电性耦接的晶体管T3的第二端,会因为控制信号S2由高电压准位Vh转换为低电压准位V 被下拉至更低的电压准
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1