液晶显示器、源极驱动器以及其驱动信号极性的控制方法

文档序号:10625435阅读:546来源:国知局
液晶显示器、源极驱动器以及其驱动信号极性的控制方法
【专利摘要】一种液晶显示器、源极驱动器以及其驱动信号极性的控制方法。源极驱动器包括信号接收接口、解码器以及控制器。信号接收接口接收图像数据串流或数据输出输入指示信号。解码器由图像数据串流或数据输出输入指示信号中解析出极性控制信息。控制器接收并依据极性控制信息以决定源极驱动器产生的多个驱动信号的驱动极性。
【专利说明】
液晶显示器、源极驱动器以及其驱动信号极性的控制方法
技术领域
[0001]本发明涉及一种液晶显示器、源极驱动器以及其驱动信号极性的控制方法,且特别涉及一种不需在源极驱动器上增加额外引脚的驱动信号极性的控制方法。
【背景技术】
[0002]在现今的技术领域中,水平双点反转(horizontal two dots,H2D0T)的极性顺序可以为每四个通道循环一次,请参照图1A、图1B,图1A及图1B绘示已知技术的源极驱动信号的极性控制方式的示意图。在图1A中,相互串接的源极驱动器110及120分别接收极性控制信息POLA以及POLB来控制其所产生的源极驱动信号的极性,其中,极性控制信息POLA以及POLB可以是具有N位的数字信号,并藉以控制源极驱动器110及120以产生多种的源极驱动信号的极性顺序的可能。依据图1B,在源极驱动器110及120所提供的驱动通道不是为4的倍数的条件下,为使源极驱动器110及120的交界区域ITZ中的源极驱动信号的极性维持+、_、_、+的变化顺序,源极驱动器120所产生的极性变化需要与源极驱动器110不相同,如同在开启水平双点反转时,发生的极性不连续问题。
[0003]此外,近期的已知技术领域中,常见在红、绿、蓝、白色(RGBW)面板上使用一种每八个通道循环一次的MInvers1n的反转技术来解决纯色极性相同造成的图像闪烁(Flicker)的现象,如图1C所示,图1C绘示另一种已知技术的源极驱动信号的极性控制方式的示意图。因此,在驱动通道总数不是为8的倍数时,也会发生如上所述的极性不连续的问题。
[0004]基于上述的说明,在已知技术的显示器中,为了可进行水平双点反转机制以及上述的MInvers1n反转机制,是通过在源极驱动器110及120上配置额外的引脚来分别接收不相同的极性控制信息POLA以及POLB ο这样的作法会使的源极驱动器芯片的弓I脚增加,使源极驱动器芯片的布局面积增加而使电路成本增加。并且,为提供极性控制信号至源极驱动器芯片额外的引脚上,也需要布局额外的传输导线,同样造成生产成本的增加。

【发明内容】

[0005]本发明提供一种液晶显示器、源极驱动器以及其驱动信号极性的控制方法,可不需要在源极驱动器设置多的引脚以进行驱动信号的极性控制动作。
[0006]本发明的源极驱动器适用于一液晶显示器,源极驱动器包括信号接收接口、解码器以及控制器。信号接收接口接收图像数据串流或数据输出输入指示信号。解码器耦接信号接收接口,并由图像数据串流或数据输出输入指示信号中解析出极性控制信息。控制器耦接解码器,接收并依据极性控制信息以决定源极驱动器产生的多个驱动信号的驱动极性。
[0007]本发明的液晶显示器包括显示面板、时钟控制器、栅极驱动器以及如前所述的源极驱动器。源极驱动器耦接时钟控制器以及显示面板,源极驱动器相互串接,并依据图像数据串流产生驱动信号以驱动显示面板。栅极驱动器耦接时钟控制器以及显示面板,并产生栅极驱动信号来驱动显示面板。
[0008]本发明的源极驱动器的驱动信号极性的控制方法包括:接收图像数据串流或数据输出输入指示信号;由图像数据串流或数据输出输入指示信号中解析出极性控制信息;以及,接收并依据极性反转信息以决定源极驱动器产生的多个驱动信号的驱动极性。
[0009]基于上述,本发明通过将极性控制信息挂载在图像数据串流或数据输出输入指示信号中,并通过既有的图像数据串流或数据输出输入指示信号的传输动作将极性控制信息传递至源极驱动器中。如此一来,源极驱动器可以不需要利用多余的引脚来接收极性控制信息,也可以有效的进行其驱动信号的极性控制动作,有效降低电路所需的成本。
[0010]为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
【附图说明】
[0011]图1A、图1B及图1C绘示多种已知技术的源极驱动信号的极性控制方式的示意图。
[0012]图2绘示本发明实施例的源极驱动器的示意图。
[0013]图3绘示本发明另一实施例的源极驱动器的示意图。
[0014]图4绘示本发明实施例的数据输出输入指示信号D1的波形示意图。
[0015]图5绘示本发明再一实施例的源极驱动器的示意图。
[0016]图6A以及图6B分别绘示本发明实施例的极性控制信息的挂载方式的示意图。
[0017]图7绘示本发明更一实施例的源极驱动器的示意图。
[0018]图8绘示的本发明实施例的极性控制信息的挂载方式的示意图。
[0019]图9绘示本发明一实施例的液晶显示器900的示意图。
[0020]图10绘示本发明一实施例的源极驱动器的驱动信号极性的控制方法。
[0021]【符号说明】
[0022]110、120、200、300、500、700、931 ?93N:源极驱动器
[0023]210、310、510、710:信号接收接口
[0024]220、520、720:解码器
[0025]320:计数器
[0026]230、330、530、730:控制器
[0027]301、701:前级源极驱动器
[0028]540:运算器
[0029]550:编码器
[0030]702、920:时钟控制器[0031 ]900:液晶显不器
[0032]910:显示面板
[0033]941?94M:栅极驱动器
[0034]DS:图像数据串流
[0035]D1:数据输出输入指示信号
[0036]SDRV:源极驱动信号
[0037]POL、POLA、POLB、POLAl、P0LA2:极性控制信息
[0038]ITZ:交界区域
[0039]Pff:数据输出输入指示脉冲
[0040]TS:时间点
[0041]D1l:次级数据输出输入指示信号
[0042]CN:通道数信息
[0043]POLl:次级极性控制信息
[0044]IDATAl、IDATA2:图像数据
[0045]RST:脉冲
[0046]S1010?S1030:驱动信号极性的控制步骤
【具体实施方式】
[0047]请参照图2,图2绘示本发明实施例的源极驱动器的示意图。源极驱动器200包括信号接收接口 210、解码器220以及控制器230。信号接收接口 210可用以接收图像数据串流DS或数据输出输入指示信号D10。其中,图像数据串流DS可由液晶显示器中时钟控制器(Timing controller, TC0N)所发送,并由信号接收接口 210来接收,而数据输出输入指示信号D1则可由时钟控制器或前级的源极驱动器来来发送,并由信号接收接口 210所接收。图像数据串流DS中包括液晶显示器所要显示的图像数据,而数据输出输入指示信号D1则用来指示源极驱动器200要进行接收或传送数据的时间信息。
[0048]解码器220耦接信号接收接口 210。解码器220由图像数据串流DS或数据输出输入指示信号D1中解析出极性控制信息P0L。控制器230则耦接解码器220,并接收解码器220所获得的极性控制信息P0L。控制器230并依据极性控制信息POL来决定源极驱动器200所产生的多个源极驱动信号SDRV的驱动极性,并藉以设定源极驱动信号SDRV的驱动极性顺序,并使源极驱动器200的驱动信号极性顺序可满足水平双点反转及MInvers1n反转机制等需求。
[0049]在本发明实施例中,极性控制信息POL被挂载在图像数据串流DS或数据输出输入指示信号D1中,如此一来,源极驱动器200可利用信号接收接口 210来藉由原本就存在的图像数据串流DS或数据输出输入指示信号D1中获取极性控制信息P0L,也就是说,源极驱动器200不需要通过设置额外的引脚来接收极性控制信息P0L,有效降低电路的成本。
[0050]以下请参照图3,图3绘示本发明另一实施例的源极驱动器的示意图。在图3中,源极驱动器300连接至前级源极驱动器301。源极驱动器300包括信号接收接口 310、计数器320以及控制器330。源极驱动器300藉由信号接收接口 310由前级源极驱动器301接收数据输出输入指示信号D10,并将数据输出输入指示信号D1传送至计数器320。
[0051]在低电压差动信号接口规格(min1-LVDS)的规范中,计数器320可通过计数数据输出输入指示信号D1的启动时间来判断出前级源极驱动器301的通道数量。也就是说,通过计数数据输出输入指示信号D1的启动时间可以判断出前级源极驱动器301以及源极驱动器300交界处的驱动信号的极性状态。并且,通过所获知的前级源极驱动器301以及源极驱动器300交界处的驱动信号的极性状态,依据计数器320所产生的计数结果,可以进一步获得极性控制信息P0L。
[0052]在关于数据输出输入指示信号D1的启动时间的获得细节上,请参照图4,图4绘示本发明实施例的数据输出输入指示信号D1的波形示意图。数据输出输入指示信号D1具有一数据输出输入指示脉冲PW,而数据输出输入指示信号D1的启动时间可以是数据输出输入指示脉冲PW发生的时间点,也就是数据输出输入指示信号D1转态至高逻辑电平的时间点TS。计数器320可以在源极驱动器300被重置时启动计数动作,并在时间点TS完成计数动作,通过计数动作所产生的计数结果,就可以得知极性控制信息P0L。附带一提的,计数器320可以依据源极驱动器300所接收的水平同步信号(HSYNC)来重置并重新启动计数动作。
[0053]请重新参照图3,计数器320将所获得的极性控制信息POL传送至控制器330。如此,控制器330可依据极性控制信息POL来设定所产生的源极驱动信号SDRV的驱动极性的顺序。另外,控制器330可以依据极性控制信息POL以及源极驱动器300的驱动信号的通道数来产生次级数据输出输入指示信号D101,并将次级数据输出输入指示信号D1l传送给次级的源极驱动器。
[0054]次级数据输出输入指示信号D1l可用来通知次级的源极驱动器关于源极驱动器300以及次级的源极驱动器交界处的源极驱动信号的极性变化状态,使次级的源极驱动器可据以设定其所产生的源极驱动信号的极性变化顺序。
[0055]以下请参照图5,图5绘示本发明再一实施例的源极驱动器的示意图。在图5中,源极驱动器500包括信号接收接口 510、解码器520、控制器530、运算器540以及编码器550。信号接收接口 510接收数据输出输入指示信号D10,而解码器520用来解析出挂载在数据输出输入指示信号D1中的极性控制信息P0L。控制器530则可依据极性控制信息POL来设定源极驱动信号SDRV的极性顺序。
[0056]值得一提的是,本发明实施例中,源极驱动器500还包括运算器540以及编码器550。运算器540接收极性控制信息POL以及源极驱动器500的通道数信息CN,并针对极性控制信息POL以及通道数信息CN进行运算来产生次级极性控制信息POLl。编码器550耦接至运算器540,并用以接收次级极性控制信息P0L1,且针对次级极性控制信息POLl进行编码使次级极性控制信息POLl挂载在次级数据输出输入指示信号D1l上。编码器550并将次级数据输出输入指示信号D1l传送至次级源极驱动器。
[0057]本发明实施例中的运算器540可以为加法器。
[0058]此外,请参照图6A以及图6B,图6A以及图6B分别绘示本发明实施例的极性控制信息的挂载方式的示意图。在图6A中,极性控制信息POL可以挂载在数据输出输入指示信号D1上的数据输出输入指示脉冲PW前,并邻近于数据输出输入指示脉冲PW。极性控制信息POL可以利用串行的方式来表示其信息内容,并可应用任一种本领域技术人员所熟知的串行数据的表现方式来实施,没有一定的限制。
[0059]在图6B中,极性控制信息POL可以挂载在数据输出输入指示信号D1上的数据输出输入指示脉冲PW后,并邻近于数据输出输入指示脉冲PW。同样的,极性控制信息POL可以利用串行的方式来表示其信息内容,并可应用任一种本领域技术人员所熟知的串行数据的表现方式来实施,没有一定的限制。
[0060]以下请参照图7,图7绘示本发明更一实施例的源极驱动器的示意图。源极驱动器700耦接至时钟控制器702以及前级源极驱动器701。源极驱动器700包括信号接收接口710、解码器720以及控制器730。源极驱动器700通过信号接收接口 710接收图像数据串流DS,并通过耦接至信号接收接口 710的解码器720来由图像数据串流DS解析出极性控制信息POL。解码器720则将所获得的极性控制信息POL传送至控制器730。控制器730依据极性控制信息POL来设定其所产生的源极驱动信号SDRV的驱动极性顺序。
[0061 ] 在本实施例中,对应各级的极性控制信息(例如极性控制信息P0L)可由时钟控制器702预先进行设定,并分别挂载在图像数据串流DS中。接着,时钟控制器702再将各极性控制信息传送至对应的源极驱动器(传送极性控制信息POL至对应的源极驱动器700)。
[0062]关于极性控制信息POL的挂载方式,请参照图8绘示的本发明实施例的极性控制信息的挂载方式的示意图。在图8中,极性控制信息POLAl及P0LA2可分别挂载在未传送图像数据IDATAl及IDATA2的闲置时间区间中。举例来说,在图8中,传送至第一级的源极驱动器的极性控制信息POLAl被挂载在传送第一级的源极驱动器的图像数据IDATAl的时间区间前,而传送至第二级的源极驱动器的极性控制信息P0LA2被挂载在传送第一、二级的源极驱动器的图像数据IDATA1、IDATA2的时间区间之间。
[0063]附带一提的,脉冲RST可以为图像数据串流DS传送数据的参考起始点。
[0064]以下请参照图9,图9绘示本发明一实施例的液晶显示器900的示意图。液晶显示器900包括显示面板910、时钟控制器920、源极驱动器931?93N以及栅极驱动器941?94M。源极驱动器931?93N耦接至显示面板910以及时钟控制器920,并可利用前述多个实施例中的源极驱动器来实施,并用来产生源极驱动信号以驱动显示面板910。栅极驱动器941?94M耦接至显示面板910以及时钟控制器920,用以产生栅极驱动信号来驱动显示面板910。其中,栅极驱动器941?94M可应用本领域技术人员所熟知的栅极驱动器来实施,没有一定的限制。
[0065]值得注意的是,本实施例的源极驱动器931?93N不需要增设额外的引脚来接收极性控制信息,而是利用既有的图像数据串流或数据输出输入指示信号来接收极性控制信息,有效降低电路所需的面积,进而降低电路的成本。
[0066]以下请参照图10,图10绘示本发明一实施例的源极驱动器的驱动信号极性的控制方法。本实施例的源极驱动器的驱动信号极性的控制方法适用于液晶显示器上,其中,在步骤S1010中,接收图像数据串流或数据输出输入指示信号,并且,在步骤S1020中,由图像数据串流或数据输出输入指示信号来解析出极性控制信息。接着,在步骤S1030中,则接收并依据极性控制信息以决定源极驱动器产生的多个源极驱动信号的驱动极性。
[0067]关于上述步骤中的实施细节,在前述多个实施例及实施方式中已有详尽的说明,在此恕不多赘述。
[0068]综上所述,本发明利用源极驱动器既有的图像数据串流或数据输出输入指示信号来接收极性控制信息,不需要设置额外的引脚来进行极性控制信息的传送动作,有效降低源极驱动器的电路成本,提升产品的价格竞争优势。
【主权项】
1.一种源极驱动器,适用于液晶显示器,包括: 信号接收接口,接收图像数据串流或数据输出输入指示信号; 解码器,耦接该信号接收接口,由该图像数据串流或该数据输出输入指示信号中解析出极性控制信息;以及 控制器,耦接该解码器,接收并依据该极性控制信息以决定该源极驱动器产生的多个源极驱动信号的驱动极性。2.如权利要求1所述的源极驱动器,其中该信号接收接口由时钟控制器或前级源极驱动器接收该数据输出输入指示信号。3.如权利要求2所述的源极驱动器,其中该解码器依据计算该数据输出输入指示信号的数据输出输入指示脉冲的启动时间点以解析出该极性控制信息。4.如权利要求3所述的源极驱动器,还包括: 计数器,耦接该信号接收接口以及该控制器,该计数器依据时钟信号对该数据输出输入指示脉冲的该启动时间点进行计数以获得该极性控制信息。5.如权利要求2所述的源极驱动器,其中该解码器针对该数据输出输入指示信号上邻近数据输出输入指示脉冲的信号进行解码以获得该极性控制信息。6.如权利要求5所述的源极驱动器,还包括: 运算器,接收该极性控制信息以及通道数信息,并针对该极性控制信息以及该通道数信息进行运算以产生次级源极驱动器的次级极性控制信息;以及 编码器,耦接该运算器以接收该次级极性控制信息,针对该次级极性控制信息进行编码使该次级极性控制信息挂载在次级数据输出输入指示信号上,并将该次级数据输出输入指示信号传送至该次级源极驱动器。7.如权利要求1所述的源极驱动器,其中该信号接收接口由时钟控制器接收该图像数据串流,并针对该图像数据串流进行解码以获得该极性控制信息。8.如权利要求7所述的源极驱动器,还包括: 解码器,耦接在该控制器以及该信号接收接口间,并针对该图像数据串流进行解码以获得该极性控制信息。9.一种液晶显示器,包括: 显示面板; 时钟控制器;以及 多个如权利要求1的源极驱动器,耦接该时钟控制器以及该显示面板,所述源极驱动器相互串接,并依据该图像数据串流产生所述源极驱动信号以驱动该显示面板;以及 多个栅极驱动器,耦接该时钟控制器及该显示面板,用以产生多个栅极驱动信号以驱动该显示面板。10.一种源极驱动器的驱动信号极性的控制方法,适用于液晶显示器,包括: 接收图像数据串流或数据输出输入指示信号; 由该图像数据串流或该数据输出输入指示信号中解析出极性控制信息;以及 接收并依据该极性控制信息以决定该源极驱动器产生的多个源极驱动信号的驱动极性。11.如权利要求10所述的驱动信号极性的控制方法,其中接收该图像数据串流或该数据输出输入指示信号的步骤包括: 由时钟控制器或前级源极驱动器接收该数据输出输入指示信号。12.如权利要求11所述的驱动信号极性的控制方法,其中由该图像数据串流或该数据输出输入指示信号中解析出该极性控制信息的步骤包括: 依据计算该数据输出输入指示信号的数据输出输入指示脉冲的启动时间点以解析出该极性控制信息。13.如权利要求11所述的驱动信号极性的控制方法,其中由该图像数据串流或该数据输出输入指示信号中解析出该极性控制信息的步骤包括: 针对该数据输出输入指示信号上邻近数据输出输入指示脉冲的信号进行解码以获得该极性控制信息。14.如权利要求13所述的驱动信号极性的控制方法,其中还包括: 接收该极性控制信息以及通道数信息,并针对该极性控制信息以及该通道数信息进行运算以产生次级源极驱动器的次级极性控制信息;以及 针对该次级极性控制信息进行编码使该次级极性控制信息挂载在次级数据输出输入指示信号上,并将该次级数据输出输入指示信号传送至该次级源极驱动器。15.如权利要求10所述的驱动信号极性的控制方法,其中由该图像数据串流或该数据输出输入指示信号中解析出该极性控制信息的步骤包括: 由时钟控制器接收该图像数据串流,并针对该图像数据串流进行解码以获得该极性控制信息。
【文档编号】G09G3/36GK105989809SQ201510051591
【公开日】2016年10月5日
【申请日】2015年2月2日
【发明人】侯景文, 杨舜勋, 吴泽宏
【申请人】联咏科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1