扫描驱动电路及显示装置的制造方法

文档序号:8581136阅读:191来源:国知局
扫描驱动电路及显示装置的制造方法
【技术领域】
[0001]本实用新型涉及显示技术领域,特别涉及一种扫描驱动电路及显示装置。
【背景技术】
[0002]常用显示装置的GOA (Gate driver on Array)电路,或称扫描驱动电路需要同时提供多种脉冲波形的扫描信号,例如一种AMOLED (Active Matrix/Organic Light EmittingD1de,有源矩阵有机发光二极管)显示装置中的每个像素需要由如图1所示的Rn、Gn、En三种扫描信号共同驱动(其中η代表移位寄存单元的级数或像素行数)。然而,为了同时对每行像素提供不同脉冲波形的扫描信号,传统的做法是分别以不同的时钟信号线控制不同的GOA电路单元,相对独立地生成每一种脉冲波形的扫描信号。但是随着业界对高分辨率和窄边框需求的提升,现有的相互独立的时钟信号线(通常至少有两组时钟信号线)的宽度已大大影响了相应布线区面积的缩小。例如,如图1所示的三种扫描信号通常至少需要2个不同的GOA电路单元(比如取Rn+Ι作为Gn,并单独生成En),这使得I在布线区域中仅两组时钟信号线就占据了全部宽度的近1/3,大大制约了边框宽度的减小。
【实用新型内容】
[0003]针对现有技术中的缺陷,本实用新型提供一种扫描驱动电路及显示装置,可以减少时钟信号线的布线面积。
[0004]第一方面,本实用新型提供了一种扫描驱动电路,包括用于在时钟信号的控制下按级输出扫描信号的多级移位寄存单元,所述移位寄存单元包括用于输出所述扫描信号的输出端,其特征在于,该扫描驱动电路还包括多级信号发生单元,其中,第η级信号发生单元分别连接第η级移位寄存单元的输出端和第n+j级移位寄存单元的输出端,第η级信号发生单元用于在由第η级移位寄存单元所输出的扫描信号的触发下将输出的第一电平转为第二电平,并在由第n+j级移位寄存单元所输出的扫描信号的触发下将输出的第二电平转为第一电平;所述η和j均为正整数。
[0005]优选地,所述第η级信号发生单元包括上升沿有效或者下降沿有效的边沿触发器。
[0006]优选地,所述第η级信号发生单元包括第一边沿触发器和第二边沿触发器;所述第一边沿触发器的触发信号输入端与第η级移位寄存单元的输出端相连;所述第二边沿触发器的触发信号输入端与第n+j级移位寄存单元的输出端相连。
[0007]优选地,所述第η级信号发生单元中,所述第一边沿触发器用于在触发信号的上升沿或下降沿到达时将所述第二电平接至所述第η级信号发生单元的输出端,所述第二边沿触发器用于在触发信号的上升沿或下降沿到达时将所述第二电平接至所述第η级信号发生单元的输出端。
[0008]优选地,所述时钟信号包括连接于第一时钟信号线的第一时钟信号和连接于第二时钟信号线的第二时钟信号,所述第一时钟信号与所述第二时钟信号的相位相反。
[0009]优选地,所述第η级信号发生单元包括:
[0010]第一开关元件,所述第一开关元件的控制端与所述第二时钟信号线相连、第一端与所述第η级移位寄存单元的输出端相连;
[0011]第二开关元件,所述第二开关元件的控制端与所述第一开关元件的第二端相连、第一端与高电平电压线相连;
[0012]第三开关元件,所述第三开关元件的控制端与所述第n+j级移位寄存单元的输出端相连、第一端与所述第二开关元件的第二端相连、第二端与低电平电压线相连;
[0013]第四开关元件,所述第四开关元件的控制端与所述第二开关元件的第二端相连、第二端与低电平电压线相连;
[0014]第五开关元件,所述第五开关元件的控制端与所述第一开关元件的第二端相连、第一端与高电平电压线相连、第二端与所述第四开关元件的第一端相连;
[0015]第一电容,所述第一电容的第一端与高电平电压线相连、第二端与所述第一开关元件的第二端相连;
[0016]第二电容,所述第二电容的第一端与所述第五开关元件的第二端相连、第二端与所述第二开关元件的第二端相连;
[0017]用于输出所述第一电平或所述第二电平的输出端,所述输出端与所述第五开关元件的第二端相连。
[0018]优选地,所述移位寄存单元还包括输入端;除第一级移位寄存单元的输入端与起始扫描信号线相连外,任意一级移位寄存单元的输入端与上一级移位寄存单元的输出端相连。
[0019]优选地,所述第η级移位寄存单元包括:
[0020]第六开关元件,所述第六开关元件的第一端与所述第η级移位寄存单元的所述输入端相连;
[0021]第七开关元件,所述第七开关元件的控制端与所述第六开关元件的第二端相连;
[0022]第八开关元件,所述第八开关元件的第一端与所述第七开关元件的第二端相连、第二端与低电平电压线相连;
[0023]第九开关元件,所述第九开关元件的控制端与所述第七开关元件的第二端相连、第一端与高电平电压线相连;
[0024]第十开关元件,所述第十开关元件的控制端与所述第六开关元件的第二端相连、第一端与所述第九开关元件的第二端相连;
[0025]第三电容,所述第三电容的第一端与高电平电压线相连、第二端与所述第七开关元件的第二端相连;
[0026]第四电容,所述第四电容的第一端与所述第九开关元件的第二端相连、第二端与所述第六开关元件的第二端相连;
[0027]所述第η级移位寄存单元的所述输出端与所述第九开关元件的第二端相连;
[0028]相邻级的两个移位寄存单元中,其中一级移位寄存单元中的所述第六开关元件的控制端、第七开关元件的第一端及所述第八开关元件的控制端与所述第一时钟信号线相连、所述第十开关元件的第二端与所述第二时钟信号线相连,另外一级移位寄存单元中的所述第六开关元件的控制端、第七开关元件的第一端及所述第八开关元件的控制端与所述第二时钟信号线相连、所述第十开关元件的第二端与所述第一时钟信号线相连。
[0029]优选地,所述开关元件为薄膜晶体管。
[0030]第二方面,本实用新型还提供了一种显示装置,包括上述任意一种扫描驱动电路。
[0031]优选地,所述显示装置为有机发光二极管显示装置。
[0032]由上述技术方案可知,本实用新型通过设置信号发生单元,将第η级扫描信号与第n+j级扫描信号作为另一种脉冲波形的扫描信号的触发,使得这种扫描信号在触发时转换电平(比如低电平转为高电平或高电平转为低电平),从而可以通过改变j的大小来设定该扫描信号的脉冲宽度。例如,若要通过图1中的扫描信号Rn得到扫描信号En,只需在Rn由高电平转为低电平时使得En由低电平转为高电平,并在Rn+2由高电平转为低电平时使得En由高电平转为低电平,即可通过j = 2的第η级信号发生单元生成了扫描信号En。也就是说,本实用新型可以根据一种扫描信号得到另一种扫描信号,也就是以包括一组时钟信号线的扫描驱动电路实现了通常需要至少两组时钟信号线的扫描驱动电路才能实现的功能,节约了布线面积、减少了逻辑单元的所需数量,有利于显示装置分辨率的提升、良率的提升以及边框宽度的减小。
【附图说明】
[0033]图1是一种AMOLED显示装置中驱动每个像素所需的三种扫描信号的时序图;
[0034]图2是本实用新型一个实施例中一种扫描驱动电路的结构框图;
[0035]图3是本实用新型一个实施例中一种扫描驱动电路的局部电路图;
[0036]图4是本实用新型一个实施例中一种扫描驱动电路的电路时序图。
【具体实施方式】
[0037]下面结合附图和实施例,对本实用新型的【具体实施方式】作进一步详细描述。以下实施例用于说明本实用新型,但不用来限制本实用新型的范围。
[0038]图2示出了本实用新型一个实施例中一种扫描驱动电路的结构框图,该扫描驱动电路包括用于在时钟信号的控制下按级输出扫描信号的多级移位寄存单元,上述移位寄存单元包括输入端(与图2中移位寄存单元上侧的线条相连)和用于输出上述扫描信号的输出端(与图2中移位寄存单元右侧的线条相连)。在图2中,具体使除第一级移位寄存单元的输入端与起始扫描信号线相连外,任意一级移位寄存单元的输入端与上一级移位寄存单元的输出端相连,从而使得扫描信号可以在时钟信号的控制或触发下在各级移位寄存单元依次按级传递,并在每级移位寄存单元的输出端处输出。上述移位寄存单元的具体实现可以参见现有技术中的移位寄存器的电路结构。当然,移位寄存单元之间还可以以其他的方式级联,本实用新型对此不做限制。
[0039]该扫描驱动电路还包括多级信号发生单元,其中,第η级信号发生单元分别连接第η级移位寄存单元的输出端和第n+j级移位寄存单元的输出端,第η级信号发生单元用于在由第η级移位寄存单元所输出的扫描信号的触发下将输出的第一电平转为第二电平,并在由第n+j级移位寄存单元所输出的扫描信号的触发下将输出的第二电平转为第一电平;上述η和j均为正整数。图2中,具体以j = I的为例展示了信号发生单元的连接方式,当然j也可以是其他正整数。
[004
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1