超宽带伪随机编码雷达系统的制作方法

文档序号:6241187阅读:180来源:国知局
超宽带伪随机编码雷达系统的制作方法
【专利摘要】本发明提供了一种超宽带伪随机编码雷达系统。该超宽带伪随机编码雷达系统中,对发射通道输出的信号分为两路,其中一路编码信号通过天线发射出去,另一路编码信号直接被第一接收通道采集作为脉冲压缩时的参考信号,这样可以保证两路信号是在相同的温度下产生并获得,从而保证了两路信号的一致性,进而提高脉冲压缩后的峰值旁瓣比,增大雷达系统的探测距离与探测概率。
【专利说明】超宽带伪随机编码雷达系统

【技术领域】
[0001]本发明涉及电子行业雷达【技术领域】,尤其涉及一种超宽带伪随机编码雷达系统。

【背景技术】
[0002]近年来,超宽带雷达技术在科学界和工程界倍受关注,尤其在反恐、探地、技侦、军事、搜救、安检、医学等领域具有巨大应用价值。超宽带技术是一种能够具有良好分辨率和穿透深度的的雷达探测方法,可对隐藏在墙后的运动目标进行非入侵式探测以及成像。近年来,因其在反恐斗争和灾害救援等领域的广泛应用而倍受关注。
[0003]目前超宽带伪随机编码雷达大多处于实验室研制阶段。实际工程中,要求雷达具有大的时间带宽积及高的采样率,这就给发射机与接收机的设计带来压力,同时大的数据量也影响了超宽带伪随机编码的实时性。
[0004]对于伪随机编码雷达发射机来说,大都通过线性反馈移位寄存器来产生伪随机编码信号,其缺点是幅度失真和相位失真严重,在实际工程中难以补偿。另外,当硬件系统固定时,伪随机编码的长度也就固定了,当需要增长编码的长度时,就需要更改硬件系统,灵活性差。
[0005]接收机采用高速采样保持芯片与高速模数转换器(ADC)来接收伪随机编码雷达回波,而目前高速采样保持芯片的动态范围小、功耗大,这样就降低了整个接收机的动态范围,同时增加了系统的功耗。
[0006]雷达回波的脉冲压缩有两种方式:模拟相关器及基于FPGA的数字域定点计算。相关器的缺点是时间效率低;基于FPGA的数字域定点计算的缺点是丢失了部分信息,降低了计算的动态范围。
[0007]在实现本发明的过程中, 申请人:发现上述现有的伪随机编码雷达系统存在如下技术缺陷:
[0008](I)伪随机编码雷达发射机的幅度失真与相位失真难以补偿、编码长度固定、灵活性差。
[0009](2)伪随机编码雷达接收机的动态范围小、功耗大。脉冲压缩的时间效率低或含有计算误差。


【发明内容】

[0010](一)要解决的技术问题
[0011]鉴于上述技术问题,本发明提供了一种超宽带伪随机编码雷达系统。
[0012](二)技术方案
[0013]根据本发明的一个方面,提供了一种超宽带伪随机编码雷达系统。该超宽带伪随机编码雷达系统包括:发射通道100,用于将产生的伪随机编码信号转换为模拟形式,并分为两路信号,其中经第一路信号功率放大后,给雷达发射天线150馈电发射雷达信号;第一接收通道200,用于采集发射通道100输出的两路信号中的第二路信号,并将采集后的数字信号输出至脉冲压缩模块400 ;第二接收通道300,用于接收雷达发射天线150馈电发射雷达信号的回波信号,将其进行模数转换后输出至脉冲压缩模块400 ;以及脉冲压缩模块400,用于对第一接收通道200输入的第二路信号以及第二接收通道300输入的回波信号进行脉冲压缩,获得目标的脉冲响应函数。
[0014](三)有益效果
[0015]从上述技术方案可以看出,本发明超宽带伪随机编码雷达系统具有以下有益效果:
[0016](I)对发射通道输出的信号分为两路,其中一路编码信号通过天线发射出去,另一路编码信号直接被第一接收通道采集作为脉冲压缩时的参考信号,这样可以保证两路信号是在相同的温度下产生并获得,从而保证了两路信号的一致性,进而提高脉冲压缩后的峰值旁瓣比,增大雷达系统的探测距离与探测概率;
[0017](2)相比于传统的线性反馈移位寄存器产生伪随机编码信号的方法,该发明中的伪随机编码信号产生是基于FPGA与高速DAC结构,可以实时调整伪随机编码的长度,以达到发射不同功率的伪随机编码信号的目的,同时可以获得不同信噪比。该发射机的灵活性高,并能在复杂的探测环境下更改发射的伪随机编码信号的长度,以达到更好的探测效果;
[0018](3)相比于传统的高速采样保持与高速ADC结构,该发明中的接收机是基于可编程延时芯片与高分辨率高速ADC的混合采样结构,具有更大的接收动态范围,同时能达到更高的等效采样率。另外,该接收机具有价格低廉的优势;
[0019](4)本发明中的雷达回波脉冲压缩方法还是基于FPGA数字域计算,但该计算是利用FPGA内部的大量DSP48E硬核并行计算,具有更快的处理速度;同时,计算所获得的每个脉冲压缩采样点为48bit位宽,这样可以减小计算误差,保持更大的计算动态范围。

【专利附图】

【附图说明】
[0020]图1为根据本发明实施例超宽带伪随机编码雷达系统的结构示意图;
[0021]图2为图1所示超宽带伪随机编码雷达系统中伪随机编码信号发生器的结构示意图;
[0022]图3为图1所示超宽带伪随机编码雷达系统中第一数模转换器采样原理的示意图;
[0023]图4为图1所示超宽带伪随机编码雷达系统中脉冲压缩与计算模块的结构示意图;
[0024]图5为利用本实施例超宽带伪随机编码雷达系统进行穿墙探测的结果。
[0025]【本发明主要元件符号说明】
[0026]100-发射通道;
[0027]110-伪随机编码信号发生器;
[0028]111-第一存储模块; 112-第二存储模块;
[0029]113-第一分时复用器;114-判断模块;
[0030]115-第三存储模块; 116-第四存储模块;
[0031]117-第二分时复用器;
[0032]120-第一数模转换器
[0033]130-功分器;
[0034]140-功率放大器;
[0035]150-雷达发射天线;
[0036]200-第一接收通道;
[0037]210-第一放大器;220-第一模数转换器;
[0038]300-第二接收通道;
[0039]310-雷达接收天线; 320-带通滤波器;
[0040]330-第二放大器;340-第二模数转换器;
[0041 ]400-脉冲压缩模块;
[0042]500-同轴电缆。

【具体实施方式】
[0043]为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。需要说明的是,在附图或说明书描述中,相似或相同的部分都使用相同的图号。附图中未绘示或描述的实现方式,为所属【技术领域】中普通技术人员所知的形式。另外,虽然本文可提供包含特定值的参数的示范,但应了解,参数无需确切等于相应的值,而是可在可接受的误差容限或设计约束内近似于相应的值。
[0044]本发明的目的是提出一种超宽带伪随机编码雷达系统,它包括伪随机编码信号发生器、数字接收机及实时脉冲压缩。数字接收机有两个等效采样接收通道,一个接收通道用于采集发射的伪随机编码信号,另一个通道用于采集雷达回波;实时脉冲压缩是指利用FPGA内部的DSP内核来完成时域互相关的并行计算。
[0045]在本发明的一个示例性实施例中,提供了一种超宽带伪随机编码雷达系统。图1为根据本发明实施例超宽带伪随机编码雷达系统的结构示意图。如图1所示,本实施例超宽带伪随机编码雷达系统包括:
[0046]发射通道100,用于将产生的伪随机编码信号转换为模拟形式,并经过功分器130分为两路信号,其中第一路信号通过功率放大器140放大后,给雷达发射天线150馈电;
[0047]第一接收通道200,用于采集发射通道输出的两路信号中的第二路信号,并将采集后的数字信号输出至脉冲压缩模块;
[0048]第二接收通道300,用于接收回波信号,将其进行模数转换,并将其输出至脉冲压缩丰吴块;
[0049]脉冲压缩模块400,用于对第一接收通道200输入的第二路信号以及第二接收通道300输入的回波信号进行脉冲压缩,从而获得目标的脉冲响应函数。
[0050]本实施例中,对发射通道输出的信号分为两路,其中一路编码信号直接被第一接收通道采集作为脉冲压缩时的参考信号,另一路编码信号通过发射天线辐射出去,这样可以保证两路信号是在相同的温度下产生并获得,从而保证了两路信号的一致性,进而提高脉冲压缩后的峰值旁瓣比,增大雷达系统的探测距离与探测概率。
[0051]以下分别对本实施例超宽带伪随机编码雷达系统的各个组成部分进行详细说明。
[0052]请参照图1,发射通道100包括:伪随机编码信号发生器110,用于产生伪随机编码信号;第一数模转换器120,与伪随机编码信号发生器相连接,用于将其输出的伪随机编码信号由数字形式转换为模拟形式;功分器130,与第一数模转换器120相连接,用于将其输出的模拟形式的伪随机编码信号分为两路信号输出,该两路信号中的第一路信号经由功率放大器140后,输送至雷达发射天线150馈电。功分器130输出的第二路信号经过同轴电缆500,与第一接收通道的第一放大器210相连接,然后通过第一模数转换器220转换成数字信号,并存储在FPGA中。
[0053]本实施例中,伪随机编码信号发生器110由FPGA实现。该伪随机编码信号发生器110采用正弦调制伪随机序列的调制方式:当伪随机序列为“+I”时,采用正相正弦信号进行输出;当伪随机序列为“-1”时,采用负相正弦信号进行输出,如表1所示。
[0054]表1
[0055]

【权利要求】
1.一种超宽带伪随机编码雷达系统,其特征在于,包括: 发射通道(100),用于将产生的伪随机编码信号转换为模拟形式,并分为两路信号,其中经第一路信号功率放大后,给雷达发射天线(150)馈电发射雷达信号; 第一接收通道(200),用于采集所述发射通道(100)输出的两路信号中的第二路信号,并将采集后的数字信号输出至脉冲压缩模块(400); 第二接收通道(300),用于接收雷达发射天线(150)馈电发射雷达信号的回波信号,将其进行模数转换后输出至脉冲压缩模块(400);以及 脉冲压缩模块(400),用于对所述第一接收通道(200)输入的第二路信号以及第二接收通道(300)输入的回波信号进行脉冲压缩,获得目标的脉冲响应函数。
2.根据权利要求1所述的超宽带伪随机编码雷达系统,其特征在于,所述发射通道(100)包括: 伪随机编码信号发生器(110),用于产生伪随机编码信号; 第一数模转换器(120),与所述伪随机编码信号发生器(110)相连接,用于将其输出的伪随机编码信号由数字形式转换为模拟形式; 功分器(130),与所述第一数模转换器(120)相连接,用于将其输出的模拟形式的伪随机编码信号分为两路信号输出,该两路信号中的第一路信号经由功率放大器(140)后,输送至雷达发射天线(150)馈电发射雷达信号;第二路信号输出至第一接收通道(200)。
3.根据权利要求2所述的超宽带伪随机编码雷达系统,其特征在于,所述伪随机编码信号发生器(110)采用正弦调制伪随机序列的调制方式:当伪随机序列为“+I”时,采用正相正弦信号进行输出;当伪随机序列为“-1”时,采用负相正弦信号进行输出。
4.根据权利要求3所述的超宽带伪随机编码雷达系统,其特征在于,所述伪随机编码信号发生器(110)包括: 第二存储模块(112),用于存储不同编码长度的伪随机序列; 第三存储模块(115),用于存储伪随机序列“+I”对应的单周期正相正弦信号; 第四存储模块116,用于存储伪随机序列“-1”对应的单周期反相正弦信号; 第一存储模块(111),其为一查找表的形式,用于根据接收的编码长度指令选择所述第二存储模块(112)中对应长度的伪随机序列; 第一分时复用模块(113),与所述第二存储模块(112)相连接,用于与选择编码长度指令相一致的伪随机序列依次通过,进入判断模块(114): 判断模块(114),与所述分时复用器(113)相连接,用于判断当前伪随机序列的值,如果当前值为“+1”,则使能第三存储模块(115),即输出单个正相正弦信号;如果当前值为“-1”,则使能第四存储模块(116),即输出单个反相正弦信号;以及 第二分时复用模块(117),与所述第三存储模块(115)和第四存储模块(116)相连接,用于选择与当前序列值对应的单周期正相或反相的正弦信号通过,并送入第一数模转换器(120)进行数模转换。
5.根据权利要求4所述的超宽带伪随机编码雷达系统,其特征在于,所述伪随机编码信号发生器(I1)由FPGA芯片实现。
6.根据权利要求5所述的超宽带伪随机编码雷达系统,其特征在于: 所述脉冲压缩模块(400),用于将所述第一接收通道(200)输入的发射信号s(n),n =0,1,2...,N-1与第二接收通道输入的回波信号为y(m),m = 0,1,2,...,M-1进行如下互相关运算,进而得到目标的脉冲相应函数:

N — I'
R(k) = [ s(n)v(n + k、,k = 0,1,2,..M — I
?=? 其中,R(k)为发射信号 s(n),n = 0,1,2...,N-1 和回波信号为 y (m),m = 0,1,2,...,M-1互相关函数。
7.根据权利要求6所述的超宽带伪随机编码雷达系统,其特征在于,所述脉冲压缩模块包括N个DSP硬核; 每个DSP硬核包括乘法器、加法器和D触发器,DSP硬核运行的时钟为fDSP ; 由第一接收通道输入的发射信号s (η)的N个采样点分别作为N个DSP硬核中乘法器的乘数;由第二接收通道输入的雷达回波y(m)的M个采样点以时钟fDSP的速度顺序地作为N个DSP硬核中乘法器的被乘数; 对于第一个DSP硬核中的加法器而言,其第二输入端的输入值为0,对于第N个DSP硬核中的加法器而言,其输出端通过D触发器后连接至所述脉冲压缩模块的输出端,对于除第一个DSP硬核及第N个DSP硬核之外的内核,其加法器的输出端通过D触发器后连接至下一级DSP硬核中加法器的第二输入端。
8.根据权利要求7所述的超宽带伪随机编码雷达系统,其特征在于,所述脉冲压缩模块(400)同样由所述FPGA芯片实现。
9.根据权利要求1至8中任一项所述的超宽带伪随机编码雷达系统,其特征在于,所述第一接收通道(200)包括: 第一放大器(210),与所述功分器(130)相连接,用于接收其输出的第二路信号,并对其进行信号放大; 第一模数转换器(220),与所述第一放大器(210)相连接,用于将放大后的信号进行模数转换,并将其输出至所述脉冲压缩模块(400)。
10.根据权利要求1至8中任一项所述的超宽带伪随机编码雷达系统,其特征在于,所述第二接收通道(300)包括: 雷达接收天线(310),用于接收所述雷达发射天线150馈电发射雷达信号后的回波信号; 带通滤波器(320),与所述雷达接收天线(310)相连接,用于对所述雷达接收天线接收的回波信号进行滤波; 第二放大器(330),与所述带通滤波器(320)相连接,用于放大滤波后的回波信号;以及 第二模数转换器(340),与所述第二放大器(330)相连接,用于将放大后的回波信号由模拟形式转换为数字形式,并将其输出至所述脉冲压缩模块(400)。
【文档编号】G01S7/28GK104199025SQ201410477808
【公开日】2014年12月10日 申请日期:2014年9月18日 优先权日:2014年9月18日
【发明者】方广有, 夏正欢, 张群英, 叶盛波, 陈洁, 阴和俊 申请人:中国科学院电子学研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1