一种用于边坡监测的多发多收成像雷达的制作方法

文档序号:26189562发布日期:2021-08-06 18:41阅读:149来源:国知局
一种用于边坡监测的多发多收成像雷达的制作方法

本发明涉及地质灾害监测雷达技术领域,尤其涉及一种用于边坡监测的多发多收成像雷达。



背景技术:

边坡主要分为建筑边坡、市政边坡以及山体挡墙等。针对危害性较大的地段,须采用自动化设备实时在线监测。边坡监测为防治滑坡及可能的滑动、蠕动变形塌陷和崩塌提供技术依据,预测和预报今后边坡的位移、变形的发展趋势。通过监测可对岩土体的时效特性进行相关的研究。通过监测可掌握崩塌、滑坡的变形特征及规律,预测预报崩滑体的边界条件、规模、滑动方向、发生时间及危害性,并及时采取防灾措施,尽量避免和减轻工程和人员的灾害损失。通过监测可为决策部门提供相应参数依据,为有关方面提供相关的信息,以制定相对应的防灾救灾对策。

目前用于边坡监测的雷达主要以一发一收地基合成孔径成像雷达为主,该类雷达的天线大孔径是由天线沿高精度轨道的机械运动合成的。为了实现高精度的变形测量,天线沿轨道移动时需要保持轨道高度稳定,因此,天线的移动速度不能太快,导致它的扫描周期在几分钟左右,该类雷达的实时性不高。为了提高雷达图像的采集速度,可以缩短导轨长度,然而,钢轨长度决定了合成孔径的上限,短轨导致了该类雷达方位角分辨率的降低。该类雷达成本高、体积大、功耗大、结构复杂安装和维护不方便。随着监测需求的不断提升用户对边坡监测雷达不断提出新的要求:测量精度高、全天候监测、功耗低、成本低、施工维护方便等。但目前市面上成熟的边坡监测雷达方案较少,而且成本比较高、体积较大安装和维护都不方便、不能实现全天候监测、难以适应复杂的边坡监测应用场景。



技术实现要素:

本发明提供一种用于边坡监测的多发多收成像雷达,体积小,安装和维护都方便、采集图像速度快,成本低、可实现全天候监测。

本发明采用以下技术方案:

一种用于边坡监测的多发多收成像雷达,其特征在于,包括:

微带阵列天线,其包括m个发射阵列天线和n个接收阵列天线,发射阵列天线用于发射电磁波,接收阵列天线用于接收发射电磁波经边坡表面反射回的空间中的电磁波;

调频连续波雷达射频前端模块,其包括若干个射频收发器级联形成m个发射通道和n个接收通道,m个发射通道对应分别通过所述m个发射阵列天线发射电磁波,n个接收通道对应分别通过所述n个接收阵列天线接收所述边坡表面反射回的电磁波;所述反射回的电磁波信号经过混频处理,输出包含有距离信息和方向信息的中频信号;

adc模块,将所述中频信号转化为数字信号;

数据存储模块,用于存储当前采集边坡的所述数字信号,和参照边坡雷达成像结果数据;

雷达信号处理模块,用于接收所述adc模块输出的中频信号,对其进行数字信号处理完成边坡成像,将该边坡成像与所述参照边坡雷达成像进行图像比较来判断边坡是否变形;

对外数据交互接口模块,用于接收所述雷达信号处理模块输出的边坡图像比较的结果,将边坡图像监测结果对外输出,以及用于雷达相关参数的调整。

作为对上述方案的改进,其中一个所述射频收发器为主机,其他若干的所述射频收发器为从机,主机内部的始终电路和外部谐振电路产生参考时钟信号,该参考时钟信号由时钟引脚输出,经过一个时钟缓冲器把一路参考时钟信号分成若干路,为其他若干路的从机提供同步的时钟参考信号,从而实现级联。

进一步地,用于边坡监测的多发多收成像雷达,还包括数据转换模块,用于将所述数字信号转换为所述雷达信号处理模块自定义的格式。

优选地,所述adc模块是通过高速数字信号连接器与所述数据转换模块连接。

优选地,所述数据转换模块包括若干相同型号的fpga,每个ffpa负责转换一颗所述射频收发器输出的adc数据;每个fpga外部连接norflash,拓展fpag的存储容量的。

作为上述方案的改进,所述对外数据交互接口模块包括有网口通讯电路和usb2.0接口转串口电路,网口通讯电路用于边坡监测结果输出的,usb2.0接口转串口电路用于电脑上的上位机对雷达整个系统的一些参数调整的。

作为上述方案的改进,所述的用于边坡监测的多发多收成像雷达还包括供电模块,由电源保护电路、直流压降电路、线性稳压电路、电源滤波器、电源管理芯片电路构成,电源保护电路的输出端连接直流降压电路的输入端,直流降压电路的第一输出端连接电源管理芯片的输入端,电源管理芯片的输出端分别连接所述调频连续波雷达射频前端模块和所述adc模块为之供电;直流降压电路的第二输出端连接若干个线性稳压电路降压后分别为所述数据转换模块和对外数据交互接口模块供电;直流降压电路的第二输出端还连接电源管理芯片电路进行降压后分别为所述数据存储模块和所述雷达信号处理模块供电。

优选地,所述的用于边坡监测的多发多收成像雷达还包括内存模块,有若干存储芯片构成,与所述雷达信号处理模块以t型拓扑结构方式连接。

有益效果

多输入多输出合成孔径成像雷达作为一种用于高精度、高速变形测量的新型雷达。基于mimo技术,可以利用多个发射和接收天线组成一个特定的结构,获得大的合成孔径。在多发多收雷达的成像周期内,发射天线可以在同一时间或不同时间发射信号,接收天线可以同时接收回波信号。因此,多发多收成像雷达系统可以快速扫描监控场景,与单发单收的合成孔径雷达相比,可以将图像采集间隔缩短到几秒。多发多收雷达可以对高变形率的场景进行变形测量。它不采用金属轨道合成大孔径,避免了天线在轨道上的振动或轨道高度不稳定造成的相位误差问题,也避免由导轨导致的成本高、体积大、安装调试难度大、维护成本高的问题。

附图说明

图1为本实施例提供的一种用于边坡监测的多发多收成像雷达的整体示意图;

图2为本实施例提供的多发多收成像雷达的微带阵列天线示意图;

图3为本实施例提供的多发多收成像雷达的单个微带阵列天线的方向图;

图4为本实施例提供的多发多收成像雷达的供电模块示意图;

图5为本实施例提供的多发多收成像雷达的内存模块示意图;

图6为本实施例提供的多发多收成像雷达的单个射频收发器示意图;

图7为本实施例提供的多发多收成像雷达的射频前端模块示意图;

图8为本实施例提供的多发多收成像雷达的数据转换模块示意图;

图9为本实施例提供的多发多收成像雷达的数据存储模块示意图;

图10为本实施例提供的多发多收成像雷达的对外数据交互接口模块示意图;

图11为本实施例提出的多发多收成像雷达的雷达信号处理模块示意图;

图12为本实施例提出的多发多收成像雷达的雷达信号处理流程示意图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。

参见图1,用于边坡监测的多发多收成像雷达主要包括微带阵列天线模块、调频连续波雷达射频前端、adc模块、数据转换模块、内存模块、雷达信号处理模块、数据存储模块、对外数据交互接口模块、供电模块9部分。

参照图2、图3,微带阵列天线模块由n个接收阵列天线rx和m个发射阵列天线tx组成。每个单独的天线由4个阵元构成,每个阵列天线e平面上的半功率波束宽度为66°,h平面上的半功率波束宽度为20°。天线采用如图3所示的布局方式,其处理数据将更加方便。

参照图4,供电模块由电源保护电路、直流降压电路、ldo稳压电路(即线性稳压电路)、电源滤波器、电源管理芯片电路构成。系统采用12v直流电压供电,供电电源的带载能力不能小于3a。电源经接线端子进入雷达后,首先经过保护电路,然后电源经直流降压电路降压转换成2路的5v电压。其中一路5v电压由ldo电路转换出3.3v和经过电源管理芯片电路转换出1.8v、1.2v、1v,这些电压通过滤波器之后为调频连续波雷达射频前端和adc模块供电。另外一路5v电压经多个ldo稳压电路和电源管理电路降压和转换出3.3v、2.5v、1.8v、1.2v、1.1v,为数据转换模块、内存模块、雷达数据处理模块、数据存储模块、对外数据交互接口模块供电。

参照图5,内存模块是用来存储数据应算中所需的和所产生的临时数据的,本实施例中采用的是ddr3,40gb的内存,一共使用了5颗存储芯片,单颗存储芯片的容量为8gb,存储芯片总线宽度是16bit,结构为512mx16,时钟频率为800mhz,5颗存储芯片与雷达信号处理模块之间采用“t”型拓扑结构。

参照图6,本实施中使用的是集成射频收发器,每个射频收发器上有3个发射通道tx,每个发射通道的发射功率为13dbm,4个接收通道rx,rx的噪声系数为12db,并且集成了4个12位adc采样通道,其最大采样率为37.5msps。如图7,在发射链路中20ghz的线性调频信号,一部份直接输出为多颗射频收发器级联提供同步的fmcw_clk;另一部分经过4倍频后为80ghz的调频连续波信号,经过移相器phaser移相之后,一部份信号当成本振信号供接收链路混频使用;另一本信号进入功率放大器pa,80ghz的调频连续波信号被放大之后由发端口进入微带阵列天线后,导行波被转换成空间中的电磁波,然后电磁波信号被发射出去。在接收链路中,空间中的碰到目标反射回来的电磁波经接收天线接收之后转换成电路里的导行波,从接收端口进入低噪声放大器lan,经其放大后信号进入混频器mixer与本振信号进行混频,混频之后产生模拟中频信号if,中频信号经过adc采样模块采样之后将模拟if信号转换成数字中频if′。

参照图7,由4颗射频收发器级联构成拥有m个发射通道、n个接收通道的调频连续波雷达射频前端。根据多发多收雷达的理论该雷达前端相当于拥有mxn个等效观测通道。在本实施例的调频连续波雷达射频前端模块中,使用一颗射频收发器作为为主机,其他三颗为从机。主机为从机提供的2路20ghz的调频信号fmcw_clk经过两个威尔金森功分器分成4路,为主机本身和3个从机提供同步的20ghz的调频信号fmcw_clk。主机依靠内部时钟电路和外部谐振电路产生40mhz的参考时钟信号,该时钟信号由时钟引脚输出,经过一个时钟缓冲器把一路时钟信号分成3路,为3个从机提供同步的时钟参考信号,从而实现级联。adc采样后的中频数字信号if′数据以csi2.0的通信格式输出,该信号是通过高速数字信号连接器与数据转换模块实现物理连接。射频相关参数的配置是写到射频收发器的数字前端里的。射频收发器里数字前端的状态输出、程序的烧写、参数配置是通过gpio、uart、spi这些方式来实现的。

参照图8,数据转换模块是将adc采样后的数字中频信号if′的格式做一个转换,将csi2.0通信格式的数据转换成雷达信号处理模块中的专用数字处理芯片能识别的数据格式。该模块主要由4颗相同型号的fpga构成,每个ffpa负责转换一颗射频收发器输出的adc数据。每颗fpga外带的norflash是为了拓展fpag的存储容量的,fpga程序下载接口是烧写fpga的程序和调试fpga用的。

参照图9,数据存储模块是用来存储原始的adc数据和最终的雷达对边坡监测结果。它与雷达数据处理模块之间采用的连接器也是常规的pcie2.0的连接器通讯协议是标准的pcie2.0协议。它主要由存储控制电路和flash电路构成。本实施例中使用的存储模块存储空间一共512gb。

参照图10,对外数据交互接口模块是负责雷达和其他设备进行数据交互的。该模块主要有网口通讯电路和usb2.0接口转串口电路组成。网口通讯电路主要是负责边坡监测结果输出的;usb2.0接口转串口电路主要负责电脑上的上位机对雷达整个系统的一些参数调整的。

参照图11,雷达信号处理模块通过对整个雷达模块的逻辑控制、雷达数据的处理、成像算法的实现、图像对比算法实现,最终实现边坡监测的结果数据输出。该模块由专用数字信号处理芯片电路、sd卡座及其esd保护电路、norflash电路、程序下载了调试接口电路、拨码开关电路组成。专用数字信号处理芯片电路是该模块的核心、sd卡座电路是用来更新雷达系统中的相关的固件程序的。norflash(1gb)电路是为了扩大专用数字信号处理芯片的存储空间而使用的,它使用qspi进行数据通信。程序下载了调试接口电路是用来调试和下载专用数字信号处理芯片的代码的、拨码开关是用来选择boot模式。

参照图12,从该图可以看出adc采样的数字信号经过格式转换后进入数字信号处理专用芯片内,然后处理步骤如下:对其做相位补偿;做距离向上的fft变换;做方位向的fft变换;进行方位向压缩以提高图像分辨率;做方位向ifft变换;聚焦成像,实现成像算法;与最初成像的结果做图像对比;判断边坡变形与否实现边坡监测算法,输出边坡监测结果。

以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1