一种可见光通信lifi技术的智能配电检测系统的制作方法

文档序号:10685545阅读:767来源:国知局
一种可见光通信lifi技术的智能配电检测系统的制作方法
【专利摘要】本发明公开了一种可见光通信lifi技术的智能配电检测系统,包括逻辑电路处理器、单片机、存储器等,利用具有高速硬件并行算法和高工作频率的逻辑电路处理器内部构建的硬件数据处理电路对各种检测数据进行加载处理,并采用嵌入式芯片电路做微控制处理,完成配电变压器的各种待检测数据的检测,由于触摸屏的应用,可对所需检测参数进行直接设置及指令下达,可不必携带鼠键套,减少使用者的体力支出,并且由于采用触摸屏技术,可使得整个智能检测系统向小型化设计靠拢,具有成本低廉、运行稳定等优点。
【专利说明】
一种可见光通信Nfi技术的智能配电检测系统
技术领域
[0001]本发明涉及检测技术领域,具体的说,是一种可见光通信Iifi技术的智能配电检测系统。
【背景技术】
[0002]建立结构合理的大型电力系统不仅便于电能生产与消费的集中管理、统一调度和分配,减少总装机容量,节省动力设施投资,且有利于地区能源资源的合理开发利用,更大限度地满足地区国民经济日益增长的用电需要。电力系统建设往往是国家及地区国民经济发展规划的重要组成部分。
[0003]电力系统的出现,使用高效、无污染、使用方便、易于调控的电能得到广泛应用,推动了社会生产各个领域的变化,开创了电力时代,发生了第二次技术革命。电力系统的规模和技术水准已成为一个国家经济发展水平的标志之一。
[0004]随着科学技术的日新月异,人类对文明生活需求的进步,带来对电能的需求越来越高,也带来了对电力系统的设备有更高的要求,由此电力系统配电变压器的功能及检测设备受到各方面的密切关注。可见光通信技术,是利用荧光灯或发光二极管等发出的肉眼看不到的高速明暗闪烁信号来传输信息的,传播速度快、预警敏锐。利用这种技术做成的系统能够覆盖室内灯光达到的远程适时、节能、预警防控系统,不需要电线连接,因而具有广泛的开发前景。
[0005]

【发明内容】

[0006]本发明的目的在于设计出一种可见光通信Iifi技术的智能配电检测系统,采用大型可编程逻辑技术与嵌入式微处理技术相结合的设计方式而设计的智能检测系统,利用具有高速硬件并行算法和高工作频率的逻辑电路处理器内部构建的硬件数据处理电路对各种检测数据进行加载处理,并采用嵌入式芯片电路做微控制处理,完成配电变压器的各种待检测数据的检测;可使得整个智能检测系统向小型化设计靠拢,便于携带,整个智能检测终端具有成本低廉、运行稳定、处理速度快捷等优点。
[0007]本发明通过以下技术方案实现:
一种可见光通信Iifi技术的智能配电检测系统,包括逻辑电路处理器、单片机、存储器、串口驱动电路、电源电路、日历芯片、开关驱动电路、CAN总线电路、用户端,智能手机、Pc电脑或平板电脑;桥接电路,用于连接用户端USB接口和光收发电路,接受或发射自计算机USB数据信号进行变换处理的信号;光发射机,将经过USB接口电路处理过的信号进行编码调制,调制过的信号再经过放大后送去调制光源;光接收机,通过光学天线把发送端发送来的光脉冲信号会聚到光电检测器PIN,将接收的光信号转换成电信;所述逻辑电路处理器连接单片机,所述存储器连接逻辑电路处理器,所述光收发电路分别连接逻辑电路处理器及单片机,所述电源电路分别连接逻辑电路处理器、单片机及光收发电路,所述串口驱动电路连接逻辑电路处理器,所述逻辑电路处理器连接日历芯片,所述开关驱动电路连接逻辑电路处理器,所述CAN总线电路连接逻辑电路处理器。
[0008]进一步的,为更好的实现本发明,能有效利用可再生能源,降低不可再生能源的损耗,特别设置成下述结构:所述电源电路包括太阳能电池板、控制器及供电电路,所述太阳能电池板连接控制器,所述供电电路分别连接控制器、逻辑电路处理器、单片机及光收发电路。
[0009]为更好的实现本发明,进一步的,能够使太阳能所发的富足电量被存储,便于夜间或日照强度不够的天气依然能进行正常测试,特别设置有下述结构:所述电源电路内还设置有蓄电池,所述蓄电池连接控制器。
[0010]为更好的实现本发明,进一步的,能使存储器有效灵活的进行存储,特别设置下述结构:所述存储器内设置有FLASH存储器和随机存储器,所述FLASH存储器和随机存储器皆连接逻辑电路处理器。
[0011]进一步的,为更好的实现本发明,特别采用下述设置方式:所述随机存储器采用静态随机存储器和/或动态随机存储器。
[0012]进一步的,为更好的实现本发明,能有效的利用成熟的嵌入式处理技术进行整个终端设备的构架,特别采用下述设置方式:所述单片机采用TMS470MF04207。
[0013]进一步的,为更好的实现本发明,能有效的利用成熟的大型逻辑可编程技术进行整个终端设备的构架,特别采用下述设置方式:所述逻辑电路处理器的处理芯片采用MAX10 FPGAo
[0014]本发明与现有技术相比,具有以下优点及有益效果:
(I)本发明采用大型可编程逻辑技术与嵌入式微处理技术相结合的设计方式而设计的智能检测系统,利用具有高速硬件并行算法和高工作频率的逻辑电路处理器内部构建的硬件数据处理电路对各种检测数据进行加载处理,并采用嵌入式芯片电路做微控制处理,完成配电变压器的各种待检测数据的检测;节能、环保、反应敏锐;计算机之间实现点对点的双向无线光通信,保证电路的工作稳定性;即使高电压输出时出现电压飘移现象,只要信号仍然保持平衡,此电路引起的交叉干扰也相对较小;对于存在容易产生寄生现象的前级电路的情况下,鉴于该电路共模增益较低,所以它对前级引入寄生振荡的可能性很小;。
[0015](2)本发明所述逻辑电路处理器能有效完成地址锁存、数据总线驱动、控制信号总线驱动及逻辑电平转换、片选信号发生等功能。
[0016](3)本发明采用CAN通信技术,完成远程数据的传输,以备后台中心或区域内的各种待检测设备的数据传输。
[0017](4)本发明能够完成配电变压器的各种功能检测,以期使得配电变压器长期处于稳定的工作状态。
【具体实施方式】
[0018]下面结合具体实施例对本发明进行进一步详细介绍,但本发明的实施方式不限于此。
[0019]实施例1:
一种可见光通信Iifi技术的智能配电检测系统,包括逻辑电路处理器、单片机、存储器、串口驱动电路、电源电路、日历芯片、开关驱动电路、CAN总线电路、用户端,智能手机、Pc电脑或平板电脑;桥接电路,用于连接用户端USB接口和光收发电路,接受或发射自计算机USB数据信号进行变换处理的信号;光发射机,将经过USB接口电路处理过的信号进行编码调制,调制过的信号再经过放大后送去调制光源;光接收机,通过光学天线把发送端发送来的光脉冲信号会聚到光电检测器PIN,将接收的光信号转换成电信;所述逻辑电路处理器连接单片机,所述存储器连接逻辑电路处理器,所述光收发电路分别连接逻辑电路处理器及单片机,所述电源电路分别连接逻辑电路处理器、单片机及光收发电路,所述串口驱动电路连接逻辑电路处理器,所述逻辑电路处理器连接日历芯片,所述开关驱动电路连接逻辑电路处理器,所述CAN总线电路连接逻辑电路处理器。
[0020]其中,单片机主要承担着控制中心及数据的算术、逻辑运算的任务;逻辑电路处理器主要完成:地址锁存、数据总线驱动、控制信号总线驱动及逻辑电平转换、片选信号发生等功能;串口驱动电路完成串口电平TTL至RS232转换功能;存储器结合逻辑电路处理器完成数据交互存储功能等,并进行数据备份存储;日历芯片可以根据设置自动完成年月日时份秒的计算,并可以实现闹钟,它主要使智能检测系统能够定时采集数据;CAN总线电路完成远程数据的传输,以备后台中心或区域内的各种待检测设备的数据传输;开关驱动电路,主要是提供给各种开关电源、交直流电机调速系统的电压与电流。
[0021]使用者当需要进行参数设置或指令下达时可通过
采用大型可编程逻辑技术与嵌入式微处理技术相结合的设计方式而设计的智能检测系统,利用具有高速硬件并行算法和高工作频率的逻辑电路处理器内部构建的硬件数据处理电路对各种检测数据进行加载处理,并采用嵌入式芯片电路做微控制处理,完成配电变压器的各种待检测数据的检测。
[0022]实施例2:
本实施例是在上述实施例的基础上进一步优化,进一步的,为更好的实现本发明,能有效利用可再生能源,降低不可再生能源的损耗,特别设置成下述结构:所述电源电路包括太阳能电池板、控制器及供电电路,所述太阳能电池板连接控制器,所述供电电路分别连接控制器、逻辑电路处理器、单片机及光收发电路,所述电源电路采用太阳能进行供电,太阳能电池板将太阳能转换为电能并经控制器内的稳压电路稳压为逻辑电路处理器、单片机及光收发电路所需要的工作电压并经供电电路供电给逻辑电路处理器、单片机及光收发电路,使其正常工作。
[0023]实施例3:
本实施例是在上述实施例的基础上进一步优化,为更好的实现本发明,进一步的,能够使太阳能所发的富足电量被存储,便于夜间或日照强度不够的天气依然能进行正常测试,特别设置有下述结构:所述电源电路内还设置有蓄电池,所述蓄电池连接控制器,蓄电池将富裕电能存储,当需要使用蓄电池内的电能时,蓄电池进行放电并经控制器内用于蓄电池释电的专用通道进行释电及稳压,经稳压为逻辑电路处理器、单片机及光收发电路所能够使用的电压值后供给逻辑电路处理器、单片机及光收发电路,以备其在光照强度不够的天气或黑夜中可以继续工作。
[0024]实施例4:
本实施例是在实施例1的基础上进一步优化,为更好的实现本发明,进一步的,能使存储器有效灵活的进行存储,特别设置下述结构:所述存储器内设置有FLASH存储器和随机存储器,所述FLASH存储器和随机存储器皆连接逻辑电路处理器,外扩的FLASH存储器采用SPR4096A,主要用来存储智能采集设备所需备份数据信息。SPR4096A FLASH具有如下特征:512KX8位的存储空间;内嵌4KX8位的SRAM;外部CPU可以通过串行接口或8位并行接口来访问Flash/SRAM; I/O接口的电压范围为2.25?3.6 V,并支持stand by的省电模式。可以大大降低系统的成本。在使用时,数据处理过程中,逻辑电路处理器结合随机存储器和FLASH存储器可有效完成数据交换,以达到良好的数据处理效果。
[0025]实施例5:
本实施例是在上述实施例的基础上进一步优化,进一步的,为更好的实现本发明,特别采用下述设置方式:所述随机存储器采用静态随机存储器和/或动态随机存储器,静态存储器(SRAM)的特点是工作速度快,只要电源不撤除,写入SRAM的信息就不会消失,不需要刷新电路,同时在读出时不破坏原来存放的信息,一经写入可多次读出,但集成度较低,功耗较大,在本发明中作高速缓冲存储器(Cache)使用。DRAM是动态随机存储器(Dynamic RandomAccess Memory),它是利用场效应管的栅极对其衬底间的分布电容来保存信息,以存储电荷的多少,即电容端电压的高低来表示“I”和“O”,在本发明中作为主存储器使用。
[0026]实施例6:
本实施例是在上述任一实施例的基础上进一步优化,进一步的,为更好的实现本发明,能有效的利用成熟的嵌入式处理技术进行整个终端设备的构架,特别采用下述设置方式:所述单片机采用TMS470MF04207。
[0027]TMS470MF04207是一款包括32位RISCCPU内核,具有高达448K字节的程序内存,具有(SE⑶ED ECC)的64K字节闪存(用于获得额外的程序空间或进行EEPROM仿真),高达24K字节的静态RAM (SRAM),带实时中断定时器(RTI)、矢量中断模块(VH0、硬件内置自测试(BIST)校验器,用于SRAM(MBIST)和CPU (LBIST)、64位循环冗余校验器(CRC)、基于调频零引脚锁相环(FMzPLL)的时钟模块(带前置分频器)、两个多缓冲串行外设接口(MibSPI)、两个具有本地互连网络接口(LIN)的UART (SCI)、两个CAN控制器(DCAN)、高端定时器(HET)、外部时钟前置分频(ECP)模块、一个16通道10位多缓冲ADC (MibADC)、错误信令模块(ESM)、4个专用的通用I/O (G1)引脚和45个附加外设I/O (100引脚封装)的ARM处理器,能够高效、快速、精准、大规模的处理及得信息,并支持通信协议传输数据。
[0028]TMS470MF04207内存包括通用SRAM,可支持字节模式、半字模式及字模式的单周期读/写存取。可以利用ECC对TMS470M器件上的SRAM加以保护。此项特性运用单错纠正和双错检测电路(SECDED电路)来检测并选择性地校正单位错误以及检测所有的双位错误和某些多位错误。这是通过将一个用于内存空间的每个64位双字的8位ECC校验和/代码保存在一个单独的ECC RAM内存空间中实现的。
[0029]该器件上的闪存是一种非易失性、电可擦且可编程的存储器。它是采用一个144位宽的数据字(128位,无ECC)和一个64位宽的闪存模块接口实现的。该闪存在高达28MHz的系统时钟频率条件下运行。可提供闪存数据线性预读取的流水线模式实现了一个高达80MHz的系统时钟。
[0030]TMS470MF04207器件上的增强型实时中断(RTI)模块可选择由振荡器时钟进行驱动。数字安全装置(DWD)是一个25位的可复位递减计数器,当安全装置计数器终止计数时,该计数器将提供系统复位。
[0031]TMS470MF04207器件具有6个通信接口:两个LIN/SC1、两个DCAN和两个MibSPI。LIN是本地互连网络标准,而且还支持一种SCI模式。SCI可被用在一个用于CPU与其他采用标准不归零制(NRZ)格式外设之间的异步通信的全双工、串行I/O接口中。DCAN采用一种串行、多主机通信协议,此协议可高效支持分布式实时控制及高达I兆位每秒(Mbps)的稳健通信速率。DCAN非常适合于工作于嘈杂和严酷环境中的应用(例如:汽车和工业领域),此类应用需要可靠的串行通信或多路复用线路。MibSPI为相似的移位寄存器型器件之间的高速通信提供了一种便捷的串行交互方法。MibSPI提供了标准的s0M1、snro和spi时钟接口以及多达8条芯片选择线路。
[0032]HET是一种先进的智能定时器,可为实时应用提供精密的定时功能。该定时器为软件控制型,采用一个精简指令集,并具有一个专用的微级机定时器和一个连接的I/O端口。这种HET可用于比较、捕获或通用型I/O。它特别适合于那些需要带有复杂和准确的时间脉冲的多种传感器信息和驱动传动器的应用。TMS470MF04207的HET外设包含“异或(XOR)共享”功能。该功能允许对两个相邻的HET高分辨率通道进行“异或”运算,从而可以输出一个小于标准HET的脉冲。
[0033]TMS470MF04207器件具有一个10位分辨率的采样及保持MibADC。可利用软件对每个MibADC通道进行分组,以用于顺序转换序列。有三个单独的分组,它们均可以由一个外部事件触发。每个序列可在被触发时执行一次转换,或者通过配置以执行连续转换模式。
[0034]调频零引脚锁相环(FMzPLL)时钟模块包含一个锁相环、一个时钟监视器电路、一个时钟启用电路和一个前置分频器。FMzPLL的功能是将外部频率基准倍频至一个较高的频率,以供内部使用。FMzPLL提供了全局时钟模块(GCM)的输入。GCM模块接着向所有其他的TMS470MF04207器件模块提供系统时钟(HCLK)、实时中断时钟(RTICLK)、CPU时钟(GCLK)、HET时钟(VCLK2)、DCAN时钟(AVCLKl)及外设接口时钟(VCLK)。
[0035]另外,TMS470MF04207器件还具有两个外部时钟前置分频器(ECP)模块,该模块在被启用时将输出一个连续外部时钟(ECLK) JCLKl频率是外设接口时钟(VCLK)频率的一个用户可编程比值。可以选择第二个ECLK输出来取代HET15输出。它与ECLKl共用同一个信源时钟,但可以针对一个产生自ECLKl的单独输出频率进行独立设置。
[0036]错误信令模块(ESM)在器件内部提供了一个用于错误报告的共用位置,从而实现了高效的错误检查和识别。
[0037]实施例7:
本实施例是在上述任一实施例的基础上进一步优化,进一步的,为更好的实现本发明,能有效的利用成熟的大型逻辑可编程技术进行整个终端设备的构架,特别采用下述设置方式:所述逻辑电路处理器的处理芯片采用MAX 10 FPGA。
[0038]Altera的MAX 10 FPGA在低成本、单芯片小外形封装可编程逻辑器件中实现了先进的处理功能,是革命性的非易失集成器件。继承了前一代MAX器件系列的单芯片特性,使用单核或者双核电压供电,其密度范围在2K至50KLE之间。
[0039]MAX 10 FPGA采用TSMC的55nm嵌入式NOR闪存技术制造,支持瞬时接通功能。其集成功能包括模数转换器(ADC)和双配置闪存,支持您在一个芯片上存储两个镜像,在镜像间动态切换。与CPLD不同,MAX 10 FPGA还包括全功能FPGA特性,例如,N1s II软核嵌入式处理器、数字信号处理(DSP)模块和软核DDR3存储控制器等。
[0040]具有如下特性:
双配置闪存,一个管芯闪存支持双配置,实现数千次重新编程真正的失效安全更新。
[0041]模拟模块,集成模拟模块和ADC以及温度传感器,非常灵活的采样排序功能,缩短了延时,减小了电路板面积。
[0042]瞬时接通,MAX10 FPGA是系统电路板上第一个开始工作的器件,控制高密度FPGA、ASIC、ASSP和处理器等其他组件的启动。
[0043]N1s II软核嵌入式处理器,MAX 10 FPGA支持Altera软核N1s II嵌入式处理器的集成,为嵌入式开发人员提供了单芯片、完全可配置的瞬时接通处理器子系统。
[0044]DSP模块,作为第一款非易失具有DSP的FPGA,MAX 10 FPGA非常适合使用集成18x18乘法器的高性能、高精度应用。
[0045]DDR3外部存储器接口,MAXlO FPGA通过软核IP存储控制器支持DDR3 SDRAM和LPDDR2接口,适合视频、数据通路和嵌入式应用。
[0046]用户闪存,具有736KB管芯用户闪存代码存储功能,MAX10 FPGA支持先进的单芯片N1s II嵌入式应用。
[0047]本发明采用大型可编程逻辑技术与嵌入式微处理技术相结合的设计方式而设计的智能检测系统,利用具有高速硬件并行算法和高工作频率的逻辑电路处理器内部构建的硬件数据处理电路对各种检测数据进行加载处理,并采用嵌入式芯片电路做微控制处理,完成配电变压器的各种待检测数据的检测;由于触摸屏的应用,可对所需检测参数进行直接设置及指令下达,从而可不必携带鼠键套,减少使用者的体力支出,并且由于采用触摸屏技术,可使得整个智能检测系统向小型化设计靠拢,便于携带,整个智能检测终端具有成本低廉、运行稳定、处理速度快捷等优点。
[0048]以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
【主权项】
1.一种可见光通信Iifi技术的智能配电检测系统,其特征在于:包括逻辑电路处理器、单片机、存储器、串口驱动电路、电源电路、日历芯片、开关驱动电路、CAN总线电路、用户端,智能手机、Pc电脑或平板电脑;桥接电路,用于连接用户端USB接口和光收发电路,接受或发射自计算机USB数据信号进行变换处理的信号;光发射机,将经过USB接口电路处理过的信号进行编码调制,调制过的信号再经过放大后送去调制光源;光接收机,通过光学天线把发送端发送来的光脉冲信号会聚到光电检测器PIN,将接收的光信号转换成电信;所述逻辑电路处理器连接单片机,所述存储器连接逻辑电路处理器,所述光收发电路分别连接逻辑电路处理器及单片机,所述电源电路分别连接逻辑电路处理器、单片机及光收发电路,所述串口驱动电路连接逻辑电路处理器,所述逻辑电路处理器连接日历芯片,所述开关驱动电路连接逻辑电路处理器,所述CAN总线电路连接逻辑电路处理器。2.根据权利要求1所述的一种可见光通信Iifi技术的智能配电检测系统,其特征在于:所述电源电路包括太阳能电池板、控制器及供电电路,所述太阳能电池板连接控制器,所述供电电路分别连接控制器、逻辑电路处理器、单片机及光收发电路。3.根据权利要求2所述的一种可见光通信Iifi技术的智能配电检测系统,其特征在于:所述电源电路内还设置有蓄电池,所述蓄电池连接控制器。4.根据权利要求1所述的一种可见光通信Iifi技术的智能配电检测系统,其特征在于:所述存储器内设置有FLASH存储器和随机存储器,所述FLASH存储器和随机存储器皆连接逻辑电路处理器。5.根据权利要求4所述的一种可见光通信Iifi技术的智能配电检测系统,其特征在于:所述随机存储器采用静态随机存储器和/或动态随机存储器。6.根据权利要求1或2所述的一种可见光通信Iifi技术的智能配电检测系统,其特征在于:所述单片机采用TMS470MF04207。7.根据权利要求1或2或4所述的一种可见光通信Iifi技术的智能配电检测系统,其特征在于:所述逻辑电路处理器的处理芯片采用MAX 10 FPGA。
【文档编号】G08C23/04GK106053977SQ201610343014
【公开日】2016年10月26日
【申请日】2016年5月23日
【发明人】杨定宽
【申请人】苏州迈奇杰智能技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1