一种枳壳烘干温度控制器用运放式双滤波信号处理电路的制作方法

文档序号:10697410阅读:205来源:国知局
一种枳壳烘干温度控制器用运放式双滤波信号处理电路的制作方法
【专利摘要】本发明公开了一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,主要由信号接收电路,非线性运算放大电路,低频信号处理电路,高频信号处理电路,与高频信号处理电路相连接的高通滤波电路,与低频信号处理电路相连接的三阶低通滤波电路,以及串接在三阶低通滤波电路与高通滤波电路之间的信号输出电路组成。本发明具有较强的抗干扰能力,能对输入的信号进行准确的分析处理,同时能输出稳定的信号,还能消除输入信号的高低频率中的谐波,使信号的平滑度提高70%以上,同时能将消除谐波后的信号进行放大后输出。本发明对信号的处理的准确度比现有的信号处理电路提高了45%以上,从而本发明确保了烘干系统对枳壳的烘干质量。
【专利说明】
一种枳壳烘干温度控制器用运放式双滤波信号处理电路
技术领域
[0001]本发明涉及电子节能领域,具体的说,是一种枳壳烘干温度控制器用运放式双滤波信号处理电路。
【背景技术】
[0002]枳壳是一种药材,其具有理气宽中、行滞消胀等功效,其在中药和西药中被广泛使用,而无能是在中药或西药中使用,都会对枳壳进行烘干。而枳壳在烘干的时候对温度的要求很高,枳壳烘干时需采用均匀的低温进行烘干,以便使枳壳的药质和药理性保护良好。
[0003]目前,对枳壳烘干的烘干系统为了对烘干温度进行准确的控制,便采用了温度控制器来对烘烤室内的温度进行采集并调节。然而,现有的温度控制器的信号处理电路在对信号进行处理时存在抗干扰能力差,信号处理不准确,输出信号不稳定的缺陷。
[0004]因此,提供一种即能提高抗干扰能力,又能确保信号处理的准确性,信号输出的确定性的信号处理电路便是当务之急。

【发明内容】

[0005]本发明的目的在于克服现有技术中的温度控制器的信号处理电路存在抗干扰能力差,信号处理不准确,输出信号不稳定的缺陷,提供的一种枳壳烘干温度控制器用运放式双滤波信号处理电路。
[0006]本发明通过以下技术方案来实现:一种枳壳烘干温度控制器用运放式双滤波信号处理电路,主要由信号接收电路,与信号接收电路相连接的非线性运算放大电路,均与非线性运算放大电路相连接的低频信号处理电路和高频信号处理电路,与高频信号处理电路相连接的高通滤波电路,与低频信号处理电路相连接的三阶低通滤波电路,以及串接在三阶低通滤波电路与高通滤波电路之间的信号输出电路组成。
[0007]所述非线性运算放大电路由放大器P9,三极管VT4,三极管VT5,三极管VT6,三极管VT7,正极经电阻R42后与三极管VT6的基极相连接、负极与放大器P9的正极输入端共同形成非线性运算放大电路的输入端并与信号接收电路相连接的极性电容C17,N极经电阻R44后与三极管VT4的集电极相连接、P极与三极管VT6的发射极相连接的二极管D13,一端与三极管VT6的发射极相连接、另一端与三极管VT5的发射极相连接的电阻R45,负极顺次经电阻R52和电阻R48后与三极管VT4的发射极相连接、正极顺次经电阻R53和电阻R49后与三极管VT5的集电极相连接的极性电容C18,P极与极性电容C18的正极相连接、N极与三极管VT7的发射极相连接的二极管D15,负极与三极管VT7的集电极相连接、正极经电感L2后与三极管VT4的基极相连接的极性电容C19,负极经电阻R50后与三极管VT5的基极相连接、正极经电阻R47后与放大器P9的输出端相连接的极性电容C20,一端与三极管VT7的发射极相连接、另一端与极性电容C20的负极相连接的可调电阻R51,以及N极与三极管VT4的基极相连接、P极顺次经电阻R46和电阻R43后与放大器P9的正极输入端相连接的二极管D14组成;所述三极管VT6的集电极接地;所述三极管VT7的发射极接地;所述放大器P9的负极输入端接地;所述二极管D15的P极作为非线性运算放大电路的其中一个输出端并与高频信号处理电路相连接;所述三极管VT7的基极作为非线性运算放大电路的另一个输出端并与低频信号处理电路相连接。
[0008]所述三阶低通滤波电路由放大器P6,放大器P7,放大器P8,三极管VT3,负极顺次经电阻R30和二极管DlO后与放大器P6的输出端相连接、正极与放大器P6的正极输入端相连接的极性电容C13,正极经电阻R31后与放大器P6的负极输入端相连接、负极与三极管VT3的基极相连接的极性电容C14,一端与放大器P6的输出端相连接、另一端与三极管VT3的基极相连接的电阻R32,负极与放大器P7的正极输入端相连接、正极经电阻R33后与放大器P6的输出端相连接的极性电容Cl 5,P极顺次经电阻R37和电阻R36后与放大器P7的负极输入端相连接、N极经电阻R38后与放大器P7的输出端相连接的二极管Dll,一端与放大器P7的负极输入端相连接、另一端接地的电阻R35,N极经电阻R40后与放大器P8的正极输入端相连接、P极经电阻R39后与放大器P7的负极输入端相连接的二极管D12,以及负极经电阻R41后与放大器P8的负极输入端相连接、正极经可调电阻R34后与三极管VT3的发射极相连接的极性电容C16组成;所述极性电容C13的负极与极性电容C14的正极共同形成三阶低通滤波电路的输入端并与低频信号处理电路相连接;所述三极管VT3的集电极接地;所述放大器P7的输出端与二极管D12的N极相连接;所述放大器P8的负极输入端接地,其输出端与放大器P7的输出端共同形成三阶低通滤波电路的输出端并与信号输出电路相连接。
[0009]所述高通滤波电路由放大器P4,放大器P5,三极管VT2,正极与放大器P4的正极输入端相连接、负极与放大器P4的负极共同形成高通滤波电路的输入端并与高频信号处理电路相连接的极性电容C7,P极经电阻R16后与极性电容C7的负极相连接、N极顺次经电阻R17和电阻R18后与放大器P4的输出端相连接的二极管D6,负极与放大器P4的负极输入端相连接、正极顺次经电阻R21和电阻R20后与放大器P4的输出端相连接的极性电容C8,一端与放大器P4的负极输入端相连接、另一端与电阻R21与电阻R20的连接点相连接的电感LI,N极与三极管VT2的基极相连接、P极经电阻R22后与放大器P4的正极输入端相连接的二极管D7,负极与放大器P5的正极输入端相连接、正极经电阻R19后与放大器P4的输出端相连接的极性电容ClO,正极与三极管VT2的发射极相连接、负极经电阻R24后与极性电容ClO的正极相连接的极性电容C9,N极经电阻R25后与放大器P5的正极输入端相连接、P极经电阻R23后与三极管VT2的集电极相连接的二极管D8,负极与二极管D8的P极相连接、正极经电阻R26后与放大器P5的负极输入端相连接的极性电容Cll,P极与放大器P5的输出端相连接、N极经电阻R27后与极性电容Cll的正极相连接的二极管D9,以及负极经电阻R29后与放大器P的输出端相连接、正极经电阻R28后与放大器P5正极输入端相连接的极性电容C12组成;所述放大器P4的负极输入端接地;所述极性电容C11接地;所述放大器P5的输出端与二极管D8的P极共同形成高通滤波电路的输出端并与信号输出电路相连接。
[0010]所述信号接收电路由放大器Pl,正极与放大器Pl的正极输入端相连接、负极作为信号接收电路的输入端并与感温头相连接的极性电容Cl,正极与放大器Pl的正极输入端相连接、负极与放大器Pl的输出端相连接的极性电容C2,p极经电阻Rl后与放大器Pl的正极输入端相连接、N极与放大器Pl的输出端相连接的二极管Dl,以及正极与放大器Pl的输出端相连接、负极经电阻R2后与放大器P的负极输入端相连接的极性电容C3组成;所述二极管Dl的N极作为信号接收电路的其中一个输出端并与极性电容C17的负极相连接;所述极性电容C3的负极作为信号接收电路的另一个输出端并与放大器P9的正极输入端相连接;所述放大器Pl的负极输入端接地。
[0011]所述高频信号处理电路由处理芯片Ul,与非门IC,P极与处理芯片Ul的Q管脚相连接、N极与与非门IC的正极相连接的二极管D3,负极顺次经电阻R7和电阻R5后与与非门IC的负极相连接、正极经电阻R6后与与非门IC的输出端相连接的极性电容C5,以及N极顺次经电阻R4和电阻R3后与处理芯片Ul的J管脚相连接、P极经电阻R8后与极性电容C5的正极相连接的二极管D2组成;所述处理芯片Ul的CLK管脚与二极管D15的P极相连接,其GND管脚接地,其CLR管脚与极性电容C7的负极相连接;所述极性电容C5的正极与放大器P4的负极输入端相连接。
[0012]所述低频信号处理电路由处理芯片U2,三极管VTl,P极顺次经电阻RlO和电阻R9后与处理芯片U2的J管脚相连接、N极经电阻R12后与三极管VTl的发射极相连接的二极管D4,负极经电阻R13后与三极管VTl的基极相连接、正极经电阻Rll后与处理芯片U2的CLK管脚相连接的极性电容C6,以及一端与处理芯片U2的CLR管脚相连接、另一端与三极管VTl的发射极相连接的电阻R14组成;所述处理芯片U2的CLK管脚与三极管VT7的基极相连接,其GND管脚接地,其K管脚与三极管VTl的集电极相连接;所述三极管VTl的发射极与极性电容C14的正极相连接;所述处理芯片U2的Q管脚与极性电容C13的负极相连接。
[00?3]所述信号输出电路由放大器P2,放大器P3,负极与放大器P2的正极输入端相连接、正极与放大器P5的输出端相连接的极性电容C4,一端与放大器P3的正极输入端相连接、另一端与放大器P2的负极输入端相连接的电阻R15,以及P极与放大器P3的正极输入端相连接、N极与放大器P8的输出端相连接的二极管D5组成;所述放大器P2的负极输入端与放大器P7的输出端相连接,该放大器P2的输出端与放大器P3的正极相连接;所述放大器P3的负极输入端接地,其输出端与极性电容Cll的负极相连接并作为信号输出电路的输出端。
[0014]为了本发明的实际使用效果,所述处理芯片Ul和处理芯片U2则均采用了 74LS112集成芯片来实现。
[0015]本发明与现有技术相比,具有以下优点及有益效果:
[0016](I)本发明具有较强的抗干扰能力,能对输入的信号进行准确的分析处理,同时能输出稳定的信号,能有效的提高温度控制器对枳壳的烘干温度的调节,从而确保了烘干系统对枳壳的烘干质量,有效的保护了枳壳的药质和药理性。
[0017](2)本发明能将输入的信号波放大3倍以上,从而有效的确保了烘干系统的温度控制器能接收到准确的信号。
[0018](3)本发明还能消除输入信号的高低频率中的谐波,使信号的平滑度提高70%以上,同时能将消除谐波后的信号进行放大后输出,从而有效的提高了温度控制器对温度的准确调节。
[0019](4)本发明对信号的处理的准确度比现有的信号处理电路提高了45%以上,同时本发明能使枳壳的烘干质量提高25%以上。
【附图说明】
[0020]图1为本发明的双极信号处理电路的电路结构示意图。
[0021 ]图2为本发明的高通滤波电路的电路结构示意图。
[0022]图3为本发明的三阶低通滤波电路的电路结构示意图。
[0023]图4为本发明的非线性运算放大电路的电路结构示意图。
【具体实施方式】
[0024]下面结合实施例及其附图对本发明作进一步地详细说明,但本发明的实施方式不限于此。
[0025]实施例
[0026]如图1所示,本发明主要由非线性运算放大电路,三阶低通滤波电路,高通滤波电路,信号接收电路,低频信号处理电路,高频信号处理电路,以及信号输出电路组成。所述信号接收电路由放大器PI,电阻Rl,电阻R2,极性电容Cl,极性电容C2,极性电容C3,以及二极管Dl组成。
[0027]连接时,极性电容Cl的正极与放大器Pl的正极输入端相连接、负极作为信号接收电路的输入端并与感温头相连接。极性电容C2的正极与放大器Pl的正极输入端相连接、负极与放大器Pl的输出端相连接。
[0028]其中,二极管Dl的P极经电阻Rl后与放大器Pl的正极输入端相连接、N极与放大器Pl的输出端相连接。极性电容C3的正极与放大器Pl的输出端相连接、负极经电阻R2后与放大器P的负极输入端相连接。
[0029]所述二极管Dl的N极作为信号接收电路的其中一个输出端并与极性电容C17的负极相连接;所述极性电容C3的负极作为信号接收电路的另一个输出端并与放大器P9的正极输入端相连接;所述放大器Pl的负极输入端接地。
[0030]同时,所述高频信号处理电路由处理芯片Ul,与非门IC,电阻R3,电阻R4,电阻R5,电阻R6,电阻R7,电阻R8,极性电容C5,二极管D2,以及二极管D3组成。
[0031]连接时,二极管D3的P极与处理芯片Ul的Q管脚相连接、N极与与非门IC的正极相连接。极性电容C5的负极顺次经电阻R7和电阻R5后与与非门IC的负极相连接、正极经电阻R6后与与非门IC的输出端相连接。二极管D2的N极顺次经电阻R4和电阻R3后与处理芯片Ul的J管脚相连接、P极经电阻R8后与极性电容C5的正极相连接。
[0032]所述处理芯片Ul的CLK管脚与二极管D15的P极相连接,其GND管脚接地,其CLR管脚与极性电容C7的负极相连接;所述极性电容C5的正极与放大器P4的负极输入端相连接。
[0033]进一步地,所述低频信号处理电路由处理芯片U2,三极管VTl,电阻R9,电阻RlO,电阻R11,电阻R12,电阻R13,电阻1?14,极性电容06,以及二极管04组成。
[0034]连接时,二极管D4的P极顺次经电阻RlO和电阻R9后与处理芯片U2的J管脚相连接、N极经电阻R12后与三极管VTl的发射极相连接。极性电容C6的负极经电阻R13后与三极管VTl的基极相连接、正极经电阻Rll后与处理芯片U2的CLK管脚相连接。电阻R14的一端与处理芯片U2的CLR管脚相连接、另一端与三极管VTl的发射极相连接。
[0035]所述处理芯片U2的CLK管脚与三极管VT7的基极相连接,其GND管脚接地,其K管脚与三极管VTl的集电极相连接;所述三极管VTl的发射极与极性电容C14的正极相连接;所述处理芯片U2的Q管脚与极性电容C13的负极相连接。
[0036]同时,所述信号输出电路由放大器P2,放大器P3,电阻R15,极性电容C4,以及二极管D5组成。
[0037]连接时,极性电容C4的负极与放大器P2的正极输入端相连接、正极与放大器P5的输出端相连接。电阻Rl 5的一端与放大器P3的正极输入端相连接、另一端与放大器P2的负极输入端相连接。二极管D5的P极与放大器P3的正极输入端相连接、N极与放大器P8的输出端相连接。
[0038]所述放大器P2的负极输入端与放大器P7的输出端相连接,该放大器P2的输出端与放大器P3的正极相连接;所述放大器P3的负极输入端接地,其输出端与极性电容Cl I的负极相连接并作为信号输出电路的输出端。
[0039]如图2所示,所述高通滤波电路由放大器P4,放大器P5,三极管VT2,电阻R16,电阻尺17,电阻1?18,电阻1?19,电阻1?20,电阻1?21,电阻1?22,电阻1?23,电阻1?24,电阻1?25,电阻1?26,电阻R27,电阻R28,电阻R29,极性电容C7,极性电容C8,极性电容C9,极性电容Cl O,极性电容Cl I,极性电容Cl2,二极管D6,二极管D7,二极管D8,以及电感LI组成。
[0040]连接时,极性电容C7的正极与放大器P4的正极输入端相连接、负极与放大器P4的负极共同形成高通滤波电路的输入端并与高频信号处理电路相连接。二极管D6的P极经电阻R16后与极性电容C7的负极相连接、N极顺次经电阻R17和电阻R18后与放大器P4的输出端相连接。极性电容CS的负极与放大器P4的负极输入端相连接、正极顺次经电阻R21和电阻R20后与放大器P4的输出端相连接。电感LI的一端与放大器P4的负极输入端相连接、另一端与电阻R21与电阻R20的连接点相连接。
[0041 ]其中,二极管07的~极与三极管VT2的基极相连接、P极经电阻R22后与放大器P4的正极输入端相连接。极性电容ClO的负极与放大器P5的正极输入端相连接、正极经电阻R19后与放大器P4的输出端相连接。极性电容C9的正极与三极管VT2的发射极相连接、负极经电阻R24后与极性电容ClO的正极相连接。二极管08的_及经电阻R25后与放大器P5的正极输入端相连接、P极经电阻R23后与三极管VT2的集电极相连接。
[0042]同时,极性电容Cll的负极与二极管D8的P极相连接、正极经电阻R26后与放大器P5的负极输入端相连接。二极管D9的P极与放大器P5的输出端相连接、N极经电阻R27后与极性电容Cll的正极相连接。极性电容C12的负极经电阻R29后与放大器P的输出端相连接、正极经电阻R28后与放大器P5正极输入端相连接。
[0043]所述放大器P4的负极输入端接地;所述极性电容Cll接地;所述放大器P5的输出端与二极管D8的P极共同形成高通滤波电路的输出端并与信号输出电路相连接。
[0044]如图3所示,所述三阶低通滤波电路由放大器P6,放大器P7,放大器P8,三极管VT3,电阻R30,电阻R31,电阻R32,电阻R33,可调电阻R34,电阻R35,电阻R36,电阻R37,电阻R38,电阻R39,电阻R40,电阻R41,极性电容C13,极性电容C14,极性电容C15,极性电容C16,二极管D10,二极管D11,以及二极管D12组成。
[0045]连接时,极性电容C13的负极经电阻R30后与二极管DlO的P极相连接,所述二极管DlO的N极与放大器P6的输出端相连接,所述极性电容C13的正极与放大器P6的正极输入端相连接。极性电容C14的正极经电阻R31后与放大器P6的负极输入端相连接、负极与三极管VT3的基极相连接。电阻R32的一端与放大器P6的输出端相连接、另一端与三极管VT3的基极相连接。极性电容C15的负极与放大器P7的正极输入端相连接、正极经电阻R33后与放大器P6的输出端相连接。
[0046]同时,二极管Dll的P极顺次经电阻R37和电阻R36后与放大器P7的负极输入端相连接、N极经电阻R38后与放大器P7的输出端相连接。电阻R35的一端与放大器P7的负极输入端相连接、另一端接地。二极管D12的N极经电阻R40后与放大器P8的正极输入端相连接、P极经电阻R39后与放大器P7的负极输入端相连接。极性电容C16的负极经电阻R41后与放大器P8的负极输入端相连接、正极经可调电阻R34后与三极管VT3的发射极相连接。
[0047]所述极性电容C13的负极与极性电容C14的正极共同形成三阶低通滤波电路的输入端并与低频信号处理电路相连接;所述三极管VT3的集电极接地;所述放大器P7的输出端与二极管D12的N极相连接;所述放大器P8的负极输入端接地,其输出端与放大器P7的输出端共同形成三阶低通滤波电路的输出端并与信号输出电路相连接。
[0048]如图4所示,所述非线性运算放大电路由放大器P9,三极管VT4,三极管VT5,三极管VT6,三极管VT7,电阻R42,电阻R43,电阻R44,电阻R45,电阻R46,电阻R47,电阻R48,电阻R49,电阻R50,可调电阻R51,电阻R52,电阻R53,极性电容Cl7,极性电容Cl8,极性电容Cl9,极性电容C20,二极管D13,二极管D14,二极管D15,以及电感L2组成。
[0049]连接时,极性电容C17的正极经电阻R42后与三极管VT6的基极相连接、负极与放大器P9的正极输入端共同形成非线性运算放大电路的输入端并与信号接收电路相连接。二极管D13的N极经电阻R44后与三极管VT4的集电极相连接、P极与三极管VT6的发射极相连接。电阻R45的一端与三极管VT6的发射极相连接、另一端与三极管VT5的发射极相连接。
[0050]其中,极性电容Cl8的负极顺次经电阻R52和电阻R48后与三极管VT4的发射极相连接、正极顺次经电阻R53和电阻R49后与三极管VT5的集电极相连接。二极管D15的P极与极性电容C18的正极相连接、N极与三极管VT7的发射极相连接。极性电容C19的负极与三极管VT7的集电极相连接、正极经电感L2后与三极管VT4的基极相连接。
[0051]同时,极性电容C20的负极经电阻R50后与三极管VT5的基极相连接、正极经电阻R47后与放大器P9的输出端相连接。可调电阻R51的一端与三极管VT7的发射极相连接、另一端与极性电容C20的负极相连接。二极管D14的N极与三极管VT4的基极相连接、P极顺次经电阻R46和电阻R43后与放大器P9的正极输入端相连接。
[0052 ]所述三极管VT6的集电极接地;所述三极管VT7的发射极接地;所述放大器P9的负极输入端接地;所述二极管D15的P极作为非线性运算放大电路的其中一个输出端并与高频信号处理电路相连接;所述三极管VT7的基极作为非线性运算放大电路的另一个输出端并与低频信号处理电路相连接。
[0053]运行时,本发明具有较强的抗干扰能力,能对输入的信号进行准确的分析处理,能将输入的信号波放大3倍以上。同时能输出稳定的信号,能有效的提高温度控制器对枳壳的烘干温度调节的准确性,本发明还能消除输入信号的高低频率中的谐波,使信号的平滑度提高70%以上,同时能将消除谐波后的信号进行放大后输出。本发明对信号的处理的准确度比现有的信号处理电路提高了45%以上,同时本发明能使枳壳的烘干质量提高25%以上,从而确保了烘干系统对枳壳的烘干质量,有效的保护了枳壳的药质和药理性。为了本发明的实际使用效果,所述处理芯片Ul和处理芯片U2则均采用了 74LS112集成芯片来实现。
[0054]按照上述实施例,即可很好的实现本发明。
【主权项】
1.一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,主要由信号接收电路,与信号接收电路相连接的非线性运算放大电路,均与非线性运算放大电路相连接的低频信号处理电路和高频信号处理电路,与高频信号处理电路相连接的高通滤波电路,与低频信号处理电路相连接的三阶低通滤波电路,以及串接在三阶低通滤波电路与高通滤波电路之间的信号输出电路组成。2.根据权利要求1所述的一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,所述非线性运算放大电路由放大器P9,三极管VT4,三极管VT5,三极管VT6,三极管VT7,正极经电阻R42后与三极管VT6的基极相连接、负极与放大器P9的正极输入端共同形成非线性运算放大电路的输入端并与信号接收电路相连接的极性电容C17,N极经电阻R44后与三极管VT4的集电极相连接、P极与三极管VT6的发射极相连接的二极管D13,一端与三极管VT6的发射极相连接、另一端与三极管VT5的发射极相连接的电阻R45,负极顺次经电阻R52和电阻R48后与三极管VT4的发射极相连接、正极顺次经电阻R53和电阻R49后与三极管VT5的集电极相连接的极性电容C18,P极与极性电容C18的正极相连接、N极与三极管VT7的发射极相连接的二极管D15,负极与三极管VT7的集电极相连接、正极经电感L2后与三极管VT4的基极相连接的极性电容C19,负极经电阻R50后与三极管VT5的基极相连接、正极经电阻R47后与放大器P9的输出端相连接的极性电容C20,一端与三极管VT7的发射极相连接、另一端与极性电容C20的负极相连接的可调电阻R51,以及N极与三极管VT4的基极相连接、P极顺次经电阻R46和电阻R43后与放大器P9的正极输入端相连接的二极管D14组成;所述三极管VT6的集电极接地;所述三极管VT7的发射极接地;所述放大器P9的负极输入端接地;所述二极管D15的P极作为非线性运算放大电路的其中一个输出端并与高频信号处理电路相连接;所述三极管VT7的基极作为非线性运算放大电路的另一个输出端并与低频信号处理电路相连接。3.根据权利要求2所述的一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,所述三阶低通滤波电路由放大器P6,放大器P7,放大器P8,三极管VT3,负极顺次经电阻R30和二极管DlO后与放大器P6的输出端相连接、正极与放大器P6的正极输入端相连接的极性电容C13,正极经电阻R31后与放大器P6的负极输入端相连接、负极与三极管VT3的基极相连接的极性电容C14,一端与放大器P6的输出端相连接、另一端与三极管VT3的基极相连接的电阻R32,负极与放大器P7的正极输入端相连接、正极经电阻R33后与放大器P6的输出端相连接的极性电容C15,P极顺次经电阻R37和电阻R36后与放大器P7的负极输入端相连接、N极经电阻R38后与放大器P7的输出端相连接的二极管D11,一端与放大器P7的负极输入端相连接、另一端接地的电阻R35,N极经电阻R40后与放大器P8的正极输入端相连接、P极经电阻R39后与放大器P7的负极输入端相连接的二极管D12,以及负极经电阻R41后与放大器P8的负极输入端相连接、正极经可调电阻R34后与三极管VT3的发射极相连接的极性电容C16组成;所述极性电容C13的负极与极性电容C14的正极共同形成三阶低通滤波电路的输入端并与低频信号处理电路相连接;所述三极管VT3的集电极接地;所述放大器P7的输出端与二极管D12的N极相连接;所述放大器P8的负极输入端接地,其输出端与放大器P7的输出端共同形成三阶低通滤波电路的输出端并与信号输出电路相连接。4.根据权利要求3所述的一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,所述高通滤波电路由放大器P4,放大器P5,三极管VT2,正极与放大器P4的正极输入端相连接、负极与放大器P4的负极共同形成高通滤波电路的输入端并与高频信号处理电路相连接的极性电容C7,P极经电阻R16后与极性电容C7的负极相连接、N极顺次经电阻R17和电阻R18后与放大器P4的输出端相连接的二极管D6,负极与放大器P4的负极输入端相连接、正极顺次经电阻R21和电阻R20后与放大器P4的输出端相连接的极性电容C8,一端与放大器P4的负极输入端相连接、另一端与电阻R21与电阻R20的连接点相连接的电感LI,N极与三极管VT2的基极相连接、P极经电阻R22后与放大器P4的正极输入端相连接的二极管D7,负极与放大器P5的正极输入端相连接、正极经电阻R19后与放大器P4的输出端相连接的极性电容ClO,正极与三极管VT2的发射极相连接、负极经电阻R24后与极性电容ClO的正极相连接的极性电容C9,N极经电阻R25后与放大器P5的正极输入端相连接、P极经电阻R23后与三极管VT2的集电极相连接的二极管D8,负极与二极管D8的P极相连接、正极经电阻R26后与放大器P5的负极输入端相连接的极性电容Cll,P极与放大器P5的输出端相连接、N极经电阻R27后与极性电容Cll的正极相连接的二极管D9,以及负极经电阻R29后与放大器P的输出端相连接、正极经电阻R28后与放大器P5正极输入端相连接的极性电容C12组成;所述放大器P4的负极输入端接地;所述极性电容C11接地;所述放大器P5的输出端与二极管D8的P极共同形成高通滤波电路的输出端并与信号输出电路相连接。5.根据权利要求4所述的一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,所述信号接收电路由放大器P1,正极与放大器Pl的正极输入端相连接、负极作为信号接收电路的输入端并与感温头相连接的极性电容Cl,正极与放大器Pl的正极输入端相连接、负极与放大器Pl的输出端相连接的极性电容C2,P极经电阻Rl后与放大器Pl的正极输入端相连接、N极与放大器Pl的输出端相连接的二极管Dl,以及正极与放大器Pl的输出端相连接、负极经电阻R2后与放大器P的负极输入端相连接的极性电容C3组成;所述二极管Dl的N极作为信号接收电路的其中一个输出端并与极性电容C17的负极相连接;所述极性电容C3的负极作为信号接收电路的另一个输出端并与放大器P9的正极输入端相连接;所述放大器Pl的负极输入端接地。6.根据权利要求5所述的一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,所述高频信号处理电路由处理芯片Ul,与非门IC,P极与处理芯片Ul的Q管脚相连接、N极与与非门IC的正极相连接的二极管D3,负极顺次经电阻R7和电阻R5后与与非门IC的负极相连接、正极经电阻R6后与与非门IC的输出端相连接的极性电容C5,以及N极顺次经电阻R4和电阻R3后与处理芯片Ul的J管脚相连接、P极经电阻R8后与极性电容C5的正极相连接的二极管D2组成;所述处理芯片Ul的CLK管脚与二极管D15的P极相连接,其GND管脚接地,其CLR管脚与极性电容C7的负极相连接;所述极性电容C5的正极与放大器P4的负极输入端相连接。7.根据权利要求6所述的一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,所述低频信号处理电路由处理芯片U2,三极管VTl,P极顺次经电阻RlO和电阻R9后与处理芯片U2的J管脚相连接、N极经电阻R12后与三极管VTl的发射极相连接的二极管D4,负极经电阻R13后与三极管VTl的基极相连接、正极经电阻Rll后与处理芯片U2的CLK管脚相连接的极性电容C6,以及一端与处理芯片U2的CLR管脚相连接、另一端与三极管VTl的发射极相连接的电阻R14组成;所述处理芯片U2的CLK管脚与三极管VT7的基极相连接,其GND管脚接地,其K管脚与三极管VTl的集电极相连接;所述三极管VTl的发射极与极性电容C14的正极相连接;所述处理芯片U2的Q管脚与极性电容C13的负极相连接。8.根据权利要求7所述的一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,所述信号输出电路由放大器P2,放大器P3,负极与放大器P2的正极输入端相连接、正极与放大器P5的输出端相连接的极性电容C4,一端与放大器P3的正极输入端相连接、另一端与放大器P2的负极输入端相连接的电阻R15,以及P极与放大器P3的正极输入端相连接、N极与放大器P8的输出端相连接的二极管D5组成;所述放大器P2的负极输入端与放大器P7的输出端相连接,该放大器P2的输出端与放大器P3的正极相连接;所述放大器P3的负极输入端接地,其输出端与极性电容Cll的负极相连接并作为信号输出电路的输出端。9.根据权利要求8所述的一种枳壳烘干温度控制器用运放式双滤波信号处理电路,其特征在于,所述处理芯片Ul和处理芯片U2均为74LS112集成芯片。
【文档编号】G05D23/19GK106066654SQ201610347517
【公开日】2016年11月2日
【申请日】2016年5月23日 公开号201610347517.7, CN 106066654 A, CN 106066654A, CN 201610347517, CN-A-106066654, CN106066654 A, CN106066654A, CN201610347517, CN201610347517.7
【发明人】柯友财
【申请人】四川蓉幸实业有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1