计算机结构/外设互连总线高速超声信号采样卡的制作方法

文档序号:6609585阅读:469来源:国知局
专利名称:计算机结构/外设互连总线高速超声信号采样卡的制作方法
技术领域
本发明涉及计算机数据处理系统数据的采集与处理器件。
高频超声信号的高速采集技术在雷达通讯、超声检测、瞬时信号捕捉等方面得到了广泛的应用,其核心技术就是利用采样芯片ADC将连续的模拟信号转变成为离散的数字信号,然后再用处理器对数字信号进行各种后续处理。
在此以前的多年,为了解决高频信号领域中数据的采集与处理难题,很多人都在进行相关的研究工作,努力实现高频超声信号的采集与处理的高速化,但是发展到今天,高速采样系统还局限于采用特殊的信号采集、处理芯片及装置,而且采样速度慢。1993年,南昌航空学院屠耀元等人研制的CXF-1型分立式超声信号分析系统(《无损检测》Vol.15,№.5 May.1993),时称高速采样装置,但采样频率也只有10MHz。1996年,唐伟、陈岳军等人研制的一套超声信号采集与处理系统(《无损检测》Vol.18,№.11 Nov.1996),采样频率也只有20MHz。虽然有许多采样系统的采样速度较高,但采样速度均未超过40MHz,而且都是利用自带的专用信号处理器件进行信号处理,均不能直接插在微机的ISA/PCI总线扩展槽中。
本发明的目的在于提供一种利用普通元器件在较低的时钟频率下使高速超声信号的采样速度达到60MHz,并可直接插在计算机的ISA/PCI的总线扩展槽中的高速超声信号采样卡。
为了避免现有技术的不足,本发明提出了一种ISA/PCI总线高速超声信号采样卡,可直接插在586以上微机的ISA/PCI总线扩展槽中,对0~200MHz宽频带模拟信号进行高速采样。ISA/PCI总线时钟频率最高可达30MHz,这样每块A/D采样板的采样速率可达60MHz,如果在多个ISA/PCI总线扩展槽中同时插入ISA/PCI总线高速超声信号采样卡,互相协调配合对同一信号进行采样,采样速率会更高。比如用两块ISA/PCI总线高速超声信号采样卡配合则可达到120MHz采样速率,120MHz的采样速率可满足目前高频超声信号采集的需要。
本发明由模拟信号调理电路,时钟信号控制电路,两块模/数转换电路,两块数字信号锁存电路,两块高速静态存储器电路,两块存储器地址发生电路和PCI总线接口逻辑与控制电路组成,其特征在于模拟信号调理电路对外部送来的模拟信号进行滤波和缓冲放大,使模拟信号符合A/D芯片的要求;时钟信号控制电路对时钟信号进行处理并输出两路相位完全相反的时钟信号;模/数转换电路将模拟信号调理电路送来的模拟信号转换成数字信号,该电路采用美国AD公司的高速模/数转换芯片AD9040A,该芯片是CMOS兼容芯片,最高采样频率可达40MHz,输入信号可在-1V~+1V之间,且可不用外加基准电压,使用方便,性能优良;数字信号锁存电路由触发器74F574构成,将高速模/数转换芯片AD9040A送出的数字信号进行锁存,以满足后续电路时序和电平的要求;高速静态存储电路由静态存储器6264构成,芯片AD9040对输入信号进行转换后的数字量先由触发器74F574缓冲,然后在地址产生逻辑的配合下存入静态存储器6264,由于静态存储器6264是8位存储器,而芯片AD9040A输出数字量是十位,因此需由两片静态存储器6264实现10位数字量的存储;存储器地址发生逻辑电路主要由四位二进制计数器74F161构成,四片74F161级联可实现16位二进制计数,用来产生存储电路所需要的地址信号,每来一个时钟信号,计数器输出值加1,可实现数字量的依次存储;ISA/PCI总线接口逻辑与控制电路主要完成外部电路与计算机的数据、信息交换,把模/数转换ADC转换所得的数据传送到计算机内的存储器中,同时把计算机的控制信号传送到外部电路,ISA/PCI总线接口逻辑与控制电路主要由并行接口芯片8255A构成,并行接口芯片8255A的A接口和B接口与静态存储器6264的数据线相连,可通过编程将静态存储器6264内存储的信息读入计算机,保存在内存中、或保存在硬盘上,以备后续处理,而通过对并行接口芯片8255A的C接口各位的置位和复位,可对电路的各部分时序加以控制,协调各部分电路共同工作。
本发明相比现有技术的优点在于1、一块ISA/PCI总线高速超声信号采样卡具有两路信号采集电路,这两路电路的时钟信号相位正好相反,这样两路分别在各自时钟信号的上升沿采样,当原时钟信号频率为30MHz时,整快板的采样速度可达60MHz;2、输入每块板的时钟信号可通过移相逻辑移相,这样使用2块ISA/PCI总线高速超声信号采样卡以180°的相同的相位间隔配合工作,可在一个时钟周期内,进行4次采样,采样速度可达120MHz;3、将采样值通过缓存器,在地址产生逻辑的配合下依次存入高速存储器中,由于单路A/D采样电路都在较低的时钟频率下工作,采样速率较低,可适当降低对存储器等元器件性能的要求;4、用ADC芯片和存储器实现高速采样,提高了线路工作的稳定性、可靠性,降低了成本,而且可以直接插在计算机的ISA/PCI的总线扩展槽中,不受新技术发展的限制,也利于推广使用。


图1 ISA/PCI总线高速超声采样卡原理框2 ISA/PCI总线高速超声采样卡时钟信号控制电路部分示意3 单块ISA/PCI总线高速超声采样卡上两片AD9040A芯片采样时序4 两块ISA/PCI总线高速超声采样卡相互配合时四片AD9040A芯片采样时序图本发明将结合实施例作进一步描述实施例一在附图2中,ISA/PCI总线上的时钟信号CLK经过时钟信号控制电路的处理,输出两路相位正好相反的时钟信号CLK1和CLK2,这两路时钟信号分别输入两块AD9040A芯片,控制AD9040A芯片的采样过程,由于AD9040A芯片在时针信号的上升沿进行采样,在外部时针信号的一个周期内,两块AD9040A芯片各自进行一次采样,且采样的时序相位相差180°,这样一块ISA/PCI总线高速超声信号采样卡在CLK一个时钟周期内则进行两次采样,使采样速率提高一倍,采样时序如附图3所示,①为在时钟信号CLK1的上升沿进行采样时序示意,②为在时钟信号CLK2的上升沿进行采样时序示意。
实施例二 用本发明的两块ISA/PCI总线高速超声信号采样卡配合进行数据采集时,ISA/PCI总线上的时钟信号在进入第二块卡时,比进入第一块卡的相位滞后90°,由于每块卡上均有两块AD9040A芯片,这样,在时钟信号CLK的一个周期T内,整个系统的两块卡对输入模拟信号进行4次采样,采样时序如附图4所示,其中,CLK1-1,CLK1-2为第一块卡上的两块AD9040A芯片的采样时序,CLK2-1,CLK2-2为第二块卡上的两块AD9040A芯片的采样时序,芯片分别以相同的时间间隔依次进行采样,比用一块卡时采样速率提高一倍。①②③④分别为时钟信号CLK1-1,CLK1-2,CLK2-1和CLK2-2各自的上升沿进行采样时序示意,由于每一路采样通道都在较低的时钟频率下工作,降低了对元器件的要求,提高了系统工作的可靠性和稳定性。
权利要求
1.一种ISA/PCI总线高速超声信号采样卡,由模拟信号调理电路,时钟信号控制电路,模/数转换电路1和模/数转换电路2,数字信号锁存电路1和数字信号锁存电路2,高速静态存储器电路1和高速静态存储器电路2,存储器地址发生电路1和存储器地址发生电路2以及ISA/PCI总线接口逻辑与控制电路组成,其特征是1)所说的模/数转换电路由芯片AD9040A实现,它将模拟信号转换成数字信号;2)所说的数字信号锁存电路由芯片74F574实现,锁存数字信号以满足后续电路时序和电平的要求;3)所说的高速静态存储器电路由芯片6264实现;4)所说的存储器地址发生电路由芯片74F161实现,它和芯片6264配合,可实现数字量的依次存储。
2.如权利要求1所述的ISA/PCI总线高速超声信号采样卡,所采集的模拟信号经模拟信号调理电路调理后,分别送入芯片AD9040A1和AD9040A2,其特征是采样速度可达60MHz。
3.如权利要求1或2所述的采样卡,其特征是它可以直接插在计算机的ISA/PCI总线扩展槽中。
4.如权利要求1或2所述的采样卡,采样值通过芯片74F574缓冲,在地址产生逻辑的配合下依次存入高速存储器中,其特征是A/D采样电路在较低的时钟频率下工作,采样速率较低,降低了对存储器等元器件性能的要求;
5.如权利要求1或2所述的采样卡两块同时插在同一计算机的ISA/PCI的总线扩展槽中,其特征是采样速度可达120MHz。
全文摘要
本发明涉及通用计算机ISA/PCI总线高速超声信号采样卡,用来解决超声信号的高速采样以及现有的采样系统不能直接插在计算机的ISA/PCI总线扩展槽中而造成使用不便的问题,通过对进入采样卡的时钟信号进行移相控制,用多块相同的采样卡相互配合,在较低的时钟频率下,用高速模/数转换芯片和存储器在通用的计算机ISA/PCI总线上实现高速采样,系统工作稳定,使用方便。
文档编号G06F1/16GK1307257SQ00113719
公开日2001年8月8日 申请日期2000年1月25日 优先权日2000年1月25日
发明者杨思乾, 宋伟峰, 吴禄 申请人:西北工业大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1