电源上电控制方法、系统、存储介质及装置与流程

文档序号:27764664发布日期:2021-12-04 00:38阅读:150来源:国知局
电源上电控制方法、系统、存储介质及装置与流程

1.本发明涉及电源控制的技术领域,特别是涉及一种电源上电控制方法、系统、存储介质及装置。


背景技术:

2.在芯片工作过程中,为降低芯片功耗,可在其不工作时下电,在其需要工作时再重新上电。电源的上电过程和下电过程均需要一定的稳定时间。通常情况下,电源下电稳定时间远大于上电稳定时间。因此,如果频繁进行上下电,可能会存在电源未完全下电又重新上电,即在中间电压上电的情况。这会对芯片的稳定性产生影响。


技术实现要素:

3.鉴于以上所述现有技术的缺点,本发明的目的在于提供一种电源上电控制方法、系统、存储介质及装置,能够根据当前电压区间自动控制芯片的上电请求,从而保护了芯片的稳定性。
4.为实现上述目的及其他相关目的,本发明提供一种电源上电控制方法,包括以下步骤:获取电源下电的第一稳定阈值a、第二稳定阈值b和第三稳定阈值c,其中a>b>c>0;在检测到芯片的下电请求后又检测到上电请求时,获取所述芯片的实时电压值;当所述实时电压值位于[a,b]区间时,控制电源管理模块为所述芯片上电;当所述实时电压值位于(b,c]区间时,继续监测所述实时电压值,仅在所述实时电压值小于c时,控制电源管理模块为所述芯片上电;当所述实时电压值位于(c,0]区间时,控制电源管理模块为所述芯片上电。
[0005]
于本发明一实施例中,所述第一稳定阈值a、第二稳定阈值b和第三稳定阈值c为预设值或自定义值。
[0006]
于本发明一实施例中,获取所述芯片的实时电压值包括以下步骤:
[0007]
在检测到芯片的下电请求时,启动下电时间计数器,并将所述下电时间计数器初始化为a;
[0008]
令所述下电时间计数器递减计数;
[0009]
在检测到上电请求时,获取所述下电时间计数器的实时计数值,将所述实时电压值设置为所述实时计数值。
[0010]
于本发明一实施例中,还包括控制电源管理模块为所述芯片上电后,令所述下电时间计数器停止计数。
[0011]
于本发明一实施例中,所述下电时间计数器的递减计数速度与所述芯片的实时电压值的下降速度相一致。
[0012]
于本发明一实施例中,控制电源管理模块为所述芯片上电包括以下步骤:
[0013]
发送所述上电请求至所述电源管理模块,以使所述电源管理模块为所述芯片上电。
[0014]
本发明提供一种电源上电控制系统,包括阈值获取模块、电压获取模块、第一控制
模块、第二控制模块和第三控制模块;
[0015]
所述阈值获取模块用于获取电源下电的第一稳定阈值a、第二稳定阈值b和第三稳定阈值c,其中a>b>c>0;
[0016]
所述电压获取模块用于在检测到芯片的下电请求后又检测到上电请求时,获取所述芯片的实时电压值;
[0017]
所述第一控制模块用于当所述实时电压值位于[a,b]区间时,控制电源管理模块为所述芯片上电;
[0018]
所述第二控制模块用于当所述实时电压值位于(b,c]区间时,继续监测所述实时电压值,仅在所述实时电压值小于c时,控制电源管理模块为所述芯片上电;
[0019]
所述第三控制模块用于当所述实时电压值位于(c,0]区间时,控制电源管理模块为所述芯片上电。
[0020]
本发明提供一种存储介质,其上存储有计算机程序,所述计算机程序被处理器执行,以实现上述电源上电控制方法。
[0021]
本发明提供一种电源上电控制装置,包括:处理器和存储器;
[0022]
所述存储器用于存储计算机程序;
[0023]
所述处理器与所述存储器相连,用于执行所述存储器存储的计算机程序,以使所述电源上电控制装置执行上述的电源上电控制方法。
[0024]
本发明提供一种电源上电控制系统,包括上述的电源上电控制装置和电源管理模块;
[0025]
所述电源管理模块用于在所述电源上电控制装置的控制下为芯片上电。
[0026]
如上所述,本发明的电源上电控制方法、系统、存储介质及装置,具有以下有益效果:
[0027]
(1)能够根据当前电压区间自动控制芯片的上电请求,有效保护了芯片的稳定性;
[0028]
(2)能够根据实际需求自定义电压稳定区间,灵活性好,适用性强;
[0029]
(3)在芯片频繁上下电的情况下,有效提高了芯片的使用寿命。
附图说明
[0030]
图1显示为本发明的电源上电控制方法于一实施例中的流程图;
[0031]
图2显示为本发明的电源上电控制系统于一实施例中的结构示意图;
[0032]
图3显示为本发明的电源上电控制装置于一实施例中的结构示意图;
[0033]
图4显示为本发明的电源上电控制系统于另一实施例中的结构示意图。
[0034]
元件标号说明
[0035]
21
ꢀꢀꢀꢀꢀꢀꢀꢀ
获取模块
[0036]
22
ꢀꢀꢀꢀꢀꢀꢀꢀ
电压获取模块
[0037]
23
ꢀꢀꢀꢀꢀꢀꢀꢀ
第一控制模块
[0038]
24
ꢀꢀꢀꢀꢀꢀꢀꢀ
第二控制模块
[0039]
25
ꢀꢀꢀꢀꢀꢀꢀꢀ
第三控制模块
[0040]
31
ꢀꢀꢀꢀꢀꢀꢀꢀ
处理器
[0041]
32
ꢀꢀꢀꢀꢀꢀꢀꢀ
存储器
[0042]
41
ꢀꢀꢀꢀꢀꢀꢀꢀ
电源上电控制装置
[0043]
42
ꢀꢀꢀꢀꢀꢀꢀꢀ
电源管理模块
具体实施方式
[0044]
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
[0045]
需要说明的是,以下实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
[0046]
本发明的电源上电控制方法、系统、存储介质及装置能够芯片的实时电源所在电压区间,判断是否能够直接上电,从而实现自动化的芯片上电控制,有效保护了芯片的稳定性,延长了芯片的使用寿命。
[0047]
如图1所示,于一实施例中,本发明的电源上电控制方法包括以下步骤:
[0048]
步骤s1、获取电源下电的第一稳定阈值a、第二稳定阈值b和第三稳定阈值c,其中a>b>c>0。
[0049]
具体地,通过系统预设或用户自定义的方式设置电源下电的第一稳定阈值a、第二稳定阈值b和第三稳定阈值c,其中a>b>c>0。所述第一稳定阈值a、所述第二稳定阈值b和所述第三稳定阈值c用于对电源下电所处状态进行划分。对于区间[a,b],表示当前电压仍处于高状态,可以直接上电。对于区间(b,c],表示当前电压处于中间态,不可以直接上电。对于区间(c,0],表示当前电压处于低状态,可以直接上电。
[0050]
步骤s2、在检测到芯片的下电请求后又检测到上电请求时,获取所述芯片的实时电压值。
[0051]
具体地,当芯片发送下电请求后,又发送上电请求时,需要判断当前电压所处的状态,进而判断是否可以直接上电。因此,在检测到芯片的下电请求后又检测到上电请求时,首先获取所述芯片的实时电压值。
[0052]
于本发明一实施例中,获取所述芯片的实时电压值包括以下步骤:
[0053]
21)在检测到芯片的下电请求时,启动下电时间计数器,并将所述下电时间计数器初始化为a。
[0054]
具体地,本发明采用下电时间计数器来采集芯片的实时电压值。故在检测到芯片的下电请求时,同时启动所述下电时间计数器,并将所述下电时间计数器的初始值设置为所述第一稳定阈值a。
[0055]
22)令所述下电时间计数器递减计数。
[0056]
具体地,由于所述芯片的实时电压值为递减变化的,故令所述下电时间计数器进行递减计数。优选地,所述下电时间计数器的递减计数速度与所述芯片的实时电压值的下降速度相一致。
[0057]
23)在检测到上电请求时,获取所述下电时间计数器的实时计数值,将所述实时电压值设置为所述实时计数值。
[0058]
具体地,当检测到所述上电请求时,读取所述下电时间计数器的实时计数值。该实时计数值即为所述芯片的实时电压值。
[0059]
步骤s3、当所述实时电压值位于[a,b]区间时,控制电源管理模块为所述芯片上电。
[0060]
具体地,当所述实时电压值位于[a,b]区间时,表明所述实时电压值处于高状态,可以直接进行上电。故直接将所述上电请求发送至电源管理模块,以使所述电源管理模块为所述芯片上电。同时,所述下电时间计数器停止计数。
[0061]
步骤s4、当所述实时电压值位于(b,c]区间时,继续监测所述实时电压值,仅在所述实时电压值小于c时,控制电源管理模块为所述芯片上电。
[0062]
具体地,当所述实时电压值位于(b,c]区间时,表明所述实时电压值处于中间态,不可以直接进行上电。故需要继续等待,直至所述实时电压值小于所述第三稳定阈值c。当所述实时电压值小于所述第三稳定阈值c时,将所述上电请求发送至电源管理模块,以使所述电源管理模块为所述芯片上电。同时,所述下电时间计数器停止计数。
[0063]
步骤s5、当所述实时电压值位于(c,0]区间时,控制电源管理模块为所述芯片上电。
[0064]
具体地,当所述实时电压值位于(c,0]区间时,表明所述实时电压值处于低状态,可以直接进行上电。故直接将所述上电请求发送至电源管理模块,以使所述电源管理模块为所述芯片上电。同时,所述下电时间计数器停止计数。
[0065]
需要说明的是,上述步骤s3

s5并不是依序执行,而是根据判断条件选择执行。
[0066]
如图2所示,于一实施例中,本发明的电源上电控制系统包括阈值获取模块21、电压获取模块22、第一控制模块23、第二控制模块24和第三控制模块25。
[0067]
所述阈值获取模块21用于获取电源下电的第一稳定阈值a、第二稳定阈值b和第三稳定阈值c,其中a>b>c>0。
[0068]
所述电压获取模块22用于在检测到芯片的下电请求后又检测到上电请求时,获取所述芯片的实时电压值。
[0069]
所述第一控制模块23与所述阈值获取模块21和所述电压获取模块22相连,用于当所述实时电压值位于[a,b]区间时,控制电源管理模块为所述芯片上电。
[0070]
所述第二控制模块24与所述阈值获取模块21和所述电压获取模块22相连,用于当所述实时电压值位于(b,c]区间时,继续监测所述实时电压值,仅在所述实时电压值小于c时,控制电源管理模块为所述芯片上电。
[0071]
所述第三控制模块25与所述阈值获取模块21和所述电压获取模块22相连,用于当所述实时电压值位于(c,0]区间时,控制电源管理模块为所述芯片上电。
[0072]
其中,阈值获取模块21、电压获取模块22、第一控制模块23、第二控制模块24和第三控制模块25的结构和原理与上述电源上电控制方法中的步骤一一对应,故在此不再赘述。
[0073]
需要说明的是,应理解以上装置的各个模块的划分仅仅是一种逻辑功能的划分,实际实现时可以全部或部分集成到一个物理实体上,也可以物理上分开。且这些模块可以
全部以软件通过处理元件调用的形式实现,也可以全部以硬件的形式实现,还可以部分模块通过处理元件调用软件的形式实现,部分模块通过硬件的形式实现。例如:x模块可以为单独设立的处理元件,也可以集成在上述装置的某一个芯片中实现。此外,x模块也可以以程序代码的形式存储于上述装置的存储器中,由上述装置的某一个处理元件调用并执行以上x模块的功能。其它模块的实现与之类似。这些模块全部或部分可以集成在一起,也可以独立实现。这里所述的处理元件可以是一种集成电路,具有信号的处理能力。在实现过程中,上述方法的各步骤或以上各个模块可以通过处理器元件中的硬件的集成逻辑电路或者软件形式的指令完成。以上这些模块可以是被配置成实施以上方法的一个或多个集成电路,例如:一个或多个特定集成电路(application specific integrated circuit,简称asic),一个或多个微处理器(digital signal processor,简称dsp),一个或者多个现场可编程门阵列(field programmable gate array,简称fpga)等。当以上某个模块通过处理元件调度程序代码的形式实现时,该处理元件可以是通用处理器,如中央处理器(central processing unit,简称cpu)或其它可以调用程序代码的处理器。这些模块可以集成在一起,以片上系统(system

on

a

chip,简称soc)的形式实现。
[0074]
本发明的存储介质上存储有计算机程序,该程序被处理器执行时实现上述的电源上电控制方法。优选地,所述存储介质包括:rom、ram、磁碟、u盘、存储卡或者光盘等各种可以存储程序代码的介质。
[0075]
如图3所示,于一实施例中,本发明的电源上电控制装置包括:处理器31和存储器32。
[0076]
所述存储器32用于存储计算机程序。
[0077]
所述存储器32包括:rom、ram、磁碟、u盘、存储卡或者光盘等各种可以存储程序代码的介质。
[0078]
所述处理器31与所述存储器32相连,用于执行所述存储器32存储的计算机程序,以使所述电源上电控制装置执行上述的电源上电控制方法。
[0079]
优选地,所述处理器31可以是通用处理器,包括中央处理器(central processing unit,简称cpu)、网络处理器(network processor,简称np)等;还可以是数字信号处理器(digital signal processor,简称dsp)、专用集成电路(application specific integrated circuit,简称asic)、现场可编程门阵列(field programmable gate array,简称fpga)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
[0080]
如图4所示,于一实施例中,本发明的电源上电控制系统包括上述的电源上电控制装置41和电源管理模块42。
[0081]
所述电源管理模块42与所述电源上电控制装置41相连,用于在所述电源上电控制装置41的控制下为芯片上电。
[0082]
综上所述,本发明的电源上电控制方法、系统、存储介质及装置能够根据当前电压区间自动控制芯片的上电请求,有效保护了芯片的稳定性;能够根据实际需求自定义电压稳定区间,灵活性好,适用性强;在芯片频繁上下电的情况下,有效提高了芯片的使用寿命。所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
[0083]
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因
此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1