数据的混合交叉存储方法、装置及电子设备与流程

文档序号:28441493发布日期:2022-01-12 02:35阅读:64来源:国知局
数据的混合交叉存储方法、装置及电子设备与流程

1.本发明属于数据存储技术领域,尤其涉及一种数据的混合交叉存储方法、装置及电子设备。


背景技术:

2.电动汽车及其充电桩中的电源模块,时常需要对连续多条数据进行本地存储,而此类需要连续存储的数据不止一种,例如存储故障、运行时间、工作时间及电压电流等,数据长度可包括8位、16位、32位、64位等。
3.为了使这些不同类型的数据均能够连续存储,现有技术通常针对不同类型的数据开辟不同的地址区进行分别存储处理。然而,由于每个地址区均需要设置独立对应的缓存区,当连续存储的数据类型较多时,缓存区个数也较多,占用了大量的内存,并且导致整个存储过程复杂度高,代码冗余。


技术实现要素:

4.有鉴于此,本发明实施例提供了一种数据的混合交叉存储方法、装置及电子设备,以解决现有技术中对多种类型的数据进行连续存储时缓存区较多、占用大量内存的问题。
5.本发明实施例的第一方面提供了一种数据的混合交叉存储方法,包括:
6.获取待存储数据;
7.确定待存储数据的类型所对应的地址区的首地址,以及待存储数据在缓存区中所占的缓存单元个数n;其中,每种类型的数据分别对应一个存放该类型数据的地址区,n为正整数;
8.将首地址、缓存单元个数n以及待存储数据写入缓存区;
9.从缓存区中提取首地址和缓存单元个数n,并根据缓存单元个数n从缓存区中提取待存储数据;
10.将待存储数据写入首地址所指示的地址区。
11.可选的,缓存区中每k个比特位形成一个缓存单元,k为缓存区的位数;将首地址、缓存单元个数n以及待存储数据写入缓存区,包括:
12.根据首地址的长度和缓存区的位数,确定首地址在缓存区中所占的缓存单元个数m,并从缓存区内分配m个缓存单元存储首地址;
13.从缓存区内分配一个缓存单元存储缓存单元个数n;
14.从缓存区内分配n个缓存单元存储待存储数据;
15.其中,k、m均为正整数。
16.可选的,每个地址区均包括数据区;将待存储数据写入首地址所指示的地址区,包括:
17.查找首地址所指示的地址区的数据区长度和写索引值;其中,写索引值用于指示待存储数据在数据区的起始存储位置;
18.根据写索引值将待存储数据写入数据区,并根据待存储数据在数据区的结尾存储位置更新写索引值;其中,若更新后的写索引值大于或等于数据区长度,则将更新后的写索引值置零。
19.可选的,查找首地址所指示的地址区的数据区长度和写索引值,包括:
20.从预设的地址区信息表中查找首地址所指示的地址区的数据区长度和写索引值;其中,地址区信息表中包含各个地址区的首地址、数据区长度和写索引值;
21.相应的,根据待存储数据在数据区的结尾存储位置更新写索引值,包括:
22.根据待存储数据在数据区的结尾存储位置,在地址区信息表中更新写索引值。
23.可选的,每个地址区均还包括索引区,同一个地址区中数据区与索引区的长度一致;将待存储数据写入首地址所指示的地址区,还包括:
24.将更新后的写索引值写入索引区;其中,更新后的写索引值在索引区的起始存储位置与待存储数据在数据区的起始存储位置对应。
25.可选的,在执行将待存储数据写入数据区的操作之后,还包括:
26.判断待存储数据是否写入成功;
27.若待存储数据写入失败,则接收用户输入的处理指令,并根据处理指令对待存储数据进行相应的处理。
28.可选的,处理指令包括:重新写入指令和跳过写入指令;根据处理指令对待存储数据进行相应的处理,包括:
29.若接收到重新写入指令,则重新将待存储数据写入数据区;
30.若接收到跳过写入指令,则跳过对待存储数据的写入。
31.本发明实施例的第二方面提供了一种数据的混合交叉存储装置,包括:
32.获取模块,用于获取待存储数据;
33.确定模块,用于确定待存储数据的类型所对应的地址区的首地址,以及待存储数据在缓存区中所占的缓存单元个数n;其中,每种类型的数据分别对应一个存放该类型数据的地址区,n为正整数;
34.缓存写入模块,用于将首地址、缓存单元个数n以及待存储数据写入缓存区;
35.缓存提取模块,用于从缓存区中提取首地址和缓存单元个数n,并根据缓存单元个数n从缓存区中提取待存储数据;
36.存储写入模块,用于将待存储数据写入首地址所指示的地址区。
37.本发明实施例的第三方面提供了一种电子设备,包括存储器、处理器以及存储在存储器中并可在处理器上运行的计算机程序,处理器执行计算机程序时实现如上述数据的混合交叉存储方法的步骤。
38.本发明实施例的第四方面提供了一种计算机可读存储介质,计算机可读存储介质存储有计算机程序,计算机程序被处理器执行时实现如上述数据的混合交叉存储方法的步骤。
39.本发明实施例与现有技术相比存在的有益效果是:
40.本发明实施例通过在缓存数据时将数据对应地址区的首地址、数据在缓存区中所占的缓存单元个数连同数据一起写入缓存区,进而后续在从缓存区中提取数据时,根据首地址能够确定数据应放入哪个地址区,根据数据在缓存区中所占的缓存单元个数能够从缓
存区中完整提取数据。本发明实施例通过一个缓存区实现了多种类型数据的混合交叉存储,显著降低了内存占用量。
附图说明
41.为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
42.图1是本发明实施例提供的数据的混合交叉存储方法的流程示意图;
43.图2是本发明实施例提供的地址区的结构示意图;
44.图3是本发明实施例提供的缓存区的结构示意图;
45.图4是本发明实施例提供的数据写入数据区的流程示意图;
46.图5是本发明实施例提供的数据的混合交叉存储装置的结构示意图;
47.图6是本发明实施例提供的电子设备的示意图。
具体实施方式
48.以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。
49.为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
50.电动汽车及其充电桩中的电源模块中,可能需要对连续多条数据进行本地存储,存储内容可能为:设备故障,运行时间、工作时间及电压电流等。不同类型的数据长度也可能不一致,包括8位、16位、32位、64位等。且这些数据均想要连续存储,即本地存储设备异常情况时出现的连续故障,或者发生故障时的电压电流值等。为了能够适应对多种不同类型数据进行连续存储,传统方法开辟不同地址区对不同类型的数据进行分别存储处理。由于传统方法没有对所有类型数据进行统一规范的自适应处理,导致数据类型越多,缓存区个数越多,占用内存大,复杂度高,代码冗余。因此,本方案提出一种针对多类型多条数据的混合交叉存储解决办法,能够很好的解决类型不一致的连续多条数据的存储问题,使存储过程能够自适应各种不同类型的数据。
51.参见图1所示,本发明实施例提供了一种数据的混合交叉存储方法,该方法包括以下步骤:
52.步骤s101,获取待存储数据。
53.在本发明实施例中,该方法可以应用于电动汽车及其充电桩中的电源模块。待存储数据可以是与电源模块相关的数据,包括但不限于故障情况、运行时间、工作时间及电压电流中的一项或多项。需要指出的是,本方法也可以应用于其它需要存储多种类型数据的场景中,以存储相关的数据,本发明实施例对此不作限定。
54.步骤s102,确定待存储数据的类型所对应的地址区的首地址,以及待存储数据在缓存区中所占的缓存单元个数n;其中,每种类型的数据分别对应一个存放该类型数据的地
址区,n为正整数。
55.在本发明实施例中,针对不同类型的数据,在iic存储器中开辟了不同的地址区,以分别对不同类型的数据进行连续存储。每个地址区都有唯一的首地址,以进行地址区的识别,各个地址区的首地址不重复。参见图2所示,地区1、地址区2、
……
、地址区e,分别用于存储不同类型的数据。地区1的首地址为addr1,地址区2的首地址为addr2,地址区e的首地址为addre,addr1、addr2、
……
、addre均不相同。
56.由于每种类型数据的长度是固定的,根据待存储数据的类型,能够确定待存储数据的长度,进而可计算出待存储数据在缓存区中所占的缓存单元个数n。例如,对于16位的缓存区,每16位形成一个缓存单元,若数据的长度为64,则需要4个缓存单元来存储该数据,n就等于4;若数据的长度为32,则n等于2;若数据的长度不足16位,比如数据是8位,则n等于1。
57.步骤s103,将首地址、缓存单元个数n以及待存储数据写入缓存区。
58.在本发明实施例中,首地址、缓存单元个数n以及待存储数据同时写入缓存区,便于后续从缓存区提取完整的数据以及将数据写入对应的地址区,从而利用一个缓存区实现不同类型数据的混合交叉存储。
59.步骤s104,从缓存区中提取首地址和缓存单元个数n,并根据缓存单元个数n从缓存区中提取待存储数据。
60.传统方法中,由于每种数据类型分别设置一个缓存区,同一个缓存区内的数据类型是一样的,数据长度也是一样的,因此提取固定个数的缓存单元数据即可得到一个完整的数据并放入对应的地址区。而在本发明实施例中,由于不同类型的数据均写入一个缓存区,在提取数据时,首先需要根据首地址确定数据应放入哪个地址区,然后还需要根据数据在缓存区中所占的缓存单元个数n,提取n个缓存单元数据,从而得到一个完整的数据。
61.步骤s105,将待存储数据写入首地址所指示的地址区。
62.可见,本发明实施例通过在缓存数据时将数据对应地址区的首地址、数据在缓存区中所占的缓存单元个数连同数据一起写入缓存区,进而后续在从缓存区提取数据时,根据首地址能够确定数据应放入哪个地址区,根据数据在缓存区中所占的缓存单元个数能够从缓存区中完整提取数据。本发明实施例通过一个缓存区实现了多种类型数据的混合交叉存储,显著降低了内存占用量。
63.在一种可能的实现方式中,缓存区中每k个比特位形成一个缓存单元,k为缓存区的位数;在步骤s103中,将首地址、缓存单元个数n以及待存储数据写入缓存区,可以详述为:
64.根据首地址的长度和缓存区的位数确定首地址在缓存区中所占的缓存单元个数m,并从缓存区内分配m个缓存单元存储首地址;
65.从缓存区内分配一个缓存单元存储缓存单元个数n;
66.从缓存区内分配n个缓存单元存储待存储数据;
67.其中,k、m均为正整数。
68.示例性的,参见图3所示,以缓存区位数为16、各个地址区的首地址长度为32位为例进行说明。待存储数据的缓存写入过程可以如下:
69.首先用首地址长度32除以缓存区位数16,得到首地址在缓存区中所占的缓存单元
个数m=2,从缓存区分配2个缓存单元来存储首地址,第一个缓存单元存储首地址的低16位,第二个缓存单元存储首地址的高16位。然后,从缓存区内分配一个缓存单元来存储缓存单元个数n。最后,从缓存区内分配n个缓存单元来存储待存储数据。需要指出的是:缓存区位数可根据需要设置,可设为8位、16位等,具体的缓存流程按照上述即可。
70.下面对将提取到的数据写入相应地址区的写入过程进行说明。
71.在一些实施例中,参见图2所示,每个地址区均包括数据区。在步骤s105中,将待存储数据写入首地址所指示的地址区,可以包括下述步骤一至步骤二:
72.步骤一,查找首地址所指示的地址区的数据区长度和写索引值;其中,写索引值用于指示待存储数据在数据区的起始存储位置;
73.步骤二,根据写索引值将待存储数据写入数据区,并根据待存储数据在数据区的结尾存储位置更新写索引值;其中,若更新后的写索引值大于或等于数据区长度,则将更新后的写索引值置零。
74.在本发明实施例中,更新后的写索引值用于指示下一个待存储数据在数据区的起始存储位置。若更新后的写索引值大于或等于数据区长度,则将更新后的写索引值置零,实现了数据在数据区内的循环存储。
75.在一种可能的实现方式中,上述步骤一的查找首地址所指示的地址区的数据区长度和写索引值,可以详述为:
76.从预设的地址区信息表中查找首地址所指示的地址区的数据区长度和写索引值;其中,地址区信息表中包含各个地址区的首地址、数据区长度和写索引值;
77.相应的,根据待存储数据在数据区的结尾存储位置更新写索引值,可以详述为:
78.根据待存储数据在数据区的结尾存储位置,在地址区信息表中更新写索引值。
79.示例性的,预设的地址区信息表可以参见表1所示,地址区信息表中包含各个地址区的首地址、数据区长度、索引区长度、写索引值等内容。
80.表1地址区信息表
81.首地址数据区长度索引区长度写索引值addr1datalen1indexlen1windex1addr2datalen2indexlen2windex2............addredataleneindexlenewindexe
82.在地址区信息表中,首地址、数据区长度、索引区长度是已知的,表格的行数e也是用户层已知的,而写索引值是实时更新的变量。例如,将某个长度32位的数据存储到8位的数据区时,需要从数据区分配4个存储单元来存储该数据,则定义在该数据区中,存储一个数据所需的存储单元个数bytelen=4,假设查表得到写索引值为4,则将数据区中第4个存储单元作为起始存储位置存储数据,结尾存储位置为4+bytelen=8,则下一个数据的起始存储位置为8,将表中的写索引值更新为8。假设该数据区的数据区长度为28,则当更新后的写索引值为28时,将写索引值置0,实现循环存储。
83.另外,在从预设的地址区信息表中查询首地址所指示的地址区的数据区长度和写索引值之后,还可以判断查询结果在地址区信息表中的行数,若该行数超过地址区信息表的总行数e,则判定查询出错,可根据用户的指令选择跳过对该数据的查阅或重新查阅该数
据。
84.在一种可能的实现方式中,参见图2所示,每个地址区均还包括索引区,同一个地址区中数据区与索引区的长度一致。在步骤s105中,将待存储数据写入首地址所指示的地址区,还可以包括步骤三:
85.步骤三,将更新后的写索引值写入索引区;其中,更新后的写索引值在索引区的起始存储位置与待存储数据在数据区的起始存储位置对应。
86.当电源模块故障恢复重新上电后,为了防止先前存储的数据被覆盖,在地址区中设置了索引区来实时存储写索引值,以在上电后从断电时的位置继续存储。同一个地址区中,数据区和索引区的大小一致,bytelen也相同,且待存储数据的索引值在索引区的起始存储位置与待存储数据在数据区的起始存储位置对应,使得写索引值也实现了在索引区的循环存储,防止写索引值一直存储在索引区的同一位置,从而增加索引区的使用寿命。示例性的,当某个数据写入地址区1的数据区后,将该数据在数据区的结尾存储位置确定为更新后的索引值,将更新后的索引值循环写入地址区1的索引区。
87.可以理解的是,不同地址区的索引区长度可能相同也可能不同,不同地址区的数据区长度可能相同也可能不同。并且,由于不同类型的数据长度可能相同也可能不同,因此,不同地址区的bytelen可能相同也可能不同。
88.在待存储数据写入数据区的过程中,还可能由于程序错误、器件异常等原因出现写入失败的情况,下面对写入失败的情况下处理方式进行说明。
89.在一种可能的实现方式中,在执行步骤s105将待存储数据写入数据区的操作之后,该方法还可以包括:
90.判断待存储数据是否写入成功;
91.若待存储数据写入失败,则接收用户输入的处理指令,并根据处理指令对待存储数据进行相应的处理。
92.可选的,在一种可能的实现方式中,处理指令包括:重新写入指令和跳过写入指令。若接收到重新写入指令,则重新将待存储数据写入数据区;若接收到跳过写入指令,则跳过对待存储数据的写入。
93.在本发明实施例中,与待存储数据的处理方式类似,在执行将更新后的写索引值写入索引区的操作之后,还可以判断更新后的写索引值是否写入成功,若更新后的写索引值写入失败,则可以根据用户输入处理指令选择重新将写索引值写入索引区或跳过对写索引值的写入。
94.根据以上内容,参照图4所示,本发明实施例还提供了将缓存区数据写入地址区的详细实现流程,如下:
95.(1)从缓存区中提取首地址、缓存单元个数n。
96.(2)根据首地址查表,提取该首地址所在的信息表行数。
97.(3)判断查表结果所在信息表行数是否超限,若超限需要进行超限处理,即根据用户指令选择跳过该组数据或重新查表;若没有超限,则执行(4)。
98.(4)根据首地址查表结果,提取信息表中的数据区长度datalen、索引区长度indexlen和写索引值windex。
99.(5)根据缓存单元个数n,依次提取n个缓存单元数据写入到对应地址区的数据区
内。
100.(6)判断数据是否写入成功,若成功则执行(7);若没有写入成功,则需要判断用户层的处理方式,选择跳过写入该数据或重新写入该数据。
101.(7)将该地址区的写索引值增加bytelen。更新后的写索引值若大于或等于数据区长度datalen,则置零。
102.(8)判断n个数据是否全部写入,若是,则执行(9);否则,跳转至(5)重新提取n个缓存单元数据并写入到对应地址区的数据区内。
103.(9)将更新后的写索引值写入索引区。
104.(10)判断写索引值写入索引区是否成功,若成功,则执行(11);若失败,则需要判断用户层的处理方式,选择重新将索引值写入索引区或跳过索引值的写入。
105.(11)若跳过写入索引值或索引值写入索引区完成,则判断缓存区内数据是否读完,若缓存区内还有数据,则跳转至(1)进行下一组数据的读取、存储、索引存储的过程;若缓存区内数据全部读完,则结束当前流程。
106.本发明实施例具有以下效果:
107.1、针对不同类型的数据开辟不同的地址区,地址区的首地址、数据区长度长度及索引区长度的信息在统一的表格内注册。2、针对连续存储的数据,在地址区中创建数据区和索引区,进行数据和索引值的实时存储。3、不同类型的数据存储使用同一个缓存区,该缓存区能够自适应不同类型数据的存储。4、缓存区内存储首地址,能够确定数据应该存储的位置,同时根据首地址能够查找到地址区的数据区长度和索引区长度,进行数据和写索引的循环存储。6、缓存区内储存数据所占的缓存单元个数,根据缓存单元个数能够提取完整的数据。7、复用性强,自适应强,能够实现不同类型数据的自适应连续交叉混合存储。
108.应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
109.参见图5所示,本发明实施例提供了一种数据的混合交叉存储装置,该装置50包括:
110.获取模块51,用于获取待存储数据。
111.确定模块52,用于确定待存储数据的类型所对应的地址区的首地址,以及待存储数据在缓存区中所占的缓存单元个数n;其中,每种类型的数据分别对应一个存放该类型数据的地址区,n为正整数。
112.缓存写入模块53,用于将首地址、缓存单元个数n以及待存储数据写入缓存区。
113.缓存提取模块54,用于从缓存区中提取首地址和缓存单元个数n,并根据缓存单元个数n从缓存区中提取待存储数据。
114.存储写入模块55,用于将待存储数据写入首地址所指示的地址区。
115.可选的,在一种可能的实现方式中,缓存区中每k个比特位形成一个缓存单元,k为缓存区的位数;缓存写入模块53用于:
116.根据首地址的长度和缓存区的位数确定首地址在缓存区中所占的缓存单元个数m,并从缓存区内分配m个缓存单元存储首地址;
117.从缓存区内分配一个缓存单元存储缓存单元个数n;
118.从缓存区内分配n个缓存单元存储待存储数据;
119.其中,k、m均为正整数。
120.可选的,在一种可能的实现方式中,每个地址区均包括数据区;存储写入模块55用于:
121.查找首地址所指示的地址区的数据区长度和写索引值;其中,写索引值用于指示待存储数据在数据区的起始存储位置;
122.根据写索引值将待存储数据写入数据区,并根据待存储数据在数据区的结尾存储位置更新写索引值;其中,若更新后的写索引值大于或等于数据区长度,则将更新后的写索引值置零。
123.可选的,在一种可能的实现方式中,存储写入模块55具体用于:
124.从预设的地址区信息表中查找首地址所指示的地址区的数据区长度和写索引值;其中,地址区信息表中包含各个地址区的首地址、数据区长度和写索引值;以及,根据待存储数据在数据区的结尾存储位置,在地址区信息表中更新写索引值。
125.可选的,在一种可能的实现方式中,每个地址区均还包括索引区,同一个地址区中数据区与索引区的长度一致;存储写入模块55还用于:
126.将更新后的写索引值写入索引区;其中,更新后的写索引值在索引区的起始存储位置与待存储数据在数据区的起始存储位置对应。
127.可选的,在一种可能的实现方式中,在执行将待存储数据写入数据区的操作之后,存储写入模块55还用于:
128.判断待存储数据是否写入成功;
129.若待存储数据写入失败,则接收用户输入的处理指令,并根据处理指令对待存储数据进行相应的处理。
130.可选的,在一种可能的实现方式中,处理指令包括:重新写入指令和跳过写入指令;存储写入模块55还用于:
131.若接收到重新写入指令,则重新将待存储数据写入数据区;
132.若接收到跳过写入指令,则跳过对待存储数据的写入。
133.图6是本发明实施例提供的电子设备60的示意图。如图6所示,该实施例的电子设备60包括:处理器61、存储器62以及存储在存储器62中并可在处理器61上运行的计算机程序63,例如数据的混合交叉存储程序。处理器61执行计算机程序63时实现上述各个数据的混合交叉存储方法实施例中的步骤,例如图1所示的步骤s101至s104。或者,处理器61执行计算机程序63时实现上述各装置实施例中各模块的功能,例如图5所示模块51至55的功能。
134.示例性的,计算机程序63可以被分割成一个或多个模块/单元,一个或者多个模块/单元被存储在存储器62中,并由处理器61执行,以完成本发明。一个或多个模块/单元可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述计算机程序63在电子设备60中的执行过程。例如,计算机程序63可以被分割成获取模块51、确定模块52、缓存写入模块53、缓存提取模块54、存储写入模块55(虚拟装置中的模块),各模块具体功能如下:
135.获取模块51,用于获取待存储数据。
136.确定模块52,用于确定待存储数据的类型所对应的地址区的首地址,以及待存储
数据在缓存区中所占的缓存单元个数n;其中,每种类型的数据分别对应一个存放该类型数据的地址区,n为正整数。
137.缓存写入模块53,用于将首地址、缓存单元个数n以及待存储数据写入缓存区。
138.缓存提取模块54,用于从缓存区中提取首地址和缓存单元个数n,并根据缓存单元个数n从缓存区中提取待存储数据。
139.存储写入模块55,用于将待存储数据写入首地址所指示的地址区。
140.电子设备60可以是桌上型计算机、笔记本、掌上电脑及云端服务器等计算设备。电子设备60可包括,但不仅限于,处理器61、存储器62。本领域技术人员可以理解,图6仅仅是电子设备60的示例,并不构成对电子设备60的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如电子设备60还可以包括输入输出设备、网络接入设备、总线等。
141.所称处理器61可以是中央处理单元(central processing unit,cpu),还可以是其他通用处理器、数字信号处理器(digital signal processor,dsp)、专用集成电路(application specific integrated circuit,asic)、现成可编程门阵列(field-programmable gate array,fpga)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
142.存储器62可以是电子设备60的内部存储单元,例如电子设备60的硬盘或内存。存储器62也可以是电子设备60的外部存储设备,例如电子设备60上配备的插接式硬盘,智能存储卡(smart media card,smc),安全数字(secure digital,sd)卡,闪存卡(flash card)等。进一步地,存储器62还可以既包括电子设备60的内部存储单元也包括外部存储设备。存储器62用于存储计算机程序以及电子设备60所需的其他程序和数据。存储器62还可以用于暂时地存储已经输出或者将要输出的数据。
143.所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本技术的保护范围。上述系统中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
144.在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
145.本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
146.在本发明所提供的实施例中,应该理解到,所揭露的装置/电子设备和方法,可以
通过其它的方式实现。例如,以上所描述的装置/电子设备实施例仅仅是示意性的,例如,模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
147.作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
148.另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
149.集成的模块/单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,计算机程序包括计算机程序代码,计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。计算机可读介质可以包括:能够携带计算机程序代码的任何实体或装置、记录介质、u盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(rom,read-only memory)、随机存取存储器(ram,random access memory)、电载波信号、电信信号以及软件分发介质等。需要说明的是,计算机可读介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减,例如在某些司法管辖区,根据立法和专利实践,计算机可读介质不包括电载波信号和电信信号。
150.以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1