一种用于数字信号处理器的jtag抗干扰仿真器的制造方法

文档序号:10803079阅读:803来源:国知局
一种用于数字信号处理器的jtag抗干扰仿真器的制造方法
【专利摘要】一种用于数字信号处理器的JTAG抗干扰仿真器,属于抗干扰仿真器领域。该抗干扰仿真器包括:电源、两通道ESD静电保护模块、USB2.0接口、电可擦可编程只读存储器、电压跟随器、USB接口转UART/FIFO接口、CPLD复杂可编程逻辑器、ESD保护的回路低电容阵列、隔离电源、连接JTAG接口的光耦隔离、JTAG接口。所述电源、隔离电源、光耦隔离以及JTAG接口的连接,输入端与输出端完全实现了电气隔离,输出信号对输入端无影响。和现有技术比,信号单向传输,抗干扰能力强,工作稳定,使用寿命长,传输效率高。
【专利说明】
一种用于数字信号处理器的JTAG抗干扰仿真器
技术领域
[0001]本实用新型涉及一种仿真器,具体讲涉及一种用于数字信号处理的JTAG抗干扰仿真器。
【背景技术】
[0002]随着数字电子产业的不断发展,一种用于数字信号处理器的JTAG仿真器不断更新换代,在很多工业领域应用。
[0003]在传统的设计电路中,虽然可以使用,但也有很多不足之处,第一:没有光耦隔离电路,可能会因有电的连接而引起的干扰,特别是低压的控制电路与外部高压电路之间。如果仿真器与PC机的RS-232 口直接连接,那么就相当于将仿真器和PC机的电源的GND也接到了一起,如果这两个电源的GND地电位本身就有电位差,那么就会导致RS-232接口的损坏甚至烧毁机器。第二:性价比不高,传统的仿真器与抗干扰仿真器,在成本上相比而言,价格相差不多,但是以安全性能的角度考虑的话,传统的设计电路的性价比较低。第三:从使用寿命来讲,由于没有设计抗干扰保护电路,在大量的使用不同的硬件电路的过程中,可能会导致仿真器的烧毁,甚至会影响硬件电路的使用。
[0004]为此,需要提供一种用于数字信号处理器的JTAG抗干扰仿真器。第一:其中增加了隔离电源与光耦隔离器。由于光耦隔离器输入输出间互相隔离,电信号传输具有单向性等特点,因而具有良好的电绝缘能力和抗干扰能力。所以,它在长线传输信息中作为终端隔离元件可以大大提高信噪比。在计算机数字通信及实时控制中作为信号隔离的接口器件,可以大大增加计算机工作的可靠性。第二:性价比高。在同等的条件下,设计了光耦隔离器,价格相对来说是变化不大的,保护能力得到了显著的提升。第三:使用寿命相对来说更长。
【实用新型内容】
[0005]要解决的上述问题是由下述技术方案实现的:提供一种用于数字信号处理器的JTAG抗干扰仿真器,所述JTAG抗干扰仿真器包含:电源、两通道ESD静电保护、ESD保护的回路低电容阵列、USB2.0接口、电可擦可编程只读存储器、电压跟随器、USB接口转UART/FIF0接口、JTAG接口、CPLD复杂可编程逻辑器、隔离电源、连接JTAG接口的光耦隔离。
[0006]电源的VOUT弓丨脚连接USB接口转UART/FIFO接口的VREGIN弓I脚;
[0007]电源的输出端的GND弓丨脚连接USB接口转UART/FIFO接口的GND引脚;
[0008]隔离电源的输入端的GND引脚与电源的GND相连,隔离电源的输出端GNDl引脚与
[0009]GNDI 相连。
[0010]隔离电源的VOUT引脚,输出电压是3.3伏。
[0011]光耦隔离的VCCl引脚连接电源的VOUT引脚;
[0012]光耦隔离的VCC2弓丨脚连接隔离电源的VOUT引脚;
[0013]光耦隔离的GNDI引脚连接电源的GND引脚;
[0014]光耦隔离的GND2引脚连接隔离电源的GNDl引脚;
[0015]光耦隔离模块U9的INA引脚与ESD保护的回路低电容阵列模块U6的103引脚连接;
[0016]光耦隔离模块U9的INB引脚与ESD保护的回路低电容阵列模块U6的104引脚连接;
[0017]光耦隔离模块UlO的INA引脚与ESD保护的回路低电容阵列模块U6的1l引脚连接;
[0018]光耦隔离模块UlO的INB引脚与ESD保护的回路低电容阵列模块U8的104引脚连接;
[0019]光耦隔离模块Ul3的INA引脚与ESD保护的回路低电容阵列模块U7的102引脚连接;
[0020]光耦隔离模块UlI的INA引脚与ESD保护的回路低电容阵列模块U8的103引脚连接;[0021 ]光耦隔离模块Ul I的INB引脚与ESD保护的回路低电容阵列模块U8的102引脚连接;
[0022]光耦隔离模块U14的OUTA引脚与ESD保护的回路低电容阵列模块U7的103引脚连接;
[0023]光耦隔离模块U9的OUTA引脚与JTAG接口的TDI引脚连接;
[0024]光耦隔离模块U9的OUTB引脚与JTAG接口的TRST引脚连接;
[0025]光耦隔离模块UlO的OUTA引脚与JTAG接口的TMS引脚连接;
[0026]光耦隔离模块UlO的OUTB引脚与JTAG接口的TCK引脚连接;
[0027]光耦隔离模块U13的OUTA引脚与JTAG接口的TCK_RET引脚连接;
[0028]光耦隔离模块UlI的OUTA引脚与JTAG接口的EMUO引脚连接;
[0029]光耦隔离模块UlI的OUTB引脚与JTAG接口的EMUl引脚连接;
[0030]光耦隔离模块U14的INA引脚与JTAG接口的TDO引脚连接;
[0031]JTAG接口的VCC引脚连接隔离电源的VOUT引脚;
[0032]JTAG接口的GND引脚连接隔离电源的GNDl引脚;
[0033]与最接近的现有技术比,本实用新型提供的技术方案具有如下有益效果:
[0034]1.本实用新型提供的抗干扰仿真器,光耦隔离器输入输出间互相隔离,电信号传输具有单向性,增加了隔离电源与光耦隔离器。具有良好的电绝缘能力和抗干扰能力、作为终端隔离元件可以提高信噪比、增加计算机工作的可靠性。
[0035]2.本实用新型提供的抗干扰仿真器设有光耦隔离器,具有生产成本低、保护能力强的有益效果。
[0036]3.本实用新型提供的抗干扰仿真器具有使用寿命长的有益效果。
[0037]4.本实用新型提供的抗干扰仿真器具有安全性能高的有益效果。
[0038]5.本实用新型提供的抗干扰仿真器具有工作稳定的有益效果。
【附图说明】
[0039]图1:电源
[0040]图2:隔离电源
[0041 ]图3:两通道ESD静电保护模块
[0042]图4:ESD保护的回路低电容阵列
[0043]图5:USB2.0接口
[0044]图6:电可擦可编程只读存储器
[0045]图7:JTAG 接口
[0046]图8:电压跟随器
[0047]图9:1^8接口转1^1?17^吓0接口
[0048]图10: CPLD复杂可编程逻辑器
[0049]图11:光耦隔离模块
[0050]图12:本实用新型结构框图
【具体实施方式】
[0051]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0052]实施例1:
[0053]一种用于数字信号处理器的JTAG抗干扰仿真器,所述JTAG抗干扰仿真器包含:电源、两通道ESD静电保护、ESD保护的回路低电容阵列、USB2.0接口、电可擦可编程只读存储器、电压跟随器、USB接口转UART/FIF0接口、JTAG接口、CPLD复杂可编程逻辑器、隔离电源、连接JTAG接口的光耦隔离。
[0054]芯片型号:
[0055]隔离电源:B0503_2WR2
[0056]光耦隔离:IS07220
[0057]低电容阵列:TTO4E002
[0058]如图1所示,所述电源,VIN引脚是输入端,连接VBUS,S卩5伏电压,VOUT引脚是输出端,输出3.3伏电压(+3¥3),6冊引脚连接6冊;
[0059]如图2所示,所述隔离电源,VIN引脚是输入端,连接VBUS,S卩5伏电压,VOUT引脚是输出端,输出隔离的3.3伏电压(3¥3_1),6冊引脚连接6冊1;
[0060]如图3所示,所述两通道ESD静电保护,VCC引脚连接VBUS,1l引脚连接USB接口转UART/FIF0接口的DM引脚,102引脚连接USB接口转UARTNT/FIF0接口的DP引脚,GND引脚连接GND ;
[0061 ] 如图5所示,所述USB2.0接口,VBUS引脚连接VBUS,DM引脚、DP引脚分别连接USB接口转JTAG接口的DM引脚、DP引脚,GND引脚连接GND ;
[0062]如图6所示,所述电可擦可编程只读存储器,VCC引脚连接电源输出的+3V3,CS、SK、DIN引脚分别连接USB接口转UART/FIF0接口的EECS、EECLK、EEDATA引脚,DOUT引脚连接USB接口转UART/FIF0接口的EEDATA引脚,GND弓丨脚连接GND ;
[0063]如图9所示,所述USB接口转UART/FIF0接口,VREGIN引脚、VCC1引脚分别连接电源输出的+3V3,ADBUS引脚、ACBUS引脚、BCBUS4、BCBUS5引脚、BCBUS6引脚、、BCBUS7 引脚、PWREN*引脚、SUSPEND*引脚分别连接CPLD复杂可编程逻辑器的TCK、TD1、TD0、TMS、GP10L0、GP1Ll、GP10L2、GP10L3、GP10H0、GP10H1、0E、GP10H3、SPARE0、SPARE1、SPARE2、SPARE3、CPLD_TD1、CPLD_TDO、CPLD_TMS、PWREN* 信号,GND 引脚连接 GND ;
[0064]如图8所示,所述电压跟随器,V+引脚连接VBUS,S卩5伏电压,INA-引脚连接电源模块输出的+3V3,INA+引脚与INB+引脚连接,ENA引脚与ENB弓I脚连接,V-引脚连接GND;
[0065]如图10所示,所述0?1^复杂可编程逻辑器,1/0引脚分别与1'0(、了01、了00、了13、GP10L0、GP10L1、GP10L2、GP10L3、GP10H0、GP10H1、0E、GP10H3、SPARE0、SPARE1、SPARE2、SPARE3、CPLD_TCK、CPLD_TD1、CPLD_TDO、CPLD_TMS、PffREN*、SUSPEND*、SHDN_N、PffRGOOD、T_TMS、T_TRSTN_N、T_TD1、T_D IS、T_TD0、T_TCK、T_EMU0、T_EMU1、T_RTCK信号,GND 引脚连接GND ;
[0066]如图4所示,所述ESD保护的回路低电容阵列,U6、U7的1I引脚分别连接T_TMS、T_DIS信号,U、U8的102引脚分别连接T_RTCK、T_EMU1信号,U6、U7、U8的103引脚分别连接Τ_TD1、T_TD0、T_EMU0 信号,U6、U7、U8 的 104 引脚分别连接 T_TRSTN_N、T_VD、T_TCK 信号,GND 引脚连接GND;
[0067]如图11所示,所述连接JTAG接口的光耦隔离模块,VCCI引脚连接电源提供的+3V3,VCC2引脚连接隔离电源提供的3 V3_l,I NA、I NB两个引脚分别连接输入信号,包括T_TD 1、T_TRSTN_N、T_TMS、T_TCK、T_EMU0、T_EMU 1、T_RTCK、J_TD0,OUTA、OUTB 两个弓丨脚分别连接输出信号,包括 J_TD1、J_TRSTN_N、J_TMS、J_TCK、J_EMU0、J_EMU1、J_RTCK、T_TD0,GND 与 GNDl 分别与电源的GND连接和隔离电源模块的GNDl连接;
[0068]如图7所示,所述JTAG接口,TMS引脚连接J_TMS信号,TDI引脚连接J_TD I信号,VCC引脚连接3V3 j,TDO引脚连接J_TD0信号,TCK引脚连接1_灯0(信号,TCK引脚连接1_了0(信号,EMUO引脚连接J_EMU0信号,TRST引脚连信号,EMU1引脚连接EMUl信号,GND引脚连接GNDl;
[0069]以上实施例仅用以说明本实用新型的技术方案而非对其限制,尽管参照上述实施例对本实用新型进行了详细的说明,所属领域的普通技术人员依然可以对本实用新型的【具体实施方式】进行修改或者等同替换,而这些未脱离本实用新型精神和范围的任何修改或者等同替换,其均在申请待批的本实用新型的权利要求保护范围之内。
【主权项】
1.一种用于数字信号处理器的JTAG抗干扰仿真器,其包括:USB接口转UART/FIFO接口、两通道ESD静电保护、电可擦可编程只读存储器、USB2.0接口、CPLD复杂可编程逻辑器、电压跟随器和ESD保护的回路低电容阵列,其特征在于,还包括:与ESD保护的回路低电容阵列相连的,连有电源、隔离电源、JTAG接口的光耦隔离模块。2.根据权利要求1所述的抗干扰仿真器,其特征在于, 所述电源的VOUT弓丨脚连接所述USB接口转UART/FIF0接口的VREGIN弓I脚; 所述电源的输出端的GND弓丨脚连接所述USB接口转UART/FIF0接口的GND引脚。3.根据权利要求1所述的抗干扰仿真器,其特征在于, 所述隔离电源的输入端的GND引脚与所述电源的GND相连; 所述隔离电源的输出端GNDl引脚与GNDl相连。4.根据权利要求3所述的抗干扰仿真器,其特征在于,所述隔离电源的VOUT引脚,输出电压是3.3伏。5.根据权利要求1所述的抗干扰仿真器,其特征在于, 所述光耦隔离的VCCl引脚连接所述电源的VOUT引脚; 所述光耦隔离的VCC2引脚连接所述隔离电源的VOUT引脚; 所述光耦隔离的GNDl引脚连接所述电源的GND引脚; 所述光耦隔离的GND2引脚连接所述隔离电源的GNDl引脚。6.根据权利要求5所述的抗干扰仿真器,其特征在于, 所述光耦隔离模块U9的INA引脚与ESD保护的回路低电容阵列模块U6的103引脚连接; 所述光耦隔离模块U9的INB引脚与ESD保护的回路低电容阵列模块U6的104引脚连接; 所述光耦隔离模块UlO的INA引脚与ESD保护的回路低电容阵列模块U6的1l引脚连接; 所述光耦隔离模块UlO的INB引脚与ESD保护的回路低电容阵列模块U8的104引脚连接; 所述光耦隔离模块U13的INA引脚与ESD保护的回路低电容阵列模块U7的102引脚连接; 所述光耦隔离模块Ul I的INA引脚与ESD保护的回路低电容阵列模块U8的103引脚连接; 所述光耦隔离模块Ul I的INB引脚与ESD保护的回路低电容阵列模块U8的102引脚连接; 所述光耦隔离模块U14的OUTA引脚与ESD保护的回路低电容阵列模块U7的103引脚连接。7.根据权利要求5所述的抗干扰仿真器,其特征在于, 所述光耦隔离模块U9的OUTA引脚与JTAG接口的TDI引脚连接; 所述光耦隔离模块U9的OUTB引脚与JTAG接口的TRST引脚连接; 所述光耦隔离模块UlO的OUTA引脚与JTAG接口的TMS引脚连接; 所述光耦隔离模块UlO的OUTB引脚与JTAG接口的TCK引脚连接; 所述光耦隔离模块U13的OUTA引脚与JTAG接口的TCK_RET引脚连接; 所述光耦隔离模块Ul I的OUTA引脚与JTAG接口的EMUO引脚连接; 所述光耦隔离模块Ul I的OUTB引脚与JTAG接口的EMUl引脚连接; 所述光耦隔离模块U14的INA引脚与JTAG接口的TDO引脚连接。8.根据权利要求1所述的抗干扰仿真器,其特征在于, 所述JTAG接口的VCC引脚连接所述隔离电源的VOUT引脚; 所述JTAG接口的GND引脚连接所述隔离电源的GNDl引脚。
【文档编号】G06F9/455GK205486062SQ201620118931
【公开日】2016年8月17日
【申请日】2016年2月6日
【发明人】岳长路, 卢振洋, 刘嘉, 刘亚楠
【申请人】北京工业大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1