一种曲面显示面板及显示装置的制造方法

文档序号:10879173阅读:427来源:国知局
一种曲面显示面板及显示装置的制造方法
【专利摘要】本实用新型的实施例提供一种曲面显示面板及显示装置,涉及显示技术领域,可有效避免制作曲面显示面板时导致的混色的问题。该曲面显示面板包括多个像素,每个像素包括至少三个子像素;每个所述像素中的子像素沿第一方向排列;所有所述子像素沿第二方向成排排列,且位于同一排的所述子像素为同一颜色子像素;其中,所述第一方向与所述第二方向垂直,所述第一方向与所述曲面显示面板的不发生弯曲的边的方向一致。用于曲面显示器。
【专利说明】
一种曲面显示面板及显示装置
技术领域
[0001]本实用新型涉及显示技术领域,尤其涉及一种曲面显示面板及显示装置。【背景技术】
[0002]曲面显示装置的显示面板为呈一定弧度的曲面形状,相对于传统平面显示装置, 曲面显示装置在屏幕左右两侧的可视角度更大,可为用户提供更加的视觉感受。
[0003]目前,曲面显示面板的加工方法为通过外力使显示面板弯曲至所需弧度。以液晶显示面板为例,在对液晶显示面板弯曲时,可能会导致阵列基板和彩膜基板在水平方向上发生偏移,使得彩膜基板上的子像素区域与阵列基板上的子像素区域不再完全对应而发生错位,从而使得经过阵列基板子像素区域的光,在通过彩膜基板时,发出两种颜色的光,而产生混色的问题。【实用新型内容】
[0004]本实用新型的实施例提供一种曲面显示面板及显示装置,可有效避免制作曲面显示面板时导致的混色的问题。
[0005]为达到上述目的,本实用新型的实施例采用如下技术方案:
[0006]第一方面,提供一种曲面显示面板,包括多个像素,每个像素包括至少三个子像素;每个所述像素中的子像素沿第一方向排列;所有所述子像素沿第二方向成排排列,且位于同一排的所述子像素为同一颜色子像素;其中,所述第一方向与所述第二方向垂直,所述第一方向与所述曲面显示面板的不发生弯曲的边的方向一致。
[0007]优选的,所述曲面显示面板包括阵列基板,所述阵列基板包括多根栅线和多根数据线;所述栅线沿所述第二方向延伸,所述数据线沿所述第一方向延伸;沿所述第一方向, 相邻至少两排所述子像素构成子像素组,所述多根栅线和所述多根数据线用于依次驱动所述子像素组。
[0008]进一步优选的,相邻两排所述子像素构成所述子像素组;所述阵列基板中每个所述子像素包括开关晶体管;每根所述栅线均设置在所述子像素组的相邻两排所述子像素之间,且与所述子像素组中的所述开关晶体管的栅极均电连接;所述数据线成对设置,且沿所述第一方向设置在任意相邻所述子像素之间,每对所述数据线分别与所述子像素组的位于不同排所述子像素中的所述开关晶体管的源极电连接。
[0009]优选的,所述曲面显示面板还包括彩膜,所述彩膜包括对应每个所述子像素设置的第一颜色滤光图案、第二颜色滤光图案和第三颜色滤光图案;所述第一颜色滤光图案、所述第二颜色滤光图案和所述第三颜色滤光图案分别沿所述第二方向成排设置;沿所述第一方向,所述第一颜色滤光图案、所述第二颜色滤光图案和所述第三颜色滤光图案依次排列。 [〇〇1〇]进一步优选的,所述彩膜设置在彩膜基板上;或者,所述彩膜设置在封装基板上。
[0011]进一步优选的,在所述彩膜设置在所述彩膜基板的情况下,所述阵列基板中的所述子像素还包括异层设置的像素电极和公共电极,所述公共电极覆盖所述数据线;所述彩膜基板还包括黑矩阵,所述黑矩阵设置在任意相邻两排所述子像素之间,还与所述子像素中的晶体管对应。
[0012]进一步优选的,所述阵列基板还包括与所述数据线平行的多根辅助金属线,多根所述辅助金属线均与所述公共电极电连接。
[0013]进一步优选的,所述辅助金属线设置在任一对所述数据线之间,且与所述数据线同层设置。
[0014]优选的,在所述彩膜设置在所述封装基板的情况下,所述阵列基板中的所述子像素还包括阳极、有机材料功能层和阴极;所述有机材料功能层包括白色发光层;所述封装基板还包括黑矩阵,所述黑矩阵设置在任意相邻所述子像素之间,还与所述子像素中的晶体管对应。
[0015]基于上述,优选的,所述第一方向为竖直方向,第二方向为水平方向。
[0016]第二方面,提供一种显示装置,包括第一方面的曲面显示面板。
[0017]本实用新型的实施例提供一种曲面显示面板及显示装置,通过使每个像素中的子像素沿第一方向排列,沿第二方向成排设置的子像素为同一颜色子像素,且使第一方向与所述曲面显示面板的不发生弯曲的边的方向一致,可在曲面显示面板制作过程中,即使在第二方向上发生偏移,也能保证从每个子像素发出的光的颜色都为第一颜色例如红色、或都为第二颜色例如绿色,或都为第三颜色例如蓝色,因而可避免混色的问题。【附图说明】
[0018]为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0019]图1为本实用新型实施例提供的一种曲面显示面板的俯视示意图一;
[0020]图2为本实用新型实施例提供的一种曲面显示面板的俯视示意图二;
[0021]图3a为本实用新型实施例提供的一种液晶显示面板的俯视示意图三;[〇〇22]图3b为图3a中AA向剖视示意图;[0〇23]图4a为本实用新型实施例提供的一种0LED显不面板的俯视不意图四;[〇〇24] 图4b为图4a中AA向剖视示意图;
[0025]图5为本实用新型实施例提供的一种曲面显示面板中阵列基板的俯视示意图一;
[0026]图6为本实用新型实施例提供的一种曲面显示面板中阵列基板的俯视示意图二; [〇〇27]图7a为本实用新型实施例提供的一种曲面显示面板中阵列基板的俯视示意图三;
[0028]图7b为本实用新型实施例提供的与图7a对应的彩膜基板的俯视示意图;[〇〇29]图8a为本实用新型实施例提供的一种曲面显示面板中阵列基板的俯视示意图四;
[0030]图8b为本实用新型实施例提供的公共电极与公共电极线和辅助金属线电连接的示意图;[0031 ]图9a_9d为本实用新型实施例提供的一种制备阵列基板的过程示意图。[〇〇32]附图标记:[〇〇33] 1-像素;11-第一子像素;12-第二子像素;13-第三子像素;20-阵列基板;21-栅线;22-数据线;23-开关晶体管;231-栅极;232-栅绝缘层;233-半导体有源层;234-源极;235-漏极;24-像素电极;25-驱动晶体管;26-阳极;27-阴极;28-有机材料功能层;29-公共电极; 30-彩膜基板;31-黑矩阵;32-红色滤光图案;33-绿色滤光图案;34-蓝色滤光图案;40-液晶层;50-封装基板;61-辅助金属线;62-公共电极线;70-钝化层;R-红色子像素;G-绿色子像素;B-蓝色子像素;Vdd-电压源。【具体实施方式】
[0034]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。[〇〇35]本实用新型实施例提供一种曲面显示面板,包括多个像素,每个像素包括至少三个子像素;每个像素中的子像素沿第一方向排列;所有子像素沿第二方向成排排列,且位于同一排的子像素为同一颜色子像素;其中,所述第一方向与所述第二方向垂直,所述第一方向与所述曲面显示面板的不发生弯曲的边的方向一致。[〇〇36]实施例一,提供一种曲面显示面板,如图1所示,该曲面显示面板包括多个像素1, 每个像素包括第一子像素11、第二子像素12和第三子像素13;每个像素1中的第一子像素 11、第二子像素12和第三子像素13沿第一方向排列;所有子像素沿第二方向成排排列,且位于同一排的子像素均为第一子像素11,或第二子像素12,或第三子像素13。其中,第一方向与第二方向垂直,第一方向与所述曲面显示面板的不发生弯曲的边的方向一致。[〇〇37]实施例二,提供另一种曲面显示面板,如图2所示,该曲面显示面板包括多个像素 1,每个像素包括红色子像素R、绿色子像素G和蓝色子像素B;每个像素1中的红色子像素R、 绿色子像素G和蓝色子像素B沿竖直方向排列;沿水平方向,位于同一排的子像素均为红色子像素R,或绿色子像素G,或蓝色子像素B。其中,竖直方向与所述曲面显示面板的不发生弯曲的边的方向一致。
[0038]需要说明的是,本实用新型实施例中不对第一方向和第二方向进行限定,只要二者方向垂直即可。[〇〇39]此外,上述实施例仅以每个子像素包括三个子像素为例,但本实用新型不限于此。 其中,第一子像素11、第二子像素12和第三子像素13的出光颜色互为三原色。三原色可以是红色、绿色和蓝色,也可以是青色、品红和黄色。
[0040]本实用新型实施例提供一种曲面显示面板,通过使每个像素中的子像素沿第一方向排列,沿第二方向成排设置的子像素为同一颜色子像素,且使第一方向与所述曲面显示面板的不发生弯曲的边的方向一致,可在曲面显示面板制作过程中,即使在第二方向上发生偏移,也能保证从每个子像素发出的光的颜色都为第一颜色例如红色、或都为第二颜色例如绿色,或都为第三颜色例如蓝色,因而可避免混色的问题。
[0041]进一步的,还提供如下两个具体实施例。
[0042]实施例二,所述曲面显不面板为液晶显不面板,基于此,如图3a和图3b所不,该曲面显示面板包括阵列基板20、彩膜基板30和位于阵列基板20与彩膜基板30之间的液晶层40 〇
[0043]阵列基板20上的栅线21和数据线22交叉限定子像素的区域,每个子像素的区域均设置有开关晶体管23和像素电极24。其中,栅线21沿第二方向(本实施例以水平方向为例) 延伸,数据线22沿第一方向(本实施例以竖直方向为例)延伸;开关晶体管23包括栅极、栅绝缘层、半导体有源层、源极和漏极,栅线21与栅极电连接,数据线22与源极电连接,漏极与像素电极24电连接。开关晶体管23为薄膜晶体管,其可以为交错型、反交错型、共面型、或反共面型。
[0044]彩膜基板30包括彩膜,所述彩膜包括分别对应阵列基板20子像素的区域设置的第一颜色滤光图案(本实施例以红色滤光图案32为例)、第二颜色滤光图案(本实施例以绿色滤光图案33为例)和第三颜色滤光图案(本实施例以蓝色滤光图案34为例),相邻子像素通过黑矩阵31间隔。其中,红色滤光图案32、绿色滤光图案33和蓝色滤光图案34分别沿水平方向成排设置;沿竖直方向,红色滤光图案32、绿色滤光图案33和蓝色滤光图案34依次设置。
[0045]在此基础上,当阵列基板20和彩膜基板30对盒后,对应每个子像素的区域便形成相应的子像素。其中,当子像素包括红色滤光图案32时,则该子像素为红色子像素R;当子像素包括绿色滤光图案33时,则子像素为绿色子像素G;当子像素包括蓝色滤光图案34时,则子像素为蓝色子像素B。沿竖直方向,相连三个红色子像素R、绿色子像素G和蓝色子像素B构成一个像素1。
[0046]这样,通过外力使对盒后的液晶显示面板的水平方向的边弯曲至所需弧度时,虽然可能会出现阵列基板20和彩膜基板30在水平方向上发生偏移,但是由于沿水平方向,同一排的子像素为同一颜色子像素,因而也能保证从每个子像素发出的光的颜色都为红色、 或都为绿色,或都为蓝色,进而可避免混色的问题。[0〇47] 实施例四,所述曲面显示面板为有机电致发光二极管(Organic Light Emitting D1de,简称0LED)显示面板,如图4a和图4b所示,该曲面显示面板包括阵列基板20和封装基板50。[〇〇48]阵列基板20上的栅线21和数据线22交叉限定子像素的区域,每个子像素的区域均设置有开关晶体管23、驱动晶体管25、阳极26、阴极27以及设置在阳极26和阴极27之间的有机材料功能层28。其中,栅线21沿第二方向(本实施例以水平方向为例)延伸,数据线22沿第一方向(本实施例以竖直方向为例)延伸;开关晶体管23和驱动晶体管25均包括栅极、栅绝缘层、半导体有源层、源极和漏极,栅线21与开关晶体管23的栅极电连接,数据线22与开关晶体管23的源极电连接,开关晶体管23的漏极与驱动晶体管25的栅极电连接,驱动晶体管 25的源极与电压源Vdd电连接,驱动晶体管25的漏极与阳极26电连接;有机材料功能层可以包括电子传输层和空穴传输层、以及二者之间的白色发光层,当然还可以根据需要设置电子注入层和空穴注入层。
[0049]开关晶体管23为薄膜晶体管,其可以为交错型、反交错型、共面型、或反共面型。驱动晶体管25也可为薄膜晶体管。
[0050]封装基板50包括彩膜,所述彩膜包括分别对应阵列基板20子像素的区域设置的第一颜色滤光图案(本实施例以红色滤光图案32为例)、第二颜色滤光图案(本实施例以绿色滤光图案33为例)和第三颜色滤光图案(本实施例以蓝色滤光图案34为例);相邻子像素通过黑矩阵31间隔,即黑矩阵31设置在任意相邻所述子像素之间,还与所述子像素中的晶体管(包括开关晶体管23和驱动晶体管25)对应。其中,红色滤光图案32、绿色滤光图案33和蓝色滤光图案34分别沿水平方向成排设置;沿竖直方向,红色滤光图案32、绿色滤光图案33和蓝色滤光图案34依次设置。[〇〇511在此基础上,当阵列基板20和封装基板50封装后,对应每个子像素的区域便形成相应的子像素。其中,当子像素包括红色滤光图案32时,则该子像素为红色子像素R;当子像素包括绿色滤光图案33时,则子像素为绿色子像素G;当子像素包括蓝色滤光图案34时,则子像素为蓝色子像素B。沿竖直方向,相连三个红色子像素R、绿色子像素G和蓝色子像素B构成一个像素1。[〇〇52]这样,通过外力使封装后的0LED显示面板的水平方向的边弯曲至所需弧度时,虽然可能会出现阵列基板20和封装基板50在水平方向上发生偏移,但是由于沿水平方向,同一排的子像素为同一颜色子像素,因而也能保证从每个子像素发出的光的颜色都为红色、 或都为绿色,或都为蓝色,进而可避免混色的问题。[〇〇53]需要说明的是,上述实施例三和实施例四分别以彩膜设置在彩膜基板30和封装基板50为例进行说明,但本实用新型并不限于此,也可将彩膜设置在例如阵列基板10上。 [〇〇54]考虑到制作工艺的难易程度,优选彩膜设置在彩膜基板30或封装基板50,以使制作工艺更简单,保证良率。
[0055]基于上述,优选的,如图5和图6所示,沿第一方向,相邻至少两排子像素构成子像素组(图5和图6中虚线框示出子像素组),阵列基板20上的多根栅线21和多根数据线22用于依次驱动所述子像素组。
[0056]此处,阵列基板20上的多根栅线21和多根数据线22用于依次驱动所述子像素组, 即为:在当前时刻,通过向与子像素组中所有开关晶体管23相连的栅线21同时输入扫描信号,并通过数据线22同时分别向该子像素组中的所有像素电极24输入数据信号,可同时驱动该子像素组中的子像素;在下一时刻,通过向与另一子像素组中所有开关晶体管23相连的栅线21同时输入扫描信号,并通过数据线22同时分别向该子像素组中的所有像素电极24 输入数据信号,可同时驱动该子像素组中的子像素;以此类推。
[0057]需要说明的是,不对栅线21和数据线22的数量进行限定,也不对栅线21和数据线 22的设置方式进行限定,只要能使子像素组中的所有开关晶体管23同时打开,且在开关晶体管23打开时,数据线22的数据信号能分别提供至该子像素组中的所有像素电极24即可。 其中,当与子像素组中的所有开关晶体管23相连的栅线21的数量为两根及以上时,还可将这些栅线21电连接。[〇〇58]此外,上述描述以及附图5和图6仅以液晶显示面板中的阵列基板20为例进行说明,对于0LED显示面板中的阵列基板20与此类似,再此不再赘述。
[0059]本实用新型实施例通过将至少两排子像素划分为一个子像素组,而同一时刻,该子像素组中的子像素同时被驱动,可在一帧时间内,增加对每个子像素组中的子像素的充电时间,保证充电率。
[0060]进一步优选的,如图5所示,相邻两排子像素构成子像素组;每根栅线21均设置在所述子像素组的相邻两排子像素之间,且与子像素组中的开关晶体管23的栅极均电连接; 数据线22成对设置,且沿第一方向设置在任意相邻子像素之间,每对数据线22分别与所述子像素组的位于不同排子像素中的开关晶体管23的源极电连接。
[0061]本实用新型实施例中,针对每个子像素组,只需设置一根栅线21,便可控制该子像素组中开关晶体管23的开启,在此基础上,通过设置成对的数据线22,便可在当前栅线21打开时,将数据信号分别提供至该子像素组中位于不同排的子像素。这样,一方面,可以使充电时间加倍,且栅线21的数量较少,可节省空间,另一方面,栅线21仍可与栅极同步形成,而且成对的数据线22也仍可与源极和漏极同步形成,可避免构图工艺次数的增加。[〇〇62] 在所述曲面显示面板为液晶显示面板时,考虑到高级超维场转换(Advanced Super Dimens1nal Switching,简称ADS)技术可以提高液晶显示面板的画面品质,具有高分辨率、高透过率、低功耗、宽视角、高开口率、低色差、无挤压水波纹(Push Mura)等优点, 因此,如图7a所示,优选阵列基板20还包括与像素电极24异层设置的公共电极29,公共电极 29覆盖数据线22。[〇〇63]在此基础上,考虑到在阵列基板20和彩膜基板30对位时,会有对位精度要求,一般要求为9wn,而且上下左右都需有这个精度余量,因此,在实际制作中黑矩阵31要求的尺寸较大,会损失开口率。本实用新型实施例中由于数据线22与公共电极29重叠,对于位于数据线22上方的液晶可受数据线22与公共电极29形成的电场的控制,而当阵列基板采用ADS技术时,其为常黑模式,因而在数据线22上方可不发生漏光。基于此,对于设置有彩膜的彩膜基板30,如图7b所示,可使黑矩阵31设置在任意相邻两排所述子像素之间,还与所述子像素中的晶体管对应。这样,可提尚开口率。
[0064]需要说明的是,当每个子像素仅包括开关晶体管23时,则黑矩阵31与每个子像素中的开关晶体管23对应;当每个子像素除包括开关晶体管23还,还包括驱动晶体管25,则黑矩阵31与每个子像素中的开关晶体管23和驱动晶体管25均对应。[〇〇65]此外,公共电极29可平铺一整层制作,在此基础上,若公共电极29位于像素电极24 的上方,则需对应每个子像素,将公共电极29刻蚀成条形;若公共电极29位于像素电极24的下方,则可直接沉积一层公共电极29即可,在上的像素电极24需做成条形。[〇〇66]进一步优选的,如图8a和图8b所示,所述阵列基板20还包括与数据线22平行的多根辅助金属线61,多根辅助金属线61均与公共电极29电连接。[〇〇67] 此处,本领域技术人员应该知道,对于液晶显示面板,阵列基板20上还设置有与栅线21同层且平行的公共电极线62,公共电极线62与公共电极29也电连接,公共电极线62可与像素电极24产生存储电容。[〇〇68]其中,辅助金属线61和公共电极线62均通过过孔(图8b中以小方格进行标识)与公共电极29电连接。[〇〇69]本实用新型实施例中,由于阵列基板20包括与栅线21平行的公共电极线62,还包括与数据线22平行的辅助金属线61,因此,公共电极线62和辅助金属线61构成网状结构,该网状结构都与公共电极29电连接,可使公共电极29的电阻均一性更好,从而可减小由于公共电极29电阻不均一而引起的画面发绿(Greenish)、闪烁(Flicker)等问题。
[0070]进一步优选的,如图8a所示,辅助金属线61设置在任一对数据线22之间,且与数据线22同层设置。这样,可与数据线22同步形成,避免构图工艺次数的增加。[〇〇71] 本实用新型实施例还提供一种显示装置,包括上述的曲面显示面板。
[0072]通过使每个像素中的子像素沿第一方向排列,沿第二方向成排设置的子像素为同一颜色子像素,且使第一方向与显示装置中所述曲面显示面板的不发生弯曲的边的方向一致,可在曲面显示面板制作过程中,即使在第二方向上发生偏移,也能保证从每个子像素发出的光的颜色都为第一颜色例如红色、或都为第二颜色例如绿色,或都为第三颜色例如蓝色,因而可避免混色的问题。
[0073]本实用新型实施例还提供一种曲面显示面板的制备方法,该曲面显示面板包括多个像素,每个像素包括至少三个子像素;所有子像素沿第二方向成排排列,且每个像素中的子像素沿第一方向排列。[〇〇74]其中,形成曲面显示面板包括形成第一基板和第二基板。
[0075]在此基础上,形成第一基板包括:在第一衬底上对应所述子像素的区域至少形成开关晶体管和第一电极。
[0076]形成第二基板包括:在第二衬底上对应所述子像素的区域形成第一颜色滤光图案、第二颜色滤光图案和第三颜色滤光图案;第一颜色滤光图案、第二颜色滤光图案和第三颜色滤光图案分别沿第二方向成排设置;沿第一方向,第一颜色滤光图案、第二颜色滤光图案和第三颜色滤光图案依次排列。[〇〇77]实施例五,第一基板为阵列基板20,第二基板为彩膜基板30。[〇〇78]基于此,参考图3a和图3b所示,形成所述曲面显示面板的阵列基板20包括:在第一衬底上形成栅线21和数据线22;其中,栅线21沿第二方向(本实施例以水平方向为例)延伸, 数据线22沿第一方向(本实施例以竖直方向为例)延伸;栅线21和数据线22交叉限定子像素的区域。在第一衬底上对应所述子像素的区域形成开关晶体管23和像素电极24(本实施例以第一电极为像素电极24为例);开关晶体管23包括栅极、栅绝缘层、半导体有源层、源极和漏极,栅线21与栅极电连接,数据线22与源极电连接,漏极与像素电极24电连接。[〇〇79]形成所述曲面显示面板的彩膜基板30包括:在第二衬底上对应所述子像素的区域形成第一颜色滤光图案(本实施例以红色滤光图案32为例)、第二颜色滤光图案(本实施例以绿色滤光图案33为例)和第三颜色滤光图案(本实施例以蓝色滤光图案34为例),相邻子像素通过黑矩阵31间隔。其中,红色滤光图案32、绿色滤光图案33和蓝色滤光图案34分别沿水平方向成排排列;沿竖直方向,红色滤光图案32、绿色滤光图案33和蓝色滤光图案34依次排列。
[0080]在此基础上,当阵列基板20和彩膜基板30对盒后,对应每个子像素的区域便形成相应的子像素。其中,当子像素包括红色滤光图案32时,则该子像素为红色子像素R;当子像素包括绿色滤光图案33时,则子像素为绿色子像素G;当子像素包括蓝色滤光图案34时,则子像素为蓝色子像素B。沿竖直方向,相连三个红色子像素R、绿色子像素G和蓝色子像素B构成一个像素1。
[0081]这样,通过外力使对盒后的液晶显示面板的水平方向的边弯曲至所需弧度时,虽然可能会出现阵列基板20和彩膜基板30在水平方向上发生偏移,但是由于沿水平方向,同一排的子像素为同一颜色子像素,因而也能保证从每个子像素发出的光的颜色都为红色、 或都为绿色,或都为蓝色,进而可避免混色的问题。[0〇82]实施例六,第一基板为阵列基板20,第二基板为封装基板50。[〇〇83]基于此,参考图4a和图4b所示,形成所述曲面显示面板的阵列基板20包括:在第一衬底上形成栅线21和数据线22;其中,栅线21沿第二方向(本实施例以水平方向为例)延伸, 数据线22沿第一方向(本实施例以竖直方向为例)延伸;栅线21和数据线22交叉限定子像素的区域。在第一衬底上对应所述子像素的区域形成开关晶体管23、驱动晶体管25、阳极26(本实施例以第一电极为阳极26为例)、阴极27以及位于阳极26和阴极27之间的有机材料功能层28;开关晶体管23和驱动晶体管25均包括栅极、栅绝缘层、半导体有源层、源极和漏极, 栅线21与开关晶体管23的栅极电连接,数据线22与开关晶体管23的源极电连接,开关晶体管23的漏极与驱动晶体管25的栅极电连接,驱动晶体管25的源极与电压源Vdd电连接,驱动晶体管25的漏极与阳极26电连接;有机材料功能层可以包括电子传输层和空穴传输层、以及二者之间的白色发光层,当然还可以根据需要设置电子注入层和空穴注入层。[〇〇84]形成所述曲面显示面板的封装基板50包括:在第二衬底上对应所述子像素的区域形成第一颜色滤光图案(本实施例以红色滤光图案32为例)、第二颜色滤光图案(本实施例以绿色滤光图案33为例)和第三颜色滤光图案(本实施例以蓝色滤光图案34为例);相邻子像素区域通过黑矩阵31间隔,即黑矩阵31形成在任意相邻所述子像素之间,还与所述子像素中的晶体管(包括开关晶体管23和驱动晶体管25)对应。其中,红色滤光图案32、绿色滤光图案33和蓝色滤光图案34分别沿水平方向成排排列;沿竖直方向,红色滤光图案32、绿色滤光图案33和蓝色滤光图案34依次排列。[〇〇85]在此基础上,当阵列基板20和封装基板50封装后,对应每个子像素的区域便形成相应的子像素。其中,当子像素包括红色滤光图案32时,则该子像素为红色子像素R;当子像素包括绿色滤光图案33时,则子像素为绿色子像素G;当子像素包括蓝色滤光图案34时,则子像素为蓝色子像素B。沿竖直方向,相连三个红色子像素R、绿色子像素G和蓝色子像素B构成一个像素1。[〇〇86]这样,通过外力使封装后的0LED显示面板的水平方向的边弯曲至所需弧度时,虽然可能会出现阵列基板20和封装基板50在水平方向上发生偏移,但是由于沿水平方向,同一排的子像素为同一颜色子像素,因而也能保证从每个子像素发出的光的颜色都为红色、 或都为绿色,或都为蓝色,进而可避免混色的问题。
[0087]优选的,参考图5所示,相邻两排子像素构成所述子像素组。基于此,栅线21形成在子像素组的相邻两排子像素之间,与子像素组中的开关晶体管23的栅极均电连接,且与所述栅极同步形成。
[0088]数据线22成对形成,且沿第一方向位于任意相邻子像素之间,每对数据线22分别与所述子像素组的位于不同排子像素中的开关晶体管23的源极电连接,且与所述源极以及漏极同步形成。
[0089]本实用新型实施例中,针对每个子像素组,只需形成一根栅线21,便可控制该子像素组中开关晶体管23的开启,在此基础上,通过形成成对的数据线22,便可在当前栅线21打开时,将数据信号分别提供至该子像素组中位于不同排的子像素。这样,一方面,可以使充电时间加倍,且栅线21的数量较少,可节省空间,另一方面,栅线21仍可与栅极同步形成,而且成对的数据线22也仍可与源极和漏极同步形成,可避免构图工艺次数的增加。
[0090]进一步优选的,在所述第一基板为阵列基板20,即此时第一电极为像素电极,所述第二基板为彩膜基板30的情况下,考虑到ADS技术可以提高液晶显示面板的画面品质,具有高分辨率、高透过率、低功耗、宽视角、高开口率、低色差、无挤压水波纹等优点,因此,参考图7a所示,优选形成所述第一基板(即阵列基板),还包括形成与像素电极24异层的公共电极29,公共电极29覆盖数据线22。
[0091]在此基础上,由于数据线22与公共电极29重叠,对于位于数据线22上方的液晶可受数据线22与公共电极29形成的电场的控制,而当第一基板采用ADS技术时,其为常黑模式,因而,参考图7b所示,可将彩膜基板30中的黑矩阵31位于任意相邻两排所述子像素之间,还与所述子像素中的晶体管对应只与栅线21对应。这样,可提高开口率。
[0092]需要说明的是,当每个子像素仅包括开关晶体管23时,则黑矩阵31与每个子像素中的开关晶体管23对应;当每个子像素除包括开关晶体管23还,还包括驱动晶体管25,则黑矩阵31与每个子像素中的开关晶体管23和驱动晶体管25均对应。[〇〇93]此外,公共电极29可平铺一整层制作,在此基础上,若公共电极29位于像素电极24 的上方,则需对应每个子像素,将公共电极29刻蚀成条形;若公共电极29位于像素电极24的下方,则可直接沉积一层公共电极29即可,在上的像素电极24需做成条形。[〇〇94]进一步优选的,参考图8a和图8b所示,数据线22成对形成。基于此,形成第一基板 (即阵列基板),还包括:在任一对数据线22之间形成辅助金属线61,所述辅助金属线61均与公共电极29电连接;其中,数据线22与辅助金属线61同步形成。[〇〇95]此处,本领域技术人员应该知道,对于液晶显示面板,阵列基板20上还形成有与栅线21同层且平行的公共电极线62,公共电极线62与公共电极29也电连接,公共电极线62可与像素电极24产生存储电容。[〇〇96]其中,辅助金属线61和公共电极线62均通过过孔(图8b中以小方格进行标识)与公共电极29电连接。[〇〇97]本实用新型实施例中,由于阵列基板20包括与栅线21平行的公共电极线62,还包括与数据线22平行的辅助金属线61,因此,公共电极线62和辅助金属线61构成网状结构,该网状结构都与公共电极29电连接,可使公共电极29的电阻均一性更好,从而可减小由于公共电极29电阻不均一而引起的画面发绿、闪烁等问题。[〇〇98] 基于上述,提供一种制备如图8a和图8b所示的阵列基板20的具体方法,包括如下步骤:[〇〇99]S10、如图9a所示,在第一衬底上通过一次构图工艺在对应每个子像素的区域形成像素电极24。其中,像素电极24的材料为氧化铟锡(IT0)。[〇1〇〇] S11、如图9b所示,在S10的基础上,通过一次构图工艺对应每个子像素的区域形成栅极231、栅线(图9b中未示出)和公共电极线62。其中,栅极231和栅线、公共电极线62采用钼(Mo)/铝(A1)/钼三层结构。[〇1 〇1 ] S12、如图9c所示,在SI 1的基础上,形成栅绝缘层232,所述栅绝缘层232包括露出所述像素电极24的过孔。栅绝缘层232的材料为氮化硅和/或氧化硅。
[0102]S13、如图9c所示,在S12的基础上,通过一次构图工艺形成半导体有源层233、源极234和漏极235以及数据线22(图9c中仅绘示出一根数据线22)、辅助金属线61,漏极235通过栅绝缘层232上的过孔与像素电极24电连接。其中,半导体有源层233包括非晶硅材料的半导体层和欧姆接触层。源极234和漏极235以及数据线22、辅助金属线61采用Mo/Al/Mo三层结构。[〇1〇3]S13、如图9d所示,在S13的基础上,通过一次构图工艺形成钝化层70,所述钝化层包括露出公共电极线62和辅助金属线61的过孔。[〇1〇4]S14、如图9d所示,在S14的基础上,通过一次构图工艺形成公共电极29。公共电极29与公共电极线62和辅助金属线61电连接。
[0105]其中,对应每个子像素,公共电极29刻蚀成条形。
[0106]以上所述,仅为本实用新型的【具体实施方式】,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以所述权利要求的保护范围为准。
【主权项】
1.一种曲面显示面板,包括多个像素,每个像素包括至少三个子像素;其特征在于,每 个所述像素中的子像素沿第一方向排列;所有所述子像素沿第二方向成排排列,且位于同 一排的所述子像素为同一颜色子像素;其中,所述第一方向与所述第二方向垂直,所述第一方向与所述曲面显示面板的不发 生弯曲的边的方向一致。2.根据权利要求1所述的曲面显示面板,其特征在于,所述曲面显示面板包括阵列基 板,所述阵列基板包括多根栅线和多根数据线;所述栅线沿所述第二方向延伸,所述数据线 沿所述第一方向延伸;沿所述第一方向,相邻至少两排所述子像素构成子像素组,所述多根栅线和所述多根 数据线用于依次驱动所述子像素组。3.根据权利要求2所述的曲面显示面板,其特征在于,相邻两排所述子像素构成所述子 像素组;所述阵列基板中每个所述子像素包括开关晶体管;每根所述栅线均设置在所述子像素组的相邻两排所述子像素之间,且与所述子像素组 中的所述开关晶体管的栅极均电连接;所述数据线成对设置,且沿所述第一方向设置在任意相邻所述子像素之间,每对所述 数据线分别与所述子像素组的位于不同排所述子像素中的所述开关晶体管的源极电连接。4.根据权利要求2或3所述的曲面显示面板,其特征在于,所述曲面显示面板还包括彩 膜,所述彩膜包括对应每个所述子像素设置的第一颜色滤光图案、第二颜色滤光图案和第 三颜色滤光图案;所述第一颜色滤光图案、所述第二颜色滤光图案和所述第三颜色滤光图案分别沿所述 第二方向成排设置;沿所述第一方向,所述第一颜色滤光图案、所述第二颜色滤光图案和所述第三颜色滤 光图案依次排列。5.根据权利要求4所述的曲面显示面板,其特征在于,所述彩膜设置在彩膜基板上;或 者,所述彩膜设置在封装基板上。6.根据权利要求5所述的曲面显示面板,其特征在于,所述彩膜设置在所述彩膜基板 上;所述阵列基板中的所述子像素还包括异层设置的像素电极和公共电极,所述公共电极 覆盖所述数据线;所述彩膜基板还包括黑矩阵,所述黑矩阵设置在任意相邻两排所述子像素之间,还与 所述子像素中的晶体管对应。7.根据权利要求6所述的曲面显示面板,其特征在于,所述阵列基板还包括与所述数据 线平行的多根辅助金属线,多根所述辅助金属线均与所述公共电极电连接。8.根据权利要求7所述的曲面显示面板,其特征在于,所述辅助金属线设置在任一对所 述数据线之间,且与所述数据线同层设置。9.根据权利要求5所述的曲面显示面板,其特征在于,所述彩膜设置在所述封装基板 上;所述阵列基板中的所述子像素还包括阳极、有机材料功能层和阴极;所述有机材料功 能层包括白色发光层;所述封装基板还包括黑矩阵,所述黑矩阵设置在任意相邻所述子像素之间,还与所述 子像素中的晶体管对应。10.根据权利要求1所述的曲面显示面板,其特征在于,所述第一方向为竖直方向,第二 方向为水平方向。11.一种显示装置,其特征在于,包括权利要求1-10任一项所述的曲面显示面板。
【文档编号】H01L27/32GK205564754SQ201620408067
【公开日】2016年9月7日
【申请日】2016年5月6日
【发明人】王骁, 马禹
【申请人】京东方科技集团股份有限公司, 北京京东方显示技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1